現(xiàn)代信號處理電路是專門用于提取電信號中蘊含的信息的專業(yè)基礎電路,在通信、雷達、導航、光電等現(xiàn)代信息處理領域有著極為廣泛的應用。本書緊密圍繞著現(xiàn)代信號處理電路數(shù)字化、集成化、通用化的發(fā)展趨勢,以TOP-DOWN的設計視角,探討了以現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)為核心的現(xiàn)代信號處理電路中各個單元的設計方法,主要內容包括:現(xiàn)代信號處理電路基本組成單元的介紹、基于Verilog HDL的硬件描述語言的編程方法、現(xiàn)代信號處理電路基本單元模塊的設計方法、基于同步狀態(tài)機(FSM,F(xiàn)inite-state Machine)的復雜邏輯電路的設計方法、現(xiàn)代信號處理電路信號獲取及傳輸單元的設計方法、基于FPGA的現(xiàn)代信號運算單元的設計方法以及基于通用處理器的信號運算單元的設計方法, 綜合前述設計方法,給出了軟件無線電平臺的系統(tǒng)架構以及關鍵算法的設計實現(xiàn)方法。本書結構明晰,行文流暢,在詳細描述設計原理的基礎上,追求實用性,給出了大量的工程實踐案例和設計示例,力求使讀者能夠快速掌握實際工程中可靠實用的高性能信號處理電路的設計思路和方法。