注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)文學(xué)藝術(shù)文學(xué)散文隨筆外國(guó)散文隨筆數(shù)字系統(tǒng)設(shè)計(jì)與實(shí)踐

數(shù)字系統(tǒng)設(shè)計(jì)與實(shí)踐

數(shù)字系統(tǒng)設(shè)計(jì)與實(shí)踐

定 價(jià):¥46.00

作 者: 姚亞峰,周群群,易穎,陳朝,張瑞濤|責(zé)編...
出版社: 中國(guó)地質(zhì)大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 暫缺

ISBN: 9787562555469 出版時(shí)間: 2023-01-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 273 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)從硬件描述語(yǔ)言VerilogHDL簡(jiǎn)介入手,重點(diǎn)闡述了硬件描述語(yǔ)言的基礎(chǔ)語(yǔ)法和與之匹配的硬件電路設(shè)計(jì)基礎(chǔ)、電路設(shè)計(jì)案例等;除了對(duì)VerilogHDL語(yǔ)法基礎(chǔ)詳細(xì)闡述外,對(duì)組合邏輯電路、時(shí)序邏輯電路、狀態(tài)機(jī)以及常見(jiàn)數(shù)字電路設(shè)計(jì)和芯片設(shè)計(jì)流程等均進(jìn)行了介紹。本書(shū)每章還設(shè)計(jì)了練習(xí),用于檢查和深化相關(guān)知識(shí)點(diǎn)的學(xué)習(xí)。本書(shū)與工程應(yīng)用結(jié)合緊密,可作為普通高等學(xué)校、科研院所電子信息工程、通信工程、計(jì)算機(jī)等相關(guān)專業(yè)的本科生或研究生教材,或作為上述領(lǐng)域工程技術(shù)人員參考書(shū)。

作者簡(jiǎn)介

暫缺《數(shù)字系統(tǒng)設(shè)計(jì)與實(shí)踐》作者簡(jiǎn)介

圖書(shū)目錄

第1章 數(shù)字電路設(shè)計(jì)概述
1.1 什么是數(shù)字電路設(shè)計(jì)
1.2 數(shù)字系統(tǒng)實(shí)現(xiàn)方式
本章習(xí)題
第2章 Verilog語(yǔ)言和Modelsim軟件入門(mén)
2.1 一個(gè)與非門(mén)電路的設(shè)計(jì)
2.1.1 與非門(mén)電路描述和測(cè)試激勵(lì)編寫(xiě)
2.1.2 利用Modelsire軟件進(jìn)行電路功能仿真
2.2 Verilog硬件描述語(yǔ)言簡(jiǎn)介
2.2.1 Verilog HDL基本語(yǔ)法
2.2.2 運(yùn)算符
2.2.3 描述語(yǔ)句
2.2.4 系統(tǒng)任務(wù)
本章習(xí)題
第3章 組合邏輯電路設(shè)計(jì)
3.1 組合邏輯電路
3.1.1 簡(jiǎn)介
3.1.2 基本門(mén)電路及其描述
3.2 常見(jiàn)組合邏輯電路
3.2.1 編碼器/譯碼器
3.2.2 多路數(shù)據(jù)選擇器
3.2.3 加法器
3.2.4 數(shù)值比較器
3.3 測(cè)試激勵(lì)編寫(xiě)
3.4 門(mén)電路的延時(shí)和競(jìng)爭(zhēng)冒險(xiǎn)
3.4.1 門(mén)電路的延時(shí)
3.4.2 競(jìng)爭(zhēng)冒險(xiǎn)的產(chǎn)生
本章習(xí)題
第4章 時(shí)序邏輯電路設(shè)計(jì)
4.1 時(shí)序邏輯電路
4.2 基本時(shí)序邏輯電路及其設(shè)計(jì)
4.2.1 D觸發(fā)器
4.2.2 D觸發(fā)器的延時(shí)作用
4.2.3 計(jì)數(shù)器
4.2.4 分頻器
4.2.5 移位寄存器
4.2.6 隨機(jī)序列產(chǎn)生器
4.2.7 存儲(chǔ)器設(shè)計(jì)
4.2.8 FIFO設(shè)計(jì)
4.3 流水線
4.4 鎖存器和觸發(fā)器
4.4.1 鎖存器
4.4.2 觸發(fā)器
4.5 觸發(fā)器的建立時(shí)間和保持時(shí)間
本章習(xí)題
第5章 狀態(tài)機(jī)設(shè)計(jì)和層次化設(shè)計(jì)
5.1 狀態(tài)機(jī)設(shè)計(jì)
5.1.1 什么是狀態(tài)機(jī)
5.1.2 狀態(tài)機(jī)設(shè)計(jì)方法
5.1.3 狀態(tài)機(jī)設(shè)計(jì)舉例
5.2 層次化設(shè)計(jì)
5.2.1 模塊例化方法
5.2.2 層次化設(shè)計(jì)
5.3 測(cè)試激勵(lì)編寫(xiě)
5.3.1 基本測(cè)試激勵(lì)編寫(xiě)
5.3.2 通過(guò)文件傳輸信號(hào)
本章習(xí)題
第6章 SPI接口電路設(shè)計(jì)
6.1 SPI接口電路概述
6.2 SPI接口電路設(shè)計(jì)
本章習(xí)題
第7章 DDS電路設(shè)計(jì)
7.1 基于查表法的DDS電路設(shè)計(jì)
7.2 基于CORDIC算法的DDS電路設(shè)計(jì)
本章習(xí)題
第8章 AD9858芯片中數(shù)字電路設(shè)計(jì)
8.1 認(rèn)識(shí)AD9858芯片
8.2 AD9858芯片模塊劃分和功能要求
8.3 AD9858芯片頂層設(shè)計(jì)和驗(yàn)證
本章習(xí)題
第9章 濾波器設(shè)計(jì)
9.1 數(shù)字濾波器概述
9.2 FIR濾波器介紹
9.3 FIR濾波器MATLAB實(shí)現(xiàn)
9.4 FIR濾波器RTL實(shí)現(xiàn)
9.4.1 RTL設(shè)計(jì)
9.4.2 功能仿真
本章習(xí)題
0章 JESD204B接口電路設(shè)計(jì)
10.1 JESD204B接口電路概述
10.2 JESD204B發(fā)送電路設(shè)計(jì)要求
10.3 JESD204B發(fā)送電路具體設(shè)計(jì)
本章習(xí)題
第ll章 FPGA開(kāi)發(fā)入門(mén)
11.1 什么是FPGA
11.2 FPGA開(kāi)發(fā)流程
11.3 FPGA開(kāi)發(fā)實(shí)例
11.3.1 安裝QuratusⅡ
11.3.2 FPGA開(kāi)發(fā)實(shí)例
本章習(xí)題
2章 數(shù)字芯片設(shè)計(jì)流程
12.1 數(shù)字芯片設(shè)計(jì)流程概述
12.2 DDs數(shù)字電路設(shè)計(jì)實(shí)例
12.2.1 DDS的RTL描述
12.2.2 DDS電路仿真
12.2.3 DDS電路邏輯綜合
12.2.4 DDS電路版圖設(shè)計(jì)
12.3 數(shù)字芯片設(shè)計(jì)學(xué)習(xí)要求
本章習(xí)題
3章 總結(jié)和展望
附錄
A Verilog語(yǔ)法要點(diǎn)小結(jié)
B Verilog代碼編寫(xiě)規(guī)范
主要參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)