注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)教育/教材/教輔教材研究生/本科/專(zhuān)科教材數(shù)字電路與邏輯設(shè)計(jì)(第二版)

數(shù)字電路與邏輯設(shè)計(jì)(第二版)

數(shù)字電路與邏輯設(shè)計(jì)(第二版)

定 價(jià):¥55.00

作 者: 周斌
出版社: 華中科技大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 暫缺

購(gòu)買(mǎi)這本書(shū)可以去


ISBN: 9787568090636 出版時(shí)間: 2023-01-01 包裝:
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 364 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)系統(tǒng)介紹了數(shù)字電路設(shè)計(jì)的基本理論,詳細(xì)介紹了數(shù)字電路的分析與設(shè)計(jì)方法。為了符合數(shù)字系統(tǒng)設(shè)計(jì)的發(fā)展趨勢(shì),引入了可編程邏輯器件和硬件描述語(yǔ)言。全書(shū)公分9章,主要包括數(shù)字邏輯基礎(chǔ),Verilog HDL語(yǔ)法基礎(chǔ),組合邏輯電路,觸發(fā)器,時(shí)序邏輯電路,數(shù)模轉(zhuǎn)換與模數(shù)轉(zhuǎn)換,信號(hào)的產(chǎn)生與變換,可編程邏輯器件,綜合案例應(yīng)用設(shè)計(jì)。相比于第一版,本書(shū)在內(nèi)容整體架構(gòu)上進(jìn)行了修改,使得內(nèi)容分布更符合學(xué)生的認(rèn)知過(guò)程,同時(shí),進(jìn)一步豐富了課后習(xí)題和綜合案例。

作者簡(jiǎn)介

  武昌首義學(xué)院電子技術(shù)類(lèi)專(zhuān)業(yè)相關(guān)課程教師,長(zhǎng)期從事教學(xué)工作,具有豐富的教學(xué)經(jīng)驗(yàn)。教授的主要課程有微機(jī)原理與接口技術(shù)、數(shù)字電路與邏輯設(shè)計(jì)、模擬電子技術(shù)。

圖書(shū)目錄

第1章數(shù)字邏輯基礎(chǔ)(1) \n
1.1概述(1) \n
1.2數(shù)制和代碼(1) \n
1.2.1十進(jìn)制數(shù)和二進(jìn)制數(shù)(1) \n
1.2.2十六進(jìn)制和八進(jìn)制(2) \n
1.2.3不同進(jìn)制數(shù)之間的轉(zhuǎn)換(3) \n
1.2.4二進(jìn)制符號(hào)數(shù)的表示法(6) \n
1.2.5二進(jìn)制代碼(7) \n
1.3邏輯運(yùn)算(9) \n
1.3.1基本邏輯運(yùn)算(10) \n
1.3.2復(fù)合邏輯運(yùn)算(11) \n
1.3.3正負(fù)邏輯問(wèn)題(12) \n
1.4邏輯門(mén)電路(14) \n
1.4.1半導(dǎo)體的開(kāi)關(guān)特性(14) \n
1.4.2簡(jiǎn)單門(mén)電路(17) \n
1.4.3TTL集成門(mén)電路(18) \n
1.4.4CMOS集成門(mén)電路(26) \n
1.5邏輯函數(shù)的化簡(jiǎn)法(27) \n
1.5.1基本公式和定律(28) \n
1.5.2基本運(yùn)算規(guī)則(31) \n
1.5.3邏輯函數(shù)代數(shù)法化簡(jiǎn)(32) \n
1.6邏輯函數(shù)的卡諾圖化簡(jiǎn)法(34) \n
1.6.1*小項(xiàng)的定義及其性質(zhì)(34) \n
1.6.2卡諾圖(35) \n
1.6.3邏輯函數(shù)的卡諾圖表示(37) \n
1.6.4邏輯函數(shù)卡諾圖化簡(jiǎn)(37) \n
1.6.5具有約束的邏輯函數(shù)化簡(jiǎn)(39) \n
1.7邏輯函數(shù)的描述方法及轉(zhuǎn)換(41) \n
1.7.1邏輯函數(shù)的描述方法(41) \n
1.7.2幾種描述方法之間的轉(zhuǎn)換(43) \n
本章小結(jié)(45) \n
習(xí)題1(45) \n
第2章Verilog HDL語(yǔ)法基礎(chǔ)(50) \n
2.1Verilog HDL程序的基本結(jié)構(gòu)(50) \n
2.1.1Verilog程序的設(shè)計(jì)風(fēng)格(50) \n
2.1.2Verilog模塊的基本結(jié)構(gòu)(51) \n
2.2Verilog的基本語(yǔ)法(54) \n
2.2.1空白符、標(biāo)識(shí)符和關(guān)鍵字(54) \n
2.2.2常量(54) \n
2.2.3變量(58) \n
2.3Verilog運(yùn)算符(59) \n
2.3.1算術(shù)運(yùn)算符(59) \n
2.3.2邏輯運(yùn)算符(60) \n
2.3.3位運(yùn)算符(61) \n
2.3.4關(guān)系運(yùn)算符(61) \n
2.3.5等式運(yùn)算符(61) \n
2.3.6縮位運(yùn)算符(62) \n
2.3.7移位運(yùn)算符(62) \n
2.3.8條件運(yùn)算符(63) \n
2.3.9拼接和復(fù)制運(yùn)算符(63) \n
2.4Verilog常用的建模方式(64) \n
2.4.1Verilog門(mén)級(jí)建模(64) \n
2.4.2Verilog的數(shù)據(jù)流建模(67) \n
2.4.3Verliog的行為建模(68) \n
2.5編譯預(yù)處理命令(77) \n
2.5.1宏編譯指令(77) \n
2.5.2文件包含指令(78) \n
2.5.3條件編譯指令(78) \n
2.5.4時(shí)間標(biāo)度指令(79) \n
本章小結(jié)(80) \n
習(xí)題2(81) \n
第3章組合邏輯電路(85) \n
3.1組合邏輯電路概述(85) \n
3.2組合邏輯電路的分析與設(shè)計(jì)(85) \n
3.2.1組合邏輯電路的分析(85) \n
3.2.2組合邏輯電路設(shè)計(jì)(88) \n
3.3組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)(93) \n
3.3.1產(chǎn)生競(jìng)爭(zhēng)冒險(xiǎn)的原因(93) \n
3.3.2競(jìng)爭(zhēng)冒險(xiǎn)的判斷(94) \n
3.3.3消除競(jìng)爭(zhēng)冒險(xiǎn)的方法(95) \n
3.4常用組合邏輯電路(96) \n
3.4.1加法器(96) \n
3.4.2數(shù)值比較器(102) \n
3.4.3編碼器(105) \n
3.4.4譯碼器(112) \n
3.4.5數(shù)據(jù)選擇器和數(shù)據(jù)分配器(122) \n
3.5組合邏輯電路的Verilog描述(130) \n
3.5.1用Verilog設(shè)計(jì)組合邏輯電路的方法(130) \n
3.5.2用模塊實(shí)例化實(shí)現(xiàn)層次化的電路設(shè)計(jì)(130) \n
3.5.3組合邏輯電路的Verilog描述應(yīng)用舉例(134) \n
本章小結(jié)(142) \n
習(xí)題3(144) \n
第4章觸發(fā)器(150) \n
4.1基本RS觸發(fā)器(150) \n
4.1.1工作原理和邏輯功能(150) \n
4.1.2基本RS觸發(fā)器的特點(diǎn)(153) \n
4.1.3集成RS觸發(fā)器(153) \n
4.2同步觸發(fā)器(154) \n
4.2.1同步RS觸發(fā)器(154) \n
4.2.2同步D觸發(fā)器(155) \n
4.2.3同步JK觸發(fā)器(157) \n
4.2.4同步T觸發(fā)器(159) \n
4.2.5同步觸發(fā)器的特點(diǎn)(161) \n
4.3邊沿觸發(fā)器(161) \n
4.3.1邊沿D觸發(fā)器(161) \n
4.3.2邊沿JK觸發(fā)器(162) \n
4.3.3集成邊沿觸發(fā)器(163) \n
4.4不同類(lèi)型觸發(fā)器之間的相互轉(zhuǎn)換(165) \n
4.4.1JK觸發(fā)器轉(zhuǎn)換成RS、D和T觸發(fā)器(166) \n
4.4.2D觸發(fā)器轉(zhuǎn)換成RS、JK和T觸發(fā)器(167) \n
4.5觸發(fā)器的應(yīng)用舉例(168) \n
4.6觸發(fā)器的Verilog描述(169) \n
本章小結(jié)(172) \n
習(xí)題4(173) \n
第5章時(shí)序邏輯電路(180) \n
5.1時(shí)序邏輯電路概述(180) \n
5.1.1時(shí)序邏輯電路的特點(diǎn)及分類(lèi)(180) \n
5.1.2時(shí)序邏輯電路的功能描述方法(181) \n
5.2時(shí)序邏輯電路的分析(182) \n
5.2.1時(shí)序邏輯電路的分析步驟(182) \n
5.2.2同步時(shí)序邏輯電路分析舉例(183) \n
5.2.3異步時(shí)序邏輯電路分析舉例(189) \n
5.3時(shí)序邏輯電路的設(shè)計(jì)(191) \n
5.3.1同步時(shí)序邏輯電路的設(shè)計(jì)(191) \n
5.3.2異步時(shí)序邏輯電路的設(shè)計(jì)(199) \n
5.4常用時(shí)序邏輯電路(201) \n
5.4.1寄存器與移位寄存器(201) \n
5.4.2計(jì)數(shù)器(206) \n
5.4.3脈沖序列信號(hào)發(fā)生器(220) \n
5.4.4脈沖分配器(224) \n
5.5時(shí)序邏輯電路的Verilog描述(225) \n
5.5.1寄存器和移位寄存器的Verilog描述(225) \n
5.5.2計(jì)數(shù)器的Verilog描述(227) \n
5.5.3狀態(tài)機(jī)的Verilog描述(230) \n
本章小結(jié)(235) \n
習(xí)題5(236) \n
第6章數(shù)/模轉(zhuǎn)換與模/數(shù)轉(zhuǎn)換(245) \n
6.1概述(245) \n
6.2DAC(246) \n
6.2.1D/A轉(zhuǎn)換的基本知識(shí)(246) \n
6.2.2常用的數(shù)模轉(zhuǎn)換技術(shù)(247) \n
6.2.3數(shù)模轉(zhuǎn)換器的性能指標(biāo)(250) \n
6.2.4集成DAC(251) \n
6.3ADC(252) \n
6.3.1A/D轉(zhuǎn)換的基本知識(shí)(252) \n
6.3.2常用的A/D轉(zhuǎn)換技術(shù)(254) \n
6.3.3ADC的性能指標(biāo)(260) \n
6.3.4集成ADC(261) \n
本章小結(jié)(262) \n
習(xí)題6(263) \n
第7章脈沖波形的產(chǎn)生與變換(267) \n
7.1集成定時(shí)器555(267) \n
7.2多諧振蕩器(268) \n
7.2.1555定時(shí)器構(gòu)成的多諧振蕩器(269) \n
7.2.2門(mén)電路構(gòu)成的多諧振蕩器(271) \n
7.2.3石英晶體多諧振蕩器(272) \n
7.2.4多諧振蕩器的應(yīng)用(273) \n
7.3單穩(wěn)態(tài)觸發(fā)器(275) \n
7.3.1555定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器(275) \n
7.3.2門(mén)電路構(gòu)成的單穩(wěn)態(tài)觸發(fā)器(277) \n
7.3.3集成單穩(wěn)態(tài)觸發(fā)器(280) \n
7.3.4單穩(wěn)態(tài)觸發(fā)器的應(yīng)用(282) \n
7.4施密特觸發(fā)器(283) \n
7.4.1555定時(shí)器構(gòu)成的施密特觸發(fā)器(284) \n
7.4.2門(mén)電路構(gòu)成的施密特觸發(fā)器(285) \n
7.4.3集成施密特觸發(fā)器(286) \n
7.4.4施密特觸發(fā)器的應(yīng)用(286) \n
本章小結(jié)(288) \n
習(xí)題7(289) \n
第8章可編程邏輯器件(292) \n
8.1概述(292) \n
8.2基本結(jié)構(gòu)和表示方法(293) \n
8.2.1基本結(jié)構(gòu)(293) \n
8.2.2PLD電路的表示方法(293) \n
8.2.3PLD的分類(lèi)(296) \n
8.3低密度可編程邏輯器件(296) \n
8.3.1可編程只讀存儲(chǔ)器(296) \n
8.3.2可編程邏輯陣列(298) \n
8.3.3可編程陣列邏輯(298) \n
8.3.4通用陣列邏輯(GAL)(299) \n
8.4復(fù)雜可編程邏輯器件(301) \n
8.4.1CPLD的基本結(jié)構(gòu)(302) \n
8.4.2典型CPLD器件的結(jié)構(gòu)(302) \n
8.5現(xiàn)場(chǎng)可編程門(mén)陣列(306) \n
8.5.1FPGA的基本結(jié)構(gòu)(307) \n
8.5.2典型FPGA器件的結(jié)構(gòu)(309) \n
8.6CPLD/FPGA的設(shè)計(jì)流程和編程(315) \n
8.6.1CPLD/FPGA的設(shè)計(jì)流程(316) \n
8.6.2CPLD器件的編程(317) \n
8.6.3FPGA器件的配置(317) \n
本章小結(jié)(320) \n
習(xí)題9(321) \n
第9章綜合案例應(yīng)用設(shè)計(jì)(322) \n
9.1彩燈控制器設(shè)計(jì)(322) \n
9.1.1設(shè)計(jì)要求(322) \n
9.1.2基本結(jié)構(gòu)(323) \n
9.1.3設(shè)計(jì)實(shí)現(xiàn)(324) \n
9.2溫度監(jiān)控報(bào)警電路設(shè)計(jì)(327) \n
9.2.1設(shè)計(jì)要求(327) \n
9.2.2基本結(jié)構(gòu)(327) \n
9.2.3設(shè)計(jì)實(shí)現(xiàn)(328) \n
9.3交通燈信號(hào)控制器設(shè)計(jì)(331) \n
9.3.1設(shè)計(jì)要求(331) \n
9.3.2基本結(jié)構(gòu)(331) \n
9.3.3設(shè)計(jì)實(shí)現(xiàn)(332) \n
9.4數(shù)字密碼鎖設(shè)計(jì)(335) \n
9.4.1數(shù)字密碼鎖設(shè)計(jì)要求(335) \n
9.4.2數(shù)字密碼鎖的基本結(jié)構(gòu)(335) \n
9.4.3設(shè)計(jì)實(shí)現(xiàn)(336) \n
本章小結(jié)(339) \n
習(xí)題9(340) \n
附錄AVerilog HDL(IEEE Std 1364—2001)支持的關(guān)鍵字(341) \n
參考文獻(xiàn)(342)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)