前言 \n
\n
\n
\n
\n
第1章數字邏輯基礎 \n
\n
11概述 \n
\n
111數字邏輯研究的對象及方法 \n
\n
112數字電路的發(fā)展 \n
\n
113數字電路的分類 \n
\n
12數制及其轉換 \n
\n
121進位計數制 \n
\n
122數制轉換 \n
\n
13帶符號數的代碼表示 \n
\n
131原碼及其運算 \n
\n
132反碼及其運算 \n
\n
133補碼及其運算 \n
\n
134符號位擴展 \n
\n
14數的定點與浮點表示 \n
\n
15數碼和字符的編碼 \n
\n
151BCD編碼 \n
\n
152可靠性編碼 \n
\n
153字符編碼 \n
\n
16本章小結 \n
\n
17習題 \n
\n
第2章邏輯代數基礎 \n
\n
21邏輯代數的基本概念 \n
\n
211邏輯代數的定義 \n
\n
212邏輯代數的基本運算 \n
\n
213邏輯代數的復合運算 \n
\n
214邏輯函數的表示法及邏輯函數間的相等 \n
\n
22邏輯代數的基本定律、規(guī)則和常用公式 \n
\n
221基本定律 \n
\n
222重要規(guī)則 \n
\n
23邏輯函數表達式的形式與轉換 \n
\n
231邏輯函數表達式的基本形式 \n
\n
232邏輯函數表達式的標準形式 \n
\n
233邏輯函數表達式的轉換 \n
\n
24邏輯函數的化簡 \n
\n
241代數化簡法 \n
\n
242卡諾圖化簡法 \n
\n
243包含無關項的邏輯函數的化簡 \n
\n
244多輸出邏輯函數的化簡 \n
\n
25本章小結 \n
\n
26習題 \n
\n
第3章集成門電路 \n
\n
31正邏輯和負邏輯 \n
\n
32分立元件門電路 \n
\n
321與門 \n
\n
322或門 \n
\n
323非門 \n
\n
33TTL邏輯門電路 \n
\n
331TTL與非門 \n
\n
332TTL邏輯門的外特性 \n
\n
333集電極開路輸出門(OC門) \n
\n
334三態(tài)輸出門(TS門) \n
\n
34CMOS 集成邏輯門電路 \n
\n
341CMOS反相器(非門) \n
\n
342CMOS與非門 \n
\n
343CMOS或非門 \n
\n
344CMOS 三態(tài)非門 \n
\n
345CMOS漏極開路輸出門(OD門) \n
\n
346CMOS傳輸門 \n
\n
35TTL和CMOS之間的接口電路 \n
\n
351用TTL門驅動CMOS門 \n
\n
352用CMOS門驅動TTL門 \n
\n
36本章小結 \n
\n
37習題 \n
\n
\n
\n
第4章組合邏輯電路 \n
\n
41組合邏輯電路的基本概念 \n
\n
42組合邏輯電路的分析 \n
\n
421組合電路分析方法 \n
\n
422組合電路分析示例 \n
\n
43組合邏輯電路的設計 \n
\n
431組合電路設計方法 \n
\n
432組合電路的設計示例 \n
\n
433組合邏輯電路設計的優(yōu)化問題 \n
\n
44經典邏輯運算電路 \n
\n
441半加器 \n
\n
442全加器 \n
\n
443全減器 \n
\n
45代碼轉換電路 \n
\n
451代碼轉換電路的設計 \n
\n
452代碼轉換電路的應用 \n
\n
46數值比較電路 \n
\n
4611位數值比較器 \n
\n
4624位數值比較器 \n
\n
463集成比較器的應用 \n
\n
47編碼器和譯碼器 \n
\n
471編碼器的設計 \n
\n
472編碼器的應用 \n
\n
473譯碼器的設計 \n
\n
474譯碼器的應用 \n
\n
48數據選擇器和數據分配器 \n
\n
481數據選擇器的設計 \n
\n
482數據選擇器的應用 \n
\n
483數據分配器的設計 \n
\n
484數據分配器的應用 \n
\n
49競爭和冒險 \n
\n
491競爭和冒險現象 \n
\n
492險象的判定 \n
\n
493險象的消除和減弱 \n
\n
\n
\n
410組合邏輯電路的應用實例 \n
\n
4101用全加器將2位8421BCD碼變換成二進制代碼 \n
\n
4102數據傳輸系統(tǒng) \n
\n
411本章小結 \n
\n
412習題 \n
\n
第5章觸發(fā)器 \n
\n
51觸發(fā)器的基本概念 \n
\n
511觸發(fā)器的電路結構和特點 \n
\n
512觸發(fā)器的邏輯功能和分類 \n
\n
52RS觸發(fā)器 \n
\n
521用與非門構成的基本RS觸發(fā)器 \n
\n
522用或非門構成的基本RS觸發(fā)器 \n
\n
523鐘控RS觸發(fā)器 \n
\n
524主從RS觸發(fā)器 \n
\n
53D觸發(fā)器 \n
\n
531鐘控(電平型)D觸發(fā)器 \n
\n
532邊沿(維持-阻塞)D觸發(fā)器 \n
\n
54JK觸發(fā)器 \n
\n
541鐘控JK觸發(fā)器 \n
\n
542主從JK觸發(fā)器 \n
\n
543邊沿JK觸發(fā)器 \n
\n
55集成觸發(fā)器 \n
\n
551集成D觸發(fā)器 \n
\n
552集成JK觸發(fā)器 \n
\n
553集成T觸發(fā)器 \n
\n
554集成T′觸發(fā)器(翻轉觸發(fā)器) \n
\n
56觸發(fā)器的時間參數 \n
\n
561觸發(fā)器的靜態(tài)參數 \n
\n
562觸發(fā)器的動態(tài)參數 \n
\n
57不同類型觸發(fā)器的轉換 \n
\n
571JK觸發(fā)器轉換為D、T、T′和RS觸發(fā)器 \n
\n
572D觸發(fā)器轉換為JK、T、T′和RS觸發(fā)器 \n
\n
58觸發(fā)器的應用實例 \n
\n
581消顫開關 \n
\n
582分頻和雙相時鐘的產生 \n
\n
583異步脈沖同步化 \n
\n
59本章小結 \n
\n
510習題 \n
\n
第6章同步時序邏輯電路 \n
\n
61時序邏輯電路的基本概念 \n
\n
611時序邏輯電路結構 \n
\n
612時序邏輯電路分類 \n
\n
62同步時序邏輯電路的分析 \n
\n
621時序邏輯電路表示方法 \n
\n
622分析方法和步驟 \n
\n
623分析舉例 \n
\n
63同步時序邏輯電路的設計 \n
\n
631設計方法和步驟 \n
\n
632狀態(tài)圖和狀態(tài)表 \n
\n
633狀態(tài)化簡方法 \n
\n
\n
\n
\n
634狀態(tài)分配及編碼 \n
\n
64典型同步時序邏輯電路設計 \n
\n
641 串行序列檢測器 \n
\n
642代碼檢測器 \n
\n
643計數器 \n
\n
644寄存器 \n
\n
645移位寄存器型計數器 \n
\n
65典型同步時序邏輯電路集成芯片的應用 \n
\n
651集成計數器及其應用 \n
\n
652集成寄存器及其應用 \n
\n
66同步時序邏輯電路的應用實例 \n
\n
661計數器用作分頻器 \n
\n
662計數型序列信號發(fā)生器 \n
\n
67本章小結 \n
\n
68習題 \n
\n
第7章異步時序邏輯電路