第1章 基于FPGA系統(tǒng)設計的基本認知
1.1 FPGA系統(tǒng)設計概述
1.2 FPGA的設計特點和方法
1.3 FPGA的內部結構和工作原理
1.4 FPGA的設計流程和開發(fā)工具
第2章 Verilog HDL硬件描述語言
2.1 硬件描述語言概述
2.2 數(shù)據(jù)類型及運算符
2.3 程序結構及描述方法
2.4 系統(tǒng)任務與函數(shù)語句
第3章 Quartus II開發(fā)環(huán)境
3.1 Quartus II軟件概述
3.2 Quartus II設計流程
3.3 可支持擴展的EDA工具
第4章 Vivado的系統(tǒng)設計
4.1 Vivado工具概述
4.2 Vivado設計流程
4.3 基于Vivado的FPGA開發(fā)
第5章 基于FPGA電路和系統(tǒng)的優(yōu)化方法
5.1 選擇器的設計優(yōu)化
5.2 Moore FSM邏輯電路優(yōu)化
5.3 基于層次和并行技術規(guī)范
5.4 流水線技術
第6章 基于FPGA的系統(tǒng)設計與實現(xiàn)
6.1 基于FPGA的圖像采集和預處理系統(tǒng)設計與實現(xiàn)
6.2 基于FPGA的智能目標跟蹤系統(tǒng)設計與實現(xiàn)
6.3 基于FPGA的卷積神經網絡系統(tǒng)設計與實現(xiàn)
參考文獻