注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)工業(yè)技術(shù)無(wú)線電電子學(xué)、電信技術(shù)數(shù)字電子技術(shù)

數(shù)字電子技術(shù)

數(shù)字電子技術(shù)

定 價(jià):¥48.00

作 者: 化雪薈,何鵬,葉婧靖 著
出版社: 冶金工業(yè)出版社
叢編項(xiàng):
標(biāo) 簽: 暫缺

購(gòu)買(mǎi)這本書(shū)可以去


ISBN: 9787502494339 出版時(shí)間: 2023-03-01 包裝: 平裝-膠訂
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)共分八章,內(nèi)容包括數(shù)字邏輯基礎(chǔ)、邏輯代數(shù)基礎(chǔ)、組合邏輯電路、時(shí)序邏輯電路、大規(guī)模集成電路、脈沖波形的產(chǎn)生和□換、數(shù)模轉(zhuǎn)換和模數(shù)轉(zhuǎn)換、數(shù)字系統(tǒng)設(shè)計(jì)基礎(chǔ)。本書(shū)將實(shí)用數(shù)字電子技術(shù)理論與實(shí)驗(yàn)實(shí)踐有機(jī)結(jié)合,凸顯“做中學(xué)、學(xué)中做”的教學(xué)理念,書(shū)中引入了多個(gè)應(yīng)用案例,側(cè)重培養(yǎng)學(xué)生的應(yīng)用能力。本書(shū)可作為高等院校電子信息工程、電氣工程、通信工程、電子科學(xué)與技術(shù)、自動(dòng)化、機(jī)電一體化及相關(guān)專(zhuān)業(yè)的教材,也可供自動(dòng)化、通信、電子技術(shù)等相關(guān)領(lǐng)域的工程技術(shù)人員參考

作者簡(jiǎn)介

暫缺《數(shù)字電子技術(shù)》作者簡(jiǎn)介

圖書(shū)目錄

第一章 數(shù)字邏輯基礎(chǔ)
第一節(jié) 模擬信號(hào)和數(shù)字信號(hào)
一、模擬信號(hào)
二、數(shù)字信號(hào)
三、模擬信號(hào)和數(shù)字信號(hào)的轉(zhuǎn)換
第二節(jié) 數(shù)制和碼制
一、數(shù)制
二、碼制
第二章 邏輯代數(shù)基礎(chǔ)
第一節(jié) 邏輯運(yùn)算
一、基本邏輯運(yùn)算
二、復(fù)合邏輯運(yùn)算
第二節(jié) 邏輯函數(shù)的表示方法
一、真值表
二、邏輯表達(dá)式
三、邏輯圖
四、波形圖
第三節(jié) 邏輯代數(shù)的基本定律和恒等式
第四節(jié) 邏輯代數(shù)的基本定理
一、代入定理
二、反演定理
三、對(duì)偶定理
第五節(jié) 邏輯函數(shù)的化簡(jiǎn)
一、代數(shù)法簡(jiǎn)化
二、□□項(xiàng)表示
三、卡諾圖法化簡(jiǎn)
第三章 組合邏輯電路
第一節(jié) 組合邏輯電路的分析
一、電路分析
二、功能描述
三、方法歸納
第二節(jié) 組合邏輯電路的設(shè)計(jì)
一、設(shè)計(jì)步驟
二、設(shè)計(jì)實(shí)例
第三節(jié) 常用的組合邏輯電路
一、編碼器
二、譯碼器
三、數(shù)據(jù)選擇器
四、數(shù)值比較器
五、加法器和減法器
第四節(jié) 組合邏輯電路中的競(jìng)爭(zhēng)與冒險(xiǎn)
一、產(chǎn)生原因
二、消除方法
第四章 時(shí)序邏輯電路
第一節(jié) 時(shí)序邏輯電路概論
一、時(shí)序邏輯電路的特點(diǎn)
二、時(shí)序邏輯電路的分類(lèi)
三、時(shí)序邏輯電路的表示方法
第二節(jié) 觸發(fā)器
一、觸發(fā)器概述
二、觸發(fā)器的邏輯功能
三、觸發(fā)器之間的轉(zhuǎn)換
四、觸發(fā)器的工作原理
第三節(jié) 時(shí)序電路分析方法
一、同步時(shí)序邏輯電路的分析方法
二、異步時(shí)序邏輯電路的分析方法
第四節(jié) 時(shí)序邏輯電路設(shè)計(jì)
一、同步時(shí)序邏輯電路的設(shè)計(jì)
二、異步時(shí)序邏輯電路的設(shè)計(jì)
第五節(jié) 典型時(shí)序集成芯片及其應(yīng)用
一、寄存器
二、計(jì)數(shù)器
三、順序脈沖發(fā)生器
四、序列信號(hào)發(fā)生器
第五章 大規(guī)模集成電路
第一節(jié) 半導(dǎo)體存儲(chǔ)器
一、RAM
二、ROM
三、半導(dǎo)體存儲(chǔ)器的性能指標(biāo)
四、存儲(chǔ)器的拓?cái)U(kuò)展
第二節(jié) 可編程邏輯器件
一、簡(jiǎn)單PLD
二、復(fù)雜PLD
第六章 脈沖波形的產(chǎn)生和□換
第一節(jié) 555定時(shí)器
一、555定時(shí)器的電路結(jié)構(gòu)
二、555定時(shí)器的電路功能
第二節(jié) 施密特觸發(fā)器
一、用門(mén)電路構(gòu)成施密特觸發(fā)器
二、用555定時(shí)器構(gòu)成施密特觸發(fā)器
三、集成施密特觸發(fā)器
四、施密特觸發(fā)器的應(yīng)用
第三節(jié) 單穩(wěn)態(tài)觸發(fā)器
一、用門(mén)電路構(gòu)成單穩(wěn)態(tài)觸發(fā)器
二、用555定時(shí)器構(gòu)成單穩(wěn)態(tài)觸發(fā)器
三、用施密特觸發(fā)器構(gòu)成單穩(wěn)態(tài)觸發(fā)器
四、集成單穩(wěn)態(tài)觸發(fā)器
五、單穩(wěn)態(tài)觸發(fā)器的應(yīng)用
第四節(jié) 多諧振蕩器
一、用門(mén)電路構(gòu)成多諧振蕩器
二、用555定時(shí)器構(gòu)成多諧振蕩器
三、用施密特觸發(fā)器構(gòu)成多諧振蕩器
四、石英晶體多諧振蕩器
第七章 數(shù)/模轉(zhuǎn)換和模/數(shù)轉(zhuǎn)換
第一節(jié) D/A轉(zhuǎn)換器
一、D/A轉(zhuǎn)換器的原理和結(jié)構(gòu)
二、集成D/A轉(zhuǎn)換器的工作原理
三、D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo)
四、集成D/A轉(zhuǎn)換器芯片介紹
第二節(jié) A/D轉(zhuǎn)換器
一、A/D轉(zhuǎn)換器的原理和結(jié)構(gòu)
二、集成A/D轉(zhuǎn)換器的工作原理
三、A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo)
四、集成A/D轉(zhuǎn)換器芯片介紹
第八章 數(shù)字系統(tǒng)設(shè)計(jì)基礎(chǔ)
第一節(jié) 數(shù)字系統(tǒng)的基本概念
第二節(jié) 數(shù)字系統(tǒng)的設(shè)計(jì)方法
一、“自底而上”的設(shè)計(jì)方法
二、“自頂而下”的設(shè)計(jì)方法
第三節(jié) 數(shù)字系統(tǒng)設(shè)計(jì)的描述方法
一、框圖
二、時(shí)序圖
三、ASM圖
四、MDS圖
第四節(jié) 數(shù)字系統(tǒng)設(shè)計(jì)實(shí)例
一、設(shè)計(jì)流程
二、具體案例
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)