注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)工業(yè)技術(shù)電工技術(shù)CMOS模擬集成電路全流程設(shè)計(jì)

CMOS模擬集成電路全流程設(shè)計(jì)

CMOS模擬集成電路全流程設(shè)計(jì)

定 價(jià):¥129.00

作 者: 李金城
出版社: 機(jī)械工業(yè)出版社
叢編項(xiàng):
標(biāo) 簽: 暫缺

購(gòu)買這本書可以去


ISBN: 9787111737063 出版時(shí)間: 2023-11-01 包裝: 平裝-膠訂
開本: 16開 頁(yè)數(shù): 408 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書理論與實(shí)踐并重,為讀者提供CMOS模擬集成電路全流程設(shè)計(jì)的理論與實(shí)踐指導(dǎo),以及與設(shè)計(jì)流程有關(guān)的背景知識(shí)和重要理論分析,同時(shí)配有相關(guān)的設(shè)計(jì)訓(xùn)練,包括具體案例和EDA 軟件的操作與使用方法。本書搭建完整的知識(shí)體系,幫助讀者全面了解和掌握模擬集成電路設(shè)計(jì)的理論與方法。本書不僅包括從器件版圖結(jié)構(gòu)原理到芯片設(shè)計(jì)的完整流程,而且還對(duì)集成電路設(shè)計(jì)中重要的實(shí)際問題進(jìn)行了分析和討論,使讀者得到完整的理論與實(shí)踐指導(dǎo),從而具備直接從事CMOS 模擬集成電路設(shè)計(jì)工作的基本能力。本書可為集成電路行業(yè)從業(yè)人員提供參考,同時(shí)也可以供相關(guān)專業(yè)學(xué)生學(xué)習(xí)使用。

作者簡(jiǎn)介

  李金城北京交通大學(xué)副教授,中國(guó)科學(xué)院微電子所博士,清華大學(xué)電子系博士后,長(zhǎng)期從事集成電路教學(xué)和科研工作,在模擬集成電路設(shè)計(jì)和數(shù)字集成電路設(shè)計(jì)領(lǐng)域都具有豐富的教學(xué)和實(shí)踐經(jīng)驗(yàn)。主要研究領(lǐng)域包括混合信號(hào)集成電路設(shè)計(jì)、衛(wèi)星導(dǎo)航芯片設(shè)計(jì)。主持和參加了多項(xiàng)國(guó)家自然基金項(xiàng)目,并擁有多項(xiàng)發(fā)明專利。

圖書目錄

前言
第1章 CMOS模擬集成電路設(shè)計(jì)概述1
1.1  CMOS 模擬集成電路設(shè)計(jì)的重要性與挑戰(zhàn) 1
1.2  CMOS 模擬集成電路設(shè)計(jì)流程簡(jiǎn)介 2
1.3  如何學(xué)好模擬集成電路設(shè)計(jì) 2
1.4  的shell 命令和vi 基礎(chǔ) 3
1.5  本章小結(jié) 8
知識(shí)點(diǎn)鞏固練習(xí)題 8
第2 章  CMOS 器件與原理圖輸入 10
2.1  半導(dǎo)體與CMOS 工藝 10
2.2  MOS 管 15
2.3  CMOS 電阻 19
2.4  CMOS 電容 25
2.5  CMOS 電感 30
2.6  CMOS 二極管 31
2.7  CMOS 雙極晶體管 33
2.8  CMOS 工藝PDK 35
2.9  有源負(fù)載共源極放大器原理圖輸入 36
2.10  Library、Cell 和View 46
2.11  symbol view 的自動(dòng)生成方法 48
2.12  schematic entry 注意事項(xiàng) 52
2.13  本章小結(jié) 53
知識(shí)點(diǎn)鞏固練習(xí)題 53
第3 章  Spice 原理與Cadence 仿真 54
3.1  Spice 簡(jiǎn)介 54
3.2  Spice 器件模型 55
3.3  Spice 基本語(yǔ)法舉例分析 55
3.4  Spice 文件結(jié)構(gòu) 58
3.5  靜態(tài)工作點(diǎn)仿真(.op)與直流掃描仿真(.dc) 59
3.6  直流二重掃描與MOS 管I-V 特性曲線 67
3.7  瞬態(tài)仿真(.tran) 72
3.8  交流仿真(.ac)和常用波形操作技術(shù) 80
3.9  工藝角仿真和波形顯示方法 88
3.10  溫度掃描與帶隙參考源入門 96
3.11  PVT 仿真 117
3.12  蒙特卡羅分析 123
3.13  噪聲原理與噪聲分析(.noise) 128
3.14  Spice 仿真收斂問題 138
3.15  本章小結(jié) 140
知識(shí)點(diǎn)鞏固練習(xí)題 140
第4 章  版圖基本操作與技巧 142
4.1  元件例化與單層顯示 142
4.2  打散Pcell 分析圖層屬性 146
4.3  畫矩形和多邊形 150
4.4  移動(dòng)、復(fù)制、旋轉(zhuǎn)與鏡像翻轉(zhuǎn) 151
4.5  拉伸與切割 152
4.6  精確尺寸與嚴(yán)格對(duì)齊 153
4.7  打孔與跨層畫線 161
4.8  保護(hù)環(huán)原理與Multipart Path 自動(dòng)畫法 163
4.9  合并與組建cell 174
4.10  Edit in Place 176
4.11  版圖操作綜合練習(xí) 177
4.12  本章小結(jié) 180
知識(shí)點(diǎn)鞏固練習(xí)題 181
第5 章  版圖設(shè)計(jì)、驗(yàn)證與后仿真 183
5.1  版圖設(shè)計(jì)規(guī)則 183
5.2  版圖平面規(guī)劃與布局布線 186
5.3  CS_stage 版圖設(shè)計(jì) 188
5.4  CS_stage DRC 190
5.5  CS_stage LVS 195
5.6  CS_stage RCX/PEX 201
5.7  CS_stage 后仿真 209
5.8  CS_stage 版圖的導(dǎo)出與導(dǎo)入 214
5.9  本章小結(jié) 216
知識(shí)點(diǎn)鞏固練習(xí)題 216
第6 章  版圖設(shè)計(jì)的重要問題與優(yōu)化處理方法 218
6.1  金屬電遷移與電壓降 218
6.2  靜電放電 219
6.3  閂鎖效應(yīng) 221
6.4  天線效應(yīng) 223
6.5  金屬密度和多晶硅密度 224
6.6  淺槽隔離及其擴(kuò)散區(qū)長(zhǎng)度效應(yīng)和擴(kuò)散區(qū)間距效應(yīng) 225
6.7  傾斜角度離子注入與陰影效應(yīng) 226
6.8  阱鄰近效應(yīng) 227
6.9  柵間距效應(yīng) 227
6.10  版圖匹配 228
6.11  源漏共用與棒圖 240
6.12  版圖優(yōu)化的設(shè)計(jì)原則與方法 243
6.13  版圖設(shè)計(jì)的可制造性設(shè)計(jì) 245
6.14  本章小結(jié) 247
知識(shí)點(diǎn)鞏固練習(xí)題 247
第7 章  IO Pad 249
7.1  鈍化窗口與Bonding 249
7.2  IO Pad 結(jié)構(gòu) 250
7.3  Pad 庫(kù) 251
7.4  Padframe 257
7.5  芯片封裝 259
7.6  本章小結(jié) 260
知識(shí)點(diǎn)鞏固練習(xí)題 260
第8 章  差分運(yùn)算放大器原理與全流程設(shè)計(jì)案例 262
8.1  共源極放大器分析基礎(chǔ) 262
8.2  差分運(yùn)算放大器結(jié)構(gòu)分析 270
8.3  相位裕度與密勒補(bǔ)償 274
8.4  gm、W/L 及μnCOX 的計(jì)算 282
8.5  運(yùn)算放大器主要性能指標(biāo) 291
8.6  折疊式共源共柵放大器電路設(shè)計(jì)與仿真 312
8.6.1  設(shè)計(jì)指標(biāo) 312
8.6.2  電路結(jié)構(gòu)規(guī)劃 312
8.6.3  手工計(jì)算 314
8.6.4  原理圖輸入與仿真 319
8.6.5  PVT 仿真與優(yōu)化 330
8.6.6  其他設(shè)計(jì)指標(biāo)的仿真 336
8.7  二級(jí)折疊式共源共柵放大器版圖設(shè)計(jì)與后仿真 359
8.7.1  器件形狀調(diào)整與局部版圖單元?jiǎng)澐?359
8.7.2  單器件版圖單元設(shè)計(jì) 360
8.7.3  匹配器件版圖單元設(shè)計(jì) 364
8.7.4  主體單元布局與布線 369
8.7.5  功能模塊版圖單元設(shè)計(jì) 370
8.7.6  版圖的后處理 373
8.7.7  寄生參數(shù)提取與后仿真 374
8.8  本章小結(jié) 375
知識(shí)點(diǎn)鞏固練習(xí)題 376
第9 章  四運(yùn)放芯片設(shè)計(jì)與COB 封裝測(cè)試 377
9.1  Padframe 規(guī)劃與頂層電路設(shè)計(jì) 377
9.2  創(chuàng)建Pad 版圖、符號(hào)圖和電路圖 379
9.3  Padframe 版圖設(shè)計(jì)與驗(yàn)證 387
9.4  整體芯片版圖搭建、驗(yàn)證與后仿真 390
9.5  MPW 流片與封裝測(cè)試 397
9.6  本章小結(jié) 401
知識(shí)點(diǎn)鞏固練習(xí)題 401
參考文獻(xiàn) 402
參考答案 403

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)