定 價:¥55.90
作 者: | 花漢兵,吳少琴 |
出版社: | 電子工業(yè)出版社 |
叢編項(xiàng): | |
標(biāo) 簽: | 暫缺 |
ISBN: | 9787121359101 | 出版時間: | 2019-03-01 | 包裝: | 平裝 |
開本: | 16開 | 頁數(shù): | 308 | 字?jǐn)?shù): |
目 錄
緒論 1
第1章 NI Multisim 14.0基本應(yīng)用 4
1.1 NI Multisim 14.0 簡介 4
1.1.1 Multisim的發(fā)展 4
1.1.2 NI Multisim 14.0新特性 5
1.1.3 NI Multisim 14.0編譯環(huán)境 6
1.2 虛擬儀器儀表的使用 15
1.2.1 常用虛擬仿真儀器的使用 16
1.2.2 模擬電子電路中常用虛擬儀器的
使用 20
1.2.3 數(shù)字邏輯電路中常用虛擬儀器的
使用 25
1.2.4 通信電子電路中常用虛擬儀器的
使用 30
1.2.5 安捷倫和泰克仿真儀器的使用 32
1.3 仿真分析方法 35
1.3.1 基本分析方法 36
1.3.2 進(jìn)階分析方法 43
1.3.3 高級分析方法 52
1.3.4 組合分析 58
第2章 常用模擬電路Multisim設(shè)計(jì)與
仿真 61
2.1 單級放大電路設(shè)計(jì)與仿真 61
2.2 差分放大電路設(shè)計(jì)與仿真 72
2.3 負(fù)反饋放大器設(shè)計(jì)與仿真 78
2.4 階梯波發(fā)生器設(shè)計(jì)與仿真 84
第3章 Cadence/OrCAD PSpice 16.6
基本應(yīng)用 93
3.1 Cadence/OrCAD PSpice 16.6
簡介 93
3.1.1 PSpice起源 93
3.1.2 PSpice的特點(diǎn) 94
3.1.3 Cadence/OrCAD PSpice組件 95
3.1.4 PSpice 16.6新增功能 96
3.2 Cadence/OrCAD PSpice 16.6
工作流程 101
3.3 PSpice A/D的分析方法 105
3.3.1 基本分析方法 106
3.3.2 進(jìn)階分析方法 113
3.4 獨(dú)立信號源的設(shè)置 121
第4章 模擬系統(tǒng)PSpice設(shè)計(jì)與仿真 127
4.1 音頻放大器設(shè)計(jì) 127
4.2 數(shù)字溫度計(jì)設(shè)計(jì) 133
4.3 小型函數(shù)信號發(fā)生器設(shè)計(jì) 141
第5章 QuartusII軟件應(yīng)用 151
5.1 QuartusⅡ軟件概述與設(shè)計(jì)
流程 151
5.2 設(shè)計(jì)輸入 152
5.2.1 工程項(xiàng)目建立 152
5.2.2 設(shè)計(jì)文件建立 155
5.3 項(xiàng)目編譯 160
5.4 設(shè)計(jì)仿真 161
5.5 引腳分配 166
5.6 編程下載 169
5.7 可參數(shù)化宏功能模塊 171
第6章 Vivado軟件應(yīng)用 178
6.1 Vivado軟件概述 178
6.2 基本設(shè)計(jì)流程 178
6.2.1 工程建立 179
6.2.2 設(shè)計(jì)輸入 181
6.2.3 設(shè)計(jì)仿真 187
6.2.4 工程綜合 193
6.3 引腳分配與程序下載 194
6.3.1 引腳分配 194
6.3.2 程序下載 200
6.4 存儲器IP核的生成 203
第7章 硬件描述語言 206
7.1 VHDL語言的基本組成 206
7.1.1 庫 207
7.1.2 程序包 208
7.1.3 實(shí)體 209
7.1.4 結(jié)構(gòu)體 209
7.1.5 配置 211
7.2 VHDL語言的基本要素 211
7.2.1 標(biāo)識符 211
7.2.2 數(shù)據(jù)對象 211
7.2.3 VHDL語言運(yùn)算符 212
7.2.4 屬性描述與定義 214
7.3 VHDL語言基本描述語句 214
7.3.1 順序語句 214
7.3.2 并行語句 216
7.4 Verilog HDL基本結(jié)構(gòu) 219
7.5 Verilog HDL語言的基本要素 223
7.5.1 詞法約定 223
7.5.2 數(shù)據(jù)類型 223
7.5.3 運(yùn)算符 225
7.6 Verilog HDL語言基本描述
語句 227
7.6.1 賦值語句 227
7.6.2 結(jié)構(gòu)說明語句 228
7.6.3 塊語句 230
7.6.4 條件語句 230
7.6.5 循環(huán)語句 232
第8章 常用數(shù)字電路HDL設(shè)計(jì) 235
8.1 組合邏輯電路的HDL描述 235
8.1.1 編碼器 235
8.1.2 譯碼器 238
8.1.3 數(shù)據(jù)選擇器 242
8.1.4 加法器 244
8.1.5 數(shù)值比較器 244
8.2 時序邏輯電路的HDL描述 246
8.2.1 觸發(fā)器 246
8.2.2 計(jì)數(shù)器 249
8.2.3 移位寄存器 252
8.2.4 分頻器 254
8.3 有限狀態(tài)機(jī)設(shè)計(jì)的HDL描述 258
8.3.1 Mealy型有限狀態(tài)機(jī) 258
8.3.2 Moore型有限狀態(tài)機(jī) 260
第9章 數(shù)字系統(tǒng)EDA設(shè)計(jì)與實(shí)踐 263
9.1 循環(huán)冗余校驗(yàn)碼的EDA設(shè)計(jì) 263
9.2 通用異步收發(fā)器的EDA設(shè)計(jì) 278
9.3 VGA彩色信號顯示控制的EDA
設(shè)計(jì) 285
9.4 多功能數(shù)字鐘的EDA設(shè)計(jì) 290
9.5 直接數(shù)字頻率合成器的EDA
設(shè)計(jì) 291
9.6 等精度頻率計(jì)的EDA設(shè)計(jì) 293
附錄A 核心板FPGA管腳分配 295
A.1 SmartSOPC+_3C25核心板FPGA
管腳分配 295
A.2 Basys3核心板FPGA管腳分配 298
A.3 EGO1核心板FPGA管腳分配 299
參考文獻(xiàn) 301