注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)網(wǎng)絡(luò)與數(shù)據(jù)通信網(wǎng)絡(luò)服務(wù)嵌入式多核處理器設(shè)計(jì)與實(shí)現(xiàn)關(guān)鍵技術(shù)研究

嵌入式多核處理器設(shè)計(jì)與實(shí)現(xiàn)關(guān)鍵技術(shù)研究

嵌入式多核處理器設(shè)計(jì)與實(shí)現(xiàn)關(guān)鍵技術(shù)研究

定 價(jià):¥50.00

作 者: 侯寧
出版社: 北京工業(yè)大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 暫缺

購買這本書可以去


ISBN: 9787563963331 出版時(shí)間: 2019-03-01 包裝: 平裝
開本: 16開 頁數(shù): 141 字?jǐn)?shù):  

內(nèi)容簡介

  合成孔徑雷達(dá)(SAR)是一種典型的計(jì)算密集型嵌入式應(yīng)用,并且在軍事、經(jīng)濟(jì)和環(huán)境等領(lǐng)域有重要應(yīng)用價(jià)值。《嵌入式多核處理器設(shè)計(jì)與實(shí)現(xiàn)關(guān)鍵技術(shù)研究》以SAR實(shí)時(shí)成像應(yīng)用為例,探索面向高性能計(jì)算領(lǐng)域的多核架構(gòu)設(shè)計(jì)方法,重點(diǎn)從架構(gòu)設(shè)計(jì)與實(shí)現(xiàn)、應(yīng)用加速設(shè)計(jì)以及應(yīng)用映射等方面開展研究工作。針對(duì)高性能嵌入式應(yīng)用對(duì)高計(jì)算能力的需求,《嵌入式多核處理器設(shè)計(jì)與實(shí)現(xiàn)關(guān)鍵技術(shù)研究》提出了基于“任務(wù)簇”的處理器體系架構(gòu)模型,并根據(jù)該模型設(shè)計(jì)了一種嵌入式多核處理器架構(gòu)。通過討論單層結(jié)構(gòu)和層次化結(jié)構(gòu)片上網(wǎng)絡(luò)(NOC)的通信性能與應(yīng)用的通信特征間的關(guān)系,《嵌入式多核處理器設(shè)計(jì)與實(shí)現(xiàn)關(guān)鍵技術(shù)研究》還設(shè)計(jì)了一種雙層混合結(jié)構(gòu)的多核通信架構(gòu),并研究了通信架構(gòu)中路由器類型的選擇以及路由器體系結(jié)構(gòu)的設(shè)計(jì)問題??焖俑道锶~變換(FFT)是SAR成像應(yīng)用中的主要運(yùn)算任務(wù)。為加速FFT運(yùn)算過程,《嵌入式多核處理器設(shè)計(jì)與實(shí)現(xiàn)關(guān)鍵技術(shù)研究》提出了一種高性能的并行FFT處理架構(gòu)。針對(duì)多核芯片組協(xié)同工作問題,《嵌入式多核處理器設(shè)計(jì)與實(shí)現(xiàn)關(guān)鍵技術(shù)研究》提出了一種面向多核芯片組的任務(wù)映射算法,以及一種具有普適性的多核芯片通信方案。后在上述研究成果的基礎(chǔ)上,設(shè)計(jì)了一款SAR實(shí)時(shí)成像嵌入式多核原型系統(tǒng),驗(yàn)證了《嵌入式多核處理器設(shè)計(jì)與實(shí)現(xiàn)關(guān)鍵技術(shù)研究》的研究工作。

作者簡介

暫缺《嵌入式多核處理器設(shè)計(jì)與實(shí)現(xiàn)關(guān)鍵技術(shù)研究》作者簡介

圖書目錄

第1章 緒論
1.1 研究背景
1.2 相關(guān)研究
1.3 本書主要工作
第2章 嵌入式多核處理器體系架構(gòu)
2.1 總體架構(gòu)
2.2 多核通信架構(gòu)
2.3 任務(wù)簇架構(gòu)
2.4 多核同步機(jī)制
2.5 小結(jié)
第3章 片上網(wǎng)絡(luò)體系架構(gòu)設(shè)計(jì)
3.1 路由器的設(shè)計(jì)選擇
3.2 支持虛擬電路的包連接電路路由器
3.3 網(wǎng)絡(luò)報(bào)文定義
3.4 資源一網(wǎng)絡(luò)接口設(shè)計(jì)
3.5 小結(jié)
第4章 無存儲(chǔ)訪問沖突的基2×K并行FFT架構(gòu)
4.1 FFT算法及VLSI實(shí)現(xiàn)
4.2 FFT處理器硬件架構(gòu)
4.3 基2×K并行FFT架構(gòu)的無存儲(chǔ)訪問沖突算法
4.4 基2×K并行FFT架構(gòu)的硬件實(shí)現(xiàn)
4.5 與已有并行FFT架構(gòu)比較
4.6 小結(jié)
第5章 SAR實(shí)時(shí)成像嵌入式多核原型系統(tǒng)
5.1 SAR實(shí)時(shí)成像嵌入式多核原型系統(tǒng)實(shí)現(xiàn)平臺(tái)
5.2 成像處理器設(shè)計(jì)
5.3 并行程序設(shè)計(jì)
5.4 處理板設(shè)計(jì)
5.5 系統(tǒng)性能測試及成像質(zhì)量評(píng)價(jià)
5.6 小結(jié)
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)