注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)工業(yè)技術(shù)無(wú)線電電子學(xué)、電信技術(shù)基于FPGA的系統(tǒng)優(yōu)化與綜合

基于FPGA的系統(tǒng)優(yōu)化與綜合

基于FPGA的系統(tǒng)優(yōu)化與綜合

定 價(jià):¥139.00

作 者: 瓦萊里·斯克里亞洛夫 著,廖永波 譯
出版社: 機(jī)械工業(yè)出版社
叢編項(xiàng): 國(guó)際信息工程先進(jìn)技術(shù)譯叢
標(biāo) 簽: 暫缺

購(gòu)買(mǎi)這本書(shū)可以去


ISBN: 9787111597223 出版時(shí)間: 2018-06-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 375 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)系統(tǒng)介紹了關(guān)于FPGA的設(shè)計(jì)與實(shí)現(xiàn)的研究成果。首先,引入數(shù)字系統(tǒng)的設(shè)計(jì)概念,使用FPGA設(shè)計(jì)實(shí)現(xiàn),并給出基于FPGA的高性能加速的仿真結(jié)果;其次,展現(xiàn)更多有限狀態(tài)機(jī)(FSM)的理論,闡述減少FPGA基本資源的方法,并講述如何在FPGA中實(shí)現(xiàn)小化電路的延時(shí)。本書(shū)著重介紹了完全綜合的硬件描述規(guī)范,提供大量基于提出的模型和方法的實(shí)際設(shè)計(jì),探索了涉及核配置邏輯器件和大量嵌入模塊的建模方法。本書(shū)可作為普通高等學(xué)校微電子、電氣工程、自動(dòng)化、能源工程等專業(yè)本科生和研究生相關(guān)課程的教材或參考書(shū),也可為相關(guān)專業(yè)的工程技術(shù)人員對(duì)FPGA系統(tǒng)的研究設(shè)計(jì)提供參考。

作者簡(jiǎn)介

暫缺《基于FPGA的系統(tǒng)優(yōu)化與綜合》作者簡(jiǎn)介

圖書(shū)目錄

譯者序
原書(shū)前言
縮略語(yǔ)
第一部分 基于FPGA的數(shù)字電路與系統(tǒng)設(shè)計(jì)
第1章?。疲校牵两Y(jié)構(gòu)、可重構(gòu)結(jié)構(gòu)、嵌入模塊和設(shè)計(jì)工具3
?。?1 介紹FPGA 3  
1.2?。疲校牵疗骷幕A(chǔ)7  
?。?2.1 XilinxFPGA的可配置邏輯模塊7
 ?。?2.2?。粒欤簦澹颍幔疲校牵恋倪壿嬈骷保?
?。?3 嵌入模塊11  
 1.3.1 嵌入存儲(chǔ)器12  
?。?3.2 嵌入DSP模塊15
?。?4 時(shí)鐘分配和復(fù)位17
 1.5 設(shè)計(jì)工具19
?。?6 執(zhí)行和原型機(jī)24
?。?7 基于FPGA的電路和系統(tǒng)的交互29
 參考文獻(xiàn)35
第2章 基于FPGA器件的綜合VHDL 37
?。?1 介紹VHDL 37
?。?2 數(shù)據(jù)類(lèi)型、對(duì)象和操作數(shù)43
?。?3 組合進(jìn)程和時(shí)序進(jìn)程48  
?。?3.1 組合進(jìn)程49   
2.3.2 時(shí)序進(jìn)程52  
2.4 函數(shù)、進(jìn)程和模塊56
?。?5 類(lèi)和生成62  
2.6 庫(kù)、包和文件67
 2.7 行為仿真72  
2.8 原型機(jī)76
 參考文獻(xiàn)78
 
第3章 設(shè)計(jì)技術(shù)80
?。?1 組合電路80
  3.1.1 譯碼器83
 ?。?1.2 解碼器83
 ?。?1.3 多路復(fù)用器84
 ?。?1.4 比較器85
 ?。?1.5 算術(shù)電路85
 ?。?1.6 桶形移位器86
?。?2 順序電路86
  3.2.1 寄存器86
 ?。?2.2 移位寄存器87
 ?。?2.3 計(jì)數(shù)器87
  3.2.4 有累加器的算術(shù)電路88
?。?3 有限狀態(tài)機(jī)89
 3.4 基于FPGA電路和系統(tǒng)的優(yōu)選92
 ?。?4.1 高并行性的基于網(wǎng)絡(luò)的解決方案93
  3.4.2 硬件加速器98
 ?。?4.3 塊化分層FSM運(yùn)行的并行算法98
?。?5 并行排序的設(shè)計(jì)實(shí)例99
?。?6 并行搜索的設(shè)計(jì)實(shí)例104
?。?7 并行計(jì)數(shù)器的設(shè)計(jì)實(shí)例109
?。?8 計(jì)數(shù)網(wǎng)絡(luò)的設(shè)計(jì)實(shí)例112
?。?9 基于LUT的漢明權(quán)重計(jì)數(shù)器/比較器的設(shè)計(jì)實(shí)例115
?。?10 向量操作的設(shè)計(jì)實(shí)例121
 參考文獻(xiàn)125
第4章 嵌入模塊和系統(tǒng)設(shè)計(jì)127
 4.1?。桑行酒保玻?
?。?2 嵌入DSP 136
?。?3?。疲校牵两换ィ保矗?
  4.3.1?。模椋纾椋欤澹睿舨⑿卸丝诮涌冢保矗?
 ?。?3.2 UART接口149
?。?4 軟硬件協(xié)同設(shè)計(jì)和協(xié)同仿真160
 ?。?4.1?。模椋纾椋欤澹睿舨⑿薪涌诘能浻布f(xié)同設(shè)計(jì)161
 ?。?4.2 UART接口的軟硬件協(xié)同設(shè)計(jì)168
?。?5 可編程片上系統(tǒng)177
基于FPGA的系統(tǒng)優(yōu)化與綜合
Ⅹ 
 參考文獻(xiàn)181
第5章 基于層次和并行技術(shù)規(guī)范182
?。?1 模塊化層次結(jié)構(gòu)規(guī)范182
 5.2 層次有限狀態(tài)機(jī)186
 ?。?2.1 具有明確模塊的HFSM的HDL模板187
 ?。?2.2 具有不明確模塊的HFSM的HDL模板195
 5.3?。龋疲樱偷木C合196
  5.3.1 具有明確模塊的HFSM的綜合196
 ?。?3.2 具有不明確模塊的HFSM的綜合203
 5.4 并行規(guī)范和并行HFSM 204
?。?5 基于HFSM模型的軟件程序的硬件執(zhí)行212
?。?6 嵌入式或分布式棧存儲(chǔ)器215
?。?7 優(yōu)化技術(shù)217
  5.7.1 層次返回217
 ?。?7.2?。龋牵拥亩嗳肟邳c(diǎn)219
  5.7.3 快棧解除219
?。?8 實(shí)際應(yīng)用219
 參考文獻(xiàn)225
第二部分 基于FPGA電路和系統(tǒng)的有限
狀態(tài)機(jī)的優(yōu)化方法
第6章 MooreFSM 邏輯電路的硬件減少231
?。?1 現(xiàn)有方法的一般特點(diǎn)231
 6.2?。停铮铮颍澹疲樱椭械哪繕?biāo)轉(zhuǎn)換237
?。?3?。停铮铮颍澹疲樱偷臓顟B(tài)代碼擴(kuò)展式241
 6.4 替代邏輯條件綜合MooreFSM 248
 參考文獻(xiàn)252
第7章 嵌入存儲(chǔ)模塊設(shè)計(jì)FSM 254
?。?1 Mealy和MooreFSM的簡(jiǎn)單執(zhí)行254
?。?2?。疲樱偷慕Y(jié)構(gòu)解體259
 7.3 解碼微操作集設(shè)計(jì)MealyFSM 262
?。?4 解碼兼容微操作域設(shè)計(jì)MealyFSM 265
目  錄
Ⅺ 
?。?5 解碼結(jié)構(gòu)表行設(shè)計(jì)MealyFSM 267
 7.6 基于MooreFSM的偽等狀態(tài)優(yōu)化BIMF 272
 參考文獻(xiàn)276
第8章 優(yōu)化具有嵌入存儲(chǔ)塊的FSM 278
?。?1?。停校停澹幔欤疲樱偷暮?jiǎn)單執(zhí)行278
?。?2 LUTer的優(yōu)化285
?。?3 基于偽等狀態(tài)優(yōu)化LUTer 290
?。?4 基于微操作集編碼優(yōu)化LUTer 299
 參考文獻(xiàn)306
第9章 操作實(shí)現(xiàn)轉(zhuǎn)換的FSM 307
 9.1 轉(zhuǎn)換操作執(zhí)行的概念307
?。?2 轉(zhuǎn)換可操作生成的FSM組織309
 9.3?。疲樱驮O(shè)計(jì)實(shí)例312
?。?4 具有OAT的FSM的綜合進(jìn)程結(jié)構(gòu)表達(dá)315
 ?。?4.1 具有OAT的FSM的綜合進(jìn)程的基本結(jié)構(gòu)316
 ?。?4.2 改良綜合進(jìn)程的基本結(jié)構(gòu)317
 9

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)