注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)工業(yè)技術(shù)無線電電子學(xué)、電信技術(shù)電子技術(shù)基礎(chǔ):數(shù)字電子(第2版)

電子技術(shù)基礎(chǔ):數(shù)字電子(第2版)

電子技術(shù)基礎(chǔ):數(shù)字電子(第2版)

定 價:¥45.00

作 者: 渠麗巖,李曉江 著
出版社: 清華大學(xué)出版社
叢編項: 21世紀(jì)高等學(xué)校規(guī)劃教材·電子信息
標(biāo) 簽: 暫缺

購買這本書可以去


ISBN: 9787302479499 出版時間: 2017-12-01 包裝: 平裝
開本: 16開 頁數(shù): 262 字?jǐn)?shù):  

內(nèi)容簡介

  本書是21世紀(jì)高等學(xué)校電子信息類規(guī)劃教材。為適應(yīng)應(yīng)用型人才培養(yǎng)的需要,以及新的課程體系和教學(xué)改革的需要,本書力求知識性、趣味性、實用性相結(jié)合。通過本書的學(xué)習(xí),學(xué)生能在規(guī)定學(xué)時內(nèi)掌握具有實用價值的數(shù)字電子技術(shù)基礎(chǔ)知識和技能。全書共8章,主要內(nèi)容包括邏輯代數(shù)基礎(chǔ)、邏輯門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、脈沖波形的產(chǎn)生與整形、數(shù)/模和模/數(shù)轉(zhuǎn)換以及可編程邏輯器件。為適應(yīng)應(yīng)用型人才培養(yǎng)的需要,書中穿插了典型例題和習(xí)題,并提供了多媒體教學(xué)課件。本書可作為應(yīng)用型本科計算機(jī)科學(xué)與技術(shù)、通信、電子信息、自動化等相關(guān)專業(yè)的本科生教材,也可作為成人教育及自學(xué)考試教材以及電子工程技術(shù)人員的參考用書。

作者簡介

暫缺《電子技術(shù)基礎(chǔ):數(shù)字電子(第2版)》作者簡介

圖書目錄

第1章邏輯代數(shù)基礎(chǔ)
1.1概述
1.1.1模擬信號與數(shù)字信號
1.1.2數(shù)字波形
1.1.3模擬系統(tǒng)與數(shù)字系統(tǒng)
1.2數(shù)制
1.2.1十進(jìn)制系統(tǒng)
1.2.2二進(jìn)制系統(tǒng)
1.2.3八進(jìn)制與十六進(jìn)制系統(tǒng)
1.2.4不同數(shù)制間相互轉(zhuǎn)換
1.2.5二進(jìn)制代碼
1.3邏輯運算
1.3.1“與”邏輯運算
1.3.2“或”邏輯運算
1.3.3“非”邏輯運算
1.3.4其他常用邏輯運算
1.3.5邏輯函數(shù)的表示方法
1.4邏輯代數(shù)
1.4.1邏輯代數(shù)基本定律
1.4.2邏輯代數(shù)的基本規(guī)則
1.4.3邏輯函數(shù)表達(dá)式及變換
1.5邏輯函數(shù)的公式化簡法
1.5.1公式化簡法中的常用公式
1.5.2公式化簡法中的常用方法
1.6邏輯函數(shù)的卡諾圖化簡法
1.6.1最小項的定義及性質(zhì)
1.6.2邏輯函數(shù)的最小項表達(dá)式
1.6.3邏輯函數(shù)的卡諾圖表示
1.6.4邏輯函數(shù)的卡諾圖化簡法
1.7本章小結(jié)
習(xí)題1
第2章集成邏輯門電路
2.1晶體管的開關(guān)特性
2.1.1二極管的開關(guān)特性
2.1.2三極管的開關(guān)特性
2.2最基本的門電路
2.2.1與門電路
2.2.2或門電路
2.2.3非門電路
2.3集成TTL門電路
2.3.1典型的集成與非門電路
2.3.2集成與非門的主要參數(shù)
2.3.3集電極開路與非門
2.3.4三態(tài)輸出與非門
2.4CMOS集成門電路
2.4.1CMOS非門電路
2.4.2CMOS與非門
2.4.3CMOS或非門
2.4.4CMOS輸入保護(hù)電路
2.5邏輯門電路使用注意事項及應(yīng)用舉例
2.5.1TTL門電路的使用
2.5.2CMOS門電路的使用
2.5.3TTL電路與CMOS電路的連接
2.5.4邏輯門電路應(yīng)用舉例
2.6本章小結(jié)
習(xí)題2
第3章組合邏輯電路
3.1組合電路的分析和設(shè)計
3.1.1組合電路的分析
3.1.2組合電路的設(shè)計
3.2編碼器
3.2.1編碼器的功能和分類
3.2.2集成電路編碼器
3.3譯碼器/數(shù)據(jù)分配器
3.3.1譯碼器的結(jié)構(gòu)
3.3.2集成電路譯碼器
3.3.3數(shù)據(jù)分配器
3.4數(shù)據(jù)選擇器
3.4.1數(shù)據(jù)選擇器的結(jié)構(gòu)
3.4.2集成電路數(shù)據(jù)選擇器
3.5數(shù)值比較器
3.5.1數(shù)值比較器的結(jié)構(gòu)
3.5.2集成數(shù)值比較器
3.6加法器
3.6.1半加器與全加器
3.6.2集成加法器
3.7組合邏輯電路中的競爭冒險現(xiàn)象
3.7.1競爭冒險現(xiàn)象的成因
3.7.2消除競爭冒險的措施
3.8本章小結(jié)
習(xí)題3
第4章觸發(fā)器
4.1RS觸發(fā)器
4.1.1基本RS觸發(fā)器
4.1.2同步RS觸發(fā)器
4.1.3集成RS觸發(fā)器及其應(yīng)用
4.2邊沿觸發(fā)器
4.2.1邊沿D觸發(fā)器
4.2.2邊沿JK觸發(fā)器
4.2.3其他類型的觸發(fā)器(T觸發(fā)器和T′觸發(fā)器)
4.2.4應(yīng)用舉例
4.3不同類型觸發(fā)器間的轉(zhuǎn)換
4.3.1JK觸發(fā)器轉(zhuǎn)換成D觸發(fā)器
4.3.2D觸發(fā)器轉(zhuǎn)換成T、T′觸發(fā)器
4.4本章小結(jié)
習(xí)題4
第5章時序邏輯電路
5.1概述
5.1.1時序邏輯電路的結(jié)構(gòu)和特點
5.1.2時序邏輯電路的分類
5.1.3時序邏輯電路的表示方法
5.2時序邏輯電路的分析
5.2.1分析時序邏輯電路的一般步驟
5.2.2同步時序邏輯電路分析舉例
5.2.3異步時序邏輯電路分析舉例
5.3時序邏輯電路的設(shè)計
5.3.1同步時序邏輯電路設(shè)計的一般步驟
5.3.2同步時序邏輯電路設(shè)計舉例
5.4計數(shù)器
5.4.1二進(jìn)制加法計數(shù)器
5.4.2十進(jìn)制計數(shù)器
5.4.3集成計數(shù)器
5.4.4計數(shù)器應(yīng)用舉例
5.5寄存器
5.5.1數(shù)碼寄存器
5.5.2移位寄存器
5.5.3集成移位寄存器
5.6本章小結(jié)
習(xí)題5
第6章脈沖波形的產(chǎn)生和整形
6.1多諧振蕩器
6.1.1門電路組成的多諧振蕩器
6.1.2石英晶體振蕩器
6.1.3多諧振蕩器的應(yīng)用
6.2單穩(wěn)態(tài)觸發(fā)器
6.2.1門電路組成的微分型單穩(wěn)態(tài)觸發(fā)器
6.2.2集成單穩(wěn)態(tài)觸發(fā)器
6.2.3單穩(wěn)態(tài)觸發(fā)器的應(yīng)用
6.3施密特觸發(fā)器及其應(yīng)用
6.3.1門電路組成的施密特觸發(fā)器
6.3.2集成施密特觸發(fā)器
6.3.3施密特觸發(fā)器的應(yīng)用
6.4555定時器及應(yīng)用
6.4.1555定時器
6.4.2555定時器的應(yīng)用
6.5本章小結(jié)
習(xí)題6
第7章數(shù)/模轉(zhuǎn)換和模/數(shù)轉(zhuǎn)換
7.1D/A轉(zhuǎn)換器
7.1.1權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器
7.1.2倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器
7.1.3權(quán)電流型D/A轉(zhuǎn)換器
7.1.4D/A轉(zhuǎn)換器的輸出方式
7.1.5D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo)
7.1.6集成D/A轉(zhuǎn)換器及其應(yīng)用
7.2A/D轉(zhuǎn)換器
7.2.1A/D轉(zhuǎn)換器的工作過程
7.2.2并行比較型A/D轉(zhuǎn)換器
7.2.3逐次比較型A/D轉(zhuǎn)換器
7.2.4雙積分型A/D轉(zhuǎn)換器
7.2.5A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo)
7.2.6集成A/D轉(zhuǎn)換器及應(yīng)用
7.3本章小結(jié)
習(xí)題7
第8章可編程邏輯器件
8.1PLD概述
8.1.1PLD發(fā)展
8.1.2PLD的編程技術(shù)
8.1.3可編程邏輯器件的表示方法
8.2早期可編程只讀存儲器
8.2.1PROM結(jié)構(gòu)及工作原理
8.2.2用PROM實現(xiàn)組合邏輯電路
8.3較復(fù)雜可編程芯片
8.3.1PAL的基本結(jié)構(gòu)
8.3.2PAL器件的輸出結(jié)構(gòu)
8.4復(fù)雜可編程邏輯器件
8.4.1CPLD器件
8.4.2FPGA器件
8.4.3CPLD和FPGA的選用
8.5PLD編程
8.5.1在系統(tǒng)可編程技術(shù)
8.5.2PLD開發(fā)軟件
8.6Verilog HDL編程基礎(chǔ)
8.6.1Verilog HDL的概述
8.6.2Verilog HDL的設(shè)計流程
8.6.3Verilog HDL模塊簡介
8.6.4Verilog HDL實例
8.7應(yīng)用系統(tǒng)設(shè)計實例
8.8本章小結(jié)
習(xí)題8
附錄A常用術(shù)語的漢英對照
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號