注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)行業(yè)軟件及應(yīng)用數(shù)字調(diào)制解調(diào)技術(shù)的MATLAB與FPGA實(shí)現(xiàn)(Xilinx/VHDL版)

數(shù)字調(diào)制解調(diào)技術(shù)的MATLAB與FPGA實(shí)現(xiàn)(Xilinx/VHDL版)

數(shù)字調(diào)制解調(diào)技術(shù)的MATLAB與FPGA實(shí)現(xiàn)(Xilinx/VHDL版)

定 價(jià):¥88.00

作 者: 杜勇 著
出版社: 電子工業(yè)出版社
叢編項(xiàng):
標(biāo) 簽: 暫缺

購(gòu)買這本書(shū)可以去


ISBN: 9787121326424 出版時(shí)間: 2017-09-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 496 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)以Xilinx公司的FPGA為開(kāi)發(fā)平臺(tái),采用MATLAB及VHDL語(yǔ)言為開(kāi)發(fā)工具,詳細(xì)闡述數(shù)字通信調(diào)制解調(diào)技術(shù)的FPGA實(shí)現(xiàn)原理、結(jié)構(gòu)、方法以及仿真測(cè)試過(guò)程,并通過(guò)大量工程實(shí)例分析FPGA實(shí)現(xiàn)過(guò)程中的具體技術(shù)細(xì)節(jié)。主要包括設(shè)計(jì)語(yǔ)言及環(huán)境介紹、FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理基礎(chǔ)、濾波器的FPGA實(shí)現(xiàn)、ASK調(diào)制解調(diào)技術(shù)的FPGA實(shí)現(xiàn)、FSK調(diào)制解調(diào)技術(shù)的FPGA實(shí)現(xiàn)、PSK調(diào)制解調(diào)技術(shù)的FPGA實(shí)現(xiàn)、QAM調(diào)制解調(diào)技術(shù)的FPGA實(shí)現(xiàn)以及DSSS信號(hào)調(diào)制解調(diào)技術(shù)的FPGA實(shí)現(xiàn)等內(nèi)容。

作者簡(jiǎn)介

  杜勇,四川省廣安市人,高級(jí)工程師。1999年于湖南大學(xué)獲電子工程專業(yè)學(xué)士學(xué)位,2005年于國(guó)防科學(xué)技術(shù)大學(xué)獲信息與通信工程專業(yè)碩士學(xué)位。主要從事數(shù)字信號(hào)處理、無(wú)線通信以及FPGA應(yīng)用技術(shù)研究。發(fā)表學(xué)術(shù)論文十余篇,出版數(shù)字濾波器的MATLAB與FPGA實(shí)現(xiàn)、數(shù)字通信同步技術(shù)的MATLAB與FPGA實(shí)現(xiàn)、數(shù)字調(diào)制解調(diào)技術(shù)的MATLAB與FPGA實(shí)現(xiàn)、鎖相環(huán)技術(shù)原理及FPGA實(shí)現(xiàn)等多部著作。

圖書(shū)目錄

第1章 數(shù)字通信及FPGA概述\t(1)
1.1 數(shù)字通信系統(tǒng)概述\t(2)
1.1.1 數(shù)字通信的一般處理流程\t(2)
1.1.2 本書(shū)討論的通信系統(tǒng)模型\t(4)
1.1.3 數(shù)字通信的特點(diǎn)及優(yōu)勢(shì)\t(5)
1.1.4 數(shù)字通信的發(fā)展概述\t(7)
1.2 數(shù)字通信中的幾個(gè)基本概念\t(9)
1.2.1 與頻譜相關(guān)的概念\t(9)
1.2.2 帶寬是如何定義的\t(12)
1.2.3 采樣與頻譜搬移\t(15)
1.2.4 噪聲與信噪比\t(19)
1.3 FPGA的基礎(chǔ)知識(shí)\t(21)
1.3.1 從晶體管到FPGA\t(21)
1.3.2 FPGA的發(fā)展趨勢(shì)\t(24)
1.3.3 FPGA的組成結(jié)構(gòu)\t(26)
1.3.4 FPGA的工作原理\t(30)
1.4 FPGA與其他處理平臺(tái)的比較\t(31)
1.4.1 ASIC、DSP及ARM的特點(diǎn)\t(32)
1.4.2 FPGA的特點(diǎn)及優(yōu)勢(shì)\t(33)
1.5 Xilinx器件簡(jiǎn)介\t(34)
1.5.1 Xilinx器件概況\t(34)
1.5.2 Spartan系列器件\t(36)
1.5.3 Virtex系列器件\t(37)
1.6 FPGA信號(hào)處理板CXD301\t(39)
1.7 小結(jié)\t(40)
參考文獻(xiàn)\t(40)
第2章 設(shè)計(jì)語(yǔ)言及環(huán)境介紹\t(43)
2.1 HDL語(yǔ)言簡(jiǎn)介\t(44)
2.1.1 HDL語(yǔ)言的特點(diǎn)及優(yōu)勢(shì)\t(44)
2.1.2 選擇VHDL還是Verilog\t(45)
2.2 VHDL語(yǔ)言基礎(chǔ)\t(46)
2.2.1 程序結(jié)構(gòu)\t(47)
2.2.2 數(shù)據(jù)類型\t(49)
2.2.3 數(shù)據(jù)對(duì)象\t(52)
2.2.4 運(yùn)算符\t(52)
2.2.5 VHDL語(yǔ)句\t(57)
2.3 FPGA開(kāi)發(fā)工具及設(shè)計(jì)流程\t(63)
2.3.1 ISE開(kāi)發(fā)套件\t(63)
2.3.2 ModelSim仿真軟件\t(67)
2.3.3 Synplicity綜合軟件\t(69)
2.3.4 FPGA設(shè)計(jì)流程\t(70)
2.4 MATLAB軟件\t(72)
2.4.1 MATLAB軟件簡(jiǎn)介\t(72)
2.4.2 常用的信號(hào)處理函數(shù)\t(75)
2.5 MATLAB與ISE的數(shù)據(jù)交換\t(81)
2.6 小結(jié)\t(82)
參考文獻(xiàn)\t(82)
第3章 FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理基礎(chǔ)\t(83)
3.1 FPGA中數(shù)的表示\t(84)
3.1.1 萊布尼茲與二進(jìn)制\t(84)
3.1.2 定點(diǎn)數(shù)表示\t(85)
3.1.3 浮點(diǎn)數(shù)表示\t(86)
3.2 FPGA中數(shù)的運(yùn)算\t(89)
3.2.1 加/減法運(yùn)算\t(89)
3.2.2 乘法運(yùn)算\t(92)
3.2.3 除法運(yùn)算\t(94)
3.2.4 有效數(shù)據(jù)位的計(jì)算\t(95)
3.3 有限字長(zhǎng)效應(yīng)\t(97)
3.3.1 字長(zhǎng)效應(yīng)的產(chǎn)生因素\t(97)
3.3.2 A/D轉(zhuǎn)換的字長(zhǎng)效應(yīng)\t(98)
3.3.3 系統(tǒng)運(yùn)算中的字長(zhǎng)效應(yīng)\t(99)
3.4 FPGA中的常用處理模塊\t(101)
3.4.1 乘法器模塊\t(101)
3.4.2 除法器模塊\t(106)
3.4.3 浮點(diǎn)運(yùn)算模塊\t(109)
3.4.4 濾波器模塊\t(111)
3.4.5 數(shù)字頻率器模塊\t(113)
3.5 小結(jié)\t(115)
參考文獻(xiàn)\t(116)
第4章 濾波器的MATLAB與FPGA實(shí)現(xiàn)\t(117)
4.1 濾波器概述\t(118)
4.1.1 濾波器的分類\t(118)
4.1.2 濾波器的特征參數(shù)\t(120)
4.2 FIR與IIR濾波器的原理\t(120)
4.2.1 FIR濾波器原理\t(120)
4.2.2 IIR濾波器原理\t(122)
4.2.3 IIR與FIR濾波器的比較\t(122)
4.3 FIR濾波器的MATLAB設(shè)計(jì)\t(123)
4.3.1 采用fir1函數(shù)設(shè)計(jì)\t(123)
4.3.2 采用kaiserord函數(shù)設(shè)計(jì)\t(126)
4.3.3 采用fir2函數(shù)設(shè)計(jì)\t(126)
4.3.4 采用firpm函數(shù)設(shè)計(jì)\t(128)
4.4 IIR濾波器的MATLAB設(shè)計(jì)\t(130)
4.4.1 采用butter函數(shù)設(shè)計(jì)\t(130)
4.4.2 采用cheby1函數(shù)設(shè)計(jì)\t(131)
4.4.3 采用cheby2函數(shù)設(shè)計(jì)\t(132)
4.4.4 采用ellip函數(shù)設(shè)計(jì)\t(132)
4.4.5 采用yulewalk函數(shù)設(shè)計(jì)\t(133)
4.4.6 幾種設(shè)計(jì)函數(shù)的比較\t(133)
4.5 濾波器設(shè)計(jì)分析工具\(yùn)t(135)
4.6 FIR濾波器的FPGA實(shí)現(xiàn)\t(136)
4.6.1 量化濾波器系數(shù)\t(136)
4.6.2 FIR濾波器的實(shí)現(xiàn)結(jié)構(gòu)\t(138)
4.6.3 采用IP核實(shí)現(xiàn)FIR濾波器\t(142)
4.6.4 MATLAB仿真測(cè)試數(shù)據(jù)\t(148)
4.6.5 測(cè)試激勵(lì)的VHDL設(shè)計(jì)\t(149)
4.6.6 FPGA實(shí)現(xiàn)后的仿真測(cè)試\t(151)
4.7 IIR濾波器的FPGA實(shí)現(xiàn)\t(152)
4.7.1 IIR濾波器的結(jié)構(gòu)形式\t(152)
4.7.2 量化級(jí)聯(lián)型結(jié)構(gòu)的系數(shù)\t(155)
4.7.3 級(jí)聯(lián)型結(jié)構(gòu)的FPGA實(shí)現(xiàn)\t(158)
4.7.4 FPGA實(shí)現(xiàn)后的測(cè)試仿真\t(162)
4.8 濾波器的板載測(cè)試\t(162)
4.8.1 硬件接口電路\t(162)
4.8.2 板載測(cè)試程序\t(163)
4.8.3 板載測(cè)試驗(yàn)證\t(169)
4.9 小結(jié)\t(170)
參考文獻(xiàn)\t(170)
第5章 ASK調(diào)制解調(diào)技術(shù)的實(shí)現(xiàn)\t(171)
5.1 ASK信號(hào)的調(diào)制解調(diào)原理\t(172)
5.1.1 二進(jìn)制振幅調(diào)制信號(hào)的產(chǎn)生\t(172)
5.1.2 二進(jìn)制振幅調(diào)制信號(hào)的解調(diào)\t(173)
5.1.3 二進(jìn)制振幅調(diào)制系統(tǒng)的性能\t(175)
5.1.4 多進(jìn)制振幅調(diào)制\t(175)
5.2 ASK調(diào)制信號(hào)的MATLAB仿真\t(176)
5.3 ASK調(diào)制信號(hào)的FPGA實(shí)現(xiàn)\t(179)
5.3.1 FPGA實(shí)現(xiàn)模型及參數(shù)說(shuō)明\t(179)
5.3.2 ASK調(diào)制信號(hào)的VHDL設(shè)計(jì)\t(181)
5.3.3 FPGA實(shí)現(xiàn)后的仿真測(cè)試\t(182)
5.4 ASK解調(diào)技術(shù)的MATLAB仿真\t(184)
5.5 ASK解調(diào)技術(shù)的FPGA實(shí)現(xiàn)\t(186)
5.5.1 FPGA實(shí)現(xiàn)模型及參數(shù)說(shuō)明\t(186)
5.5.2 ASK信號(hào)解調(diào)的VHDL設(shè)計(jì)\t(186)
5.5.3 FPGA實(shí)現(xiàn)后的仿真測(cè)試\t(188)
5.6 符號(hào)判決門(mén)限的FPGA實(shí)現(xiàn)\t(190)
5.6.1 確定ASK解調(diào)后的判決門(mén)限\t(190)
5.6.2 判決門(mén)限模塊的VHDL設(shè)計(jì)\t(191)
5.6.3 FPGA實(shí)現(xiàn)后的仿真測(cè)試\t(193)
5.7 鎖相環(huán)位同步技術(shù)的FPGA實(shí)現(xiàn)\t(194)
5.7.1 位同步技術(shù)的工作原理\t(194)
5.7.2 位同步頂層模塊的VHDL設(shè)計(jì)\t(196)
5.7.3 雙相時(shí)鐘信號(hào)的VHDL設(shè)計(jì)\t(198)
5.7.4 鑒相模塊的VHDL設(shè)計(jì)\t(199)
5.7.5 控制模塊的VHDL設(shè)計(jì)\t(201)
5.7.6 分頻模塊的VHDL設(shè)計(jì)\t(203)
5.7.7 FPGA實(shí)現(xiàn)后的仿真測(cè)試\t(204)
5.8 ASK解調(diào)系統(tǒng)的FPGA實(shí)現(xiàn)及仿真\t(204)
5.8.1 完整解調(diào)系統(tǒng)的VHDL設(shè)計(jì)\t(204)
5.8.2 完整系統(tǒng)的仿真測(cè)試\t(207)
5.9 ASK調(diào)制解調(diào)的板載測(cè)試\t(209)
5.9.1 硬件接口電路\t(209)
5.9.2 板載測(cè)試程序\t(209)
5.9.3 板載測(cè)試驗(yàn)證\t(214)
5.10 小結(jié)\t(215)
參考文獻(xiàn)\t(215)
第6章 FSK調(diào)制解調(diào)技術(shù)的實(shí)現(xiàn)\t(217)
6.1 FSK信號(hào)的調(diào)制解調(diào)原理\t(218)
6.1.1 FSK信號(hào)的時(shí)域表示\t(218)
6.1.2 相關(guān)系數(shù)與頻譜特性\t(219)
6.1.3 非相干解調(diào)原理\t(221)
6.1.4 相干解調(diào)原理\t(222)
6.1.5 解調(diào)方法的應(yīng)用條件分析\t(224)
6.2 FSK調(diào)制解調(diào)的MATLAB仿真\t(225)
6.2.1 不同調(diào)制度的FSK信號(hào)仿真\t(225)
6.2.2 非相干解調(diào)FSK仿真\t(226)
6.2.3 相干解調(diào)FSK仿真\t(231)
6.3 FSK調(diào)制信號(hào)的FPGA實(shí)現(xiàn)\t(234)
6.3.1 FSK信號(hào)的產(chǎn)生方法\t(234)
6.3.2 FSK調(diào)制信號(hào)的VHDL設(shè)計(jì)\t(235)
6.3.3 FPGA實(shí)現(xiàn)后的仿真測(cè)試\t(237)
6.4 FSK解調(diào)的FPGA實(shí)現(xiàn)\t(238)
6.4.1 解調(diào)模型及參數(shù)設(shè)計(jì)\t(238)
6.4.2 解調(diào)FSK信號(hào)的VHDL設(shè)計(jì)\t(239)
6.4.3 FPGA實(shí)現(xiàn)后的仿真測(cè)試\t(243)
6.5 MSK信號(hào)產(chǎn)生原理\t(246)
6.5.1 MSK信號(hào)時(shí)域特征\t(246)
6.5.2 MSK信號(hào)頻譜特性\t(246)
6.5.3 MSK信號(hào)的產(chǎn)生方法\t(248)
6.6 MSK調(diào)制信號(hào)的FPGA實(shí)現(xiàn)\t(249)
6.6.1 實(shí)例參數(shù)及模型設(shè)計(jì)\t(249)
6.6.2 MSK調(diào)制信號(hào)的VHDL設(shè)計(jì)及仿真\t(250)
6.7 MSK解調(diào)原理\t(255)
6.7.1 延遲差分解調(diào)\t(255)
6.7.2 平方環(huán)相干解調(diào)\t(257)
6.8 MSK解調(diào)的MATLAB仿真\t(258)
6.8.1 仿真模型及參數(shù)說(shuō)明\t(258)
6.8.2 平方環(huán)解調(diào)MSK的MATLAB仿真\t(258)
6.9 平方環(huán)的FPGA實(shí)現(xiàn)\t(261)
6.9.1 鎖相環(huán)的工作原理\t(261)
6.9.2 平方環(huán)的工作原理\t(264)
6.9.3 平方環(huán)路性能參數(shù)設(shè)計(jì)\t(265)
6.9.4 平方環(huán)的VHDL設(shè)計(jì)\t(268)
6.9.5 FPGA實(shí)現(xiàn)后的仿真測(cè)試\t(272)
6.10 MSK解調(diào)的FPGA實(shí)現(xiàn)\t(273)
6.10.1 MSK解調(diào)環(huán)路參數(shù)設(shè)計(jì)\t(273)
6.10.2 頂層模塊的VHDL設(shè)計(jì)\t(275)
6.10.3 脈沖成形及解調(diào)模塊的VHDL設(shè)計(jì)\t(279)
6.10.4 FPGA實(shí)現(xiàn)后的仿真測(cè)試\t(281)
6.11 MSK調(diào)制解調(diào)的板載測(cè)試\t(283)
6.11.1 硬件接口電路\t(283)
6.11.2 板載測(cè)試程序\t(283)
6.11.3 板載測(cè)試驗(yàn)證\t(287)
6.12 小結(jié)\t(288)
參考文獻(xiàn)\t(289)
第7章 PSK調(diào)制解調(diào)技術(shù)的實(shí)現(xiàn)\t(291)
7.1 DPSK信號(hào)的調(diào)制解調(diào)原理\t(292)
7.1.1 DPSK信號(hào)的調(diào)制原理\t(292)
7.1.2 Costas環(huán)解調(diào)DPSK信號(hào)\t(293)
7.1.3 DPSK調(diào)制解調(diào)的MATLAB仿真\t(295)
7.2 DPSK解調(diào)的FPGA實(shí)現(xiàn)\t(298)
7.2.1 環(huán)路性能參數(shù)設(shè)計(jì)\t(298)
7.2.2 Costas環(huán)的VHDL設(shè)計(jì)\t(300)
7.2.3 FPGA實(shí)現(xiàn)后的仿真測(cè)試\t(303)
7.3 DQPSK信號(hào)的調(diào)制解調(diào)原理\t(303)
7.3.1 QPSK信號(hào)的調(diào)制原理\t(303)
7.3.2 雙比特碼元差分編解碼原理\t(305)
7.3.3 DQPSK信號(hào)解調(diào)原理\t(306)
7.3.4 DQPSK調(diào)制解調(diào)的MATLAB仿真\t(309)
7.4 DQPSK調(diào)制信號(hào)的FPGA實(shí)現(xiàn)\t(313)
7.4.1 差分編/解碼的VHDL設(shè)計(jì)\t(313)
7.4.2 DQPSK調(diào)制信號(hào)的VHDL設(shè)計(jì)\t(316)
7.5 DQPSK解調(diào)的FPGA實(shí)現(xiàn)\t(321)
7.5.1 極性Costas環(huán)的VHDL設(shè)計(jì)\t(321)
7.5.2 FPGA實(shí)現(xiàn)后的仿真測(cè)試\t(326)
7.5.3 調(diào)整跟蹤策略獲取良好的跟蹤性能\t(327)
7.5.4 完整的DQPSK解調(diào)系統(tǒng)設(shè)計(jì)\t(328)
7.5.5 DQPSK解調(diào)系統(tǒng)的仿真測(cè)試\t(331)
7.6 ?/4 QPSK調(diào)制解調(diào)原理\t(332)
7.6.1 ?/4 QPSK信號(hào)的調(diào)制原理\t(332)
7.6.2 匹配濾波器與成形濾波器\t(334)
7.6.3 ?/4 QPSK信號(hào)的差分解調(diào)原理\t(339)
7.6.4 ?/4 QPSK調(diào)制解調(diào)的MATLAB仿真\t(340)
7.7 ?/4 QPSK調(diào)制解調(diào)的FPGA實(shí)現(xiàn)\t(344)
7.7.1 基帶編碼的VHDL設(shè)計(jì)\t(344)
7.7.2 差分解調(diào)的VHDL設(shè)計(jì)\t(346)
7.7.3 FPGA實(shí)現(xiàn)后的仿真測(cè)試\t(351)
7.8 PSK調(diào)制解調(diào)電路的板載測(cè)試\t(352)
7.8.1 Costas環(huán)電路的板載測(cè)試\t(352)
7.8.2 DQPSK電路的板載測(cè)試\t(359)
7.8 小結(jié)\t(360)
參考文獻(xiàn)\t(361)
第8章 QAM調(diào)制解調(diào)技術(shù)的FPGA實(shí)現(xiàn)\t(363)
8.1 QAM信號(hào)的調(diào)制解調(diào)原理\t(364)
8.1.1 QAM調(diào)制解調(diào)系統(tǒng)組成\t(364)
8.1.2 差分編碼與星座映射\t(365)
8.1.3 QAM調(diào)制解調(diào)的MATLAB仿真\t(367)
8.2 QAM編/解碼的FPGA實(shí)現(xiàn)\t(371)
8.2.1 編碼映射的VHDL設(shè)計(jì)\t(371)
8.2.2 解碼模塊的VHDL設(shè)計(jì)\t(373)
8.2.3 FPGA實(shí)現(xiàn)后的仿真測(cè)試\t(375)
8.3 QAM載波同步的FPGA實(shí)現(xiàn)\t(375)
8.3.1 QAM載波同步原理\t(375)
8.3.2 極性判決法載波同步的FPGA實(shí)現(xiàn)\t(378)
8.3.3 DD算法載波同步的FPGA實(shí)現(xiàn)\t(383)
8.4 插值算法位同步技術(shù)原理\t(390)
8.4.1 位同步技術(shù)分類及組成\t(390)
8.4.2 內(nèi)插濾波器原理及結(jié)構(gòu)\t(392)
8.4.3 Gardner誤差檢測(cè)算法\t(394)
8.4.4 環(huán)路濾波器與數(shù)控振蕩器\t(395)
8.5 插值算法位同步技術(shù)的MATLAB仿真\t(396)
8.5.1 設(shè)計(jì)環(huán)路濾波器系數(shù)\t(397)
8.5.2 分析位定時(shí)算法MATLAB仿真程序\t(397)
8.5.3 完整的QAM位定時(shí)算法仿真\t(402)
8.6 插值算法位同步技術(shù)的FPGA實(shí)現(xiàn)\t(403)
8.6.1 頂層模塊的VHDL設(shè)計(jì)\t(403)
8.6.2 插值濾波模塊的VHDL設(shè)計(jì)\t(406)
8.6.3 誤差檢測(cè)及環(huán)路濾波器模塊的VHDL設(shè)計(jì)\t(408)
8.6.4 數(shù)控振蕩器模塊的VHDL設(shè)計(jì)\t(411)
8.6.5 FPGA實(shí)現(xiàn)后的仿真測(cè)試\t(412)
8.7 插值算法位同步電路的板載測(cè)試\t(417)
8.7.1 硬件接口電路\t(417)
8.7.2 板載測(cè)試程序\t(418)
8.7.3 板載測(cè)試驗(yàn)證\t(421)
8.8 小結(jié)\t(422)
參考文獻(xiàn)\t(423)
第9章 擴(kuò)頻調(diào)制解調(diào)技術(shù)的FPGA實(shí)現(xiàn)\t(425)
9.1 擴(kuò)頻通信的基本原理\t(426)
9.1.1 擴(kuò)頻通信的概念\t(426)
9.1.2 擴(kuò)頻通信的種類\t(427)
9.1.3 直擴(kuò)系統(tǒng)工作原理\t(429)
9.2 直擴(kuò)調(diào)制信號(hào)MATLAB仿真\t(431)
9.2.1 偽碼序列的產(chǎn)生原理\t(431)
9.2.2 MATLAB仿真直擴(kuò)調(diào)制信號(hào)\t(432)
9.3 直擴(kuò)信號(hào)調(diào)制的FPGA實(shí)現(xiàn)\t(436)
9.3.1 偽碼模塊的VHDL設(shè)計(jì)\t(436)
9.3.2 擴(kuò)頻調(diào)制模塊的VHDL設(shè)計(jì)\t(437)
9.4 偽碼同步的一般原理\t(440)
9.4.1 滑動(dòng)相關(guān)捕獲原理\t(441)
9.4.2 延遲鎖相環(huán)跟蹤原理\t(442)
9.5 偽碼同步算法設(shè)計(jì)及仿真\t(443)
9.5.1 同步算法設(shè)計(jì)\t(443)
9.5.2 捕獲及跟蹤門(mén)限的MATLAB仿真\t(445)
9.6 偽碼同步的FPGA實(shí)現(xiàn)\t(447)
9.6.1 頂層模塊的VHDL設(shè)計(jì)\t(447)
9.6.2 偽碼產(chǎn)生模塊的VHDL設(shè)計(jì)\t(451)
9.6.3 相關(guān)積分模塊的VHDL設(shè)計(jì)\t(453)
9.6.4 偽碼相位調(diào)整模塊的VHDL設(shè)計(jì)\t(454)
9.6.5 FPGA實(shí)現(xiàn)后的仿真測(cè)試\t(456)
9.7 直擴(kuò)解調(diào)系統(tǒng)的FPGA實(shí)現(xiàn)\t(458)
9.7.1 Costas載波環(huán)的VHDL設(shè)計(jì)\t(458)
9.7.2 FPGA實(shí)現(xiàn)后的仿真測(cè)試\t(463)
9.8 直擴(kuò)調(diào)制解調(diào)的板載測(cè)試\t(465)
9.8.1 硬件接口電路\t(465)
9.8.2 板載測(cè)試程序\t(466)
9.8.3 板載測(cè)試驗(yàn)證\t(472)
9.9 小結(jié)\t(473)
參考文獻(xiàn)\t(473)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)