注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)科學(xué)理論與基礎(chǔ)知識(shí)邏輯與計(jì)算機(jī)設(shè)計(jì)基礎(chǔ)(原書第5版)

邏輯與計(jì)算機(jī)設(shè)計(jì)基礎(chǔ)(原書第5版)

邏輯與計(jì)算機(jī)設(shè)計(jì)基礎(chǔ)(原書第5版)

定 價(jià):¥99.00

作 者: M.莫里斯·馬諾 著;鄺繼順 譯
出版社: 機(jī)械工業(yè)出版社
叢編項(xiàng): 計(jì)算機(jī)科學(xué)叢書
標(biāo) 簽: 暫缺

ISBN: 9787111570103 出版時(shí)間: 2017-07-01 包裝: 平裝
開本: 16開 頁數(shù): 481 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介


 ?。勘緯酝ㄓ糜?jì)算機(jī)為線索,由淺入深地講解了邏輯設(shè)計(jì)、數(shù)字系統(tǒng)設(shè)計(jì)和計(jì)算機(jī)設(shè)計(jì)。其中,第1~4章為邏輯設(shè)計(jì),包括數(shù)字系統(tǒng)與信息、硬件描述語言和組合邏輯電路、組合邏輯設(shè)計(jì)以及時(shí)序電路;第5~7章為數(shù)字系統(tǒng)設(shè)計(jì),包括數(shù)字硬件實(shí)現(xiàn)技術(shù)、測(cè)試與驗(yàn)證對(duì)設(shè)計(jì)成本的影響、寄存器與寄存器傳輸以及存儲(chǔ)器基礎(chǔ);第8~12章為計(jì)算機(jī)設(shè)計(jì),包括計(jì)算機(jī)設(shè)計(jì)基礎(chǔ)、指令集結(jié)構(gòu)、RISC與CISC中央處理器、輸入輸出與通道,以及存儲(chǔ)系統(tǒng)。書中附有60多個(gè)主要來自現(xiàn)代日常生活中產(chǎn)品設(shè)計(jì)的真實(shí)例子和問題,可以激發(fā)讀者的學(xué)習(xí)興趣。本書強(qiáng)調(diào)硬件描述語言在教學(xué)中的重要性,不僅可以作為計(jì)算機(jī)科學(xué)、計(jì)算機(jī)工程、電子技術(shù)、機(jī)電一體化等專業(yè)學(xué)生學(xué)習(xí)硬件的一本教材,也可以作為弱電類工程師和計(jì)算機(jī)科學(xué)工作者的理想?yún)⒖紩?/div>

作者簡(jiǎn)介

暫缺《邏輯與計(jì)算機(jī)設(shè)計(jì)基礎(chǔ)(原書第5版)》作者簡(jiǎn)介

圖書目錄

LogicandComputerDesignFundamentals
出版者的話
譯者序
前言
第1章數(shù)字系統(tǒng)與信息1
1.1信息表示2
1.1.1數(shù)字計(jì)算機(jī)3
1.1.2其他計(jì)算機(jī)4
1.1.3通用計(jì)算機(jī)的進(jìn)一步說明7
1.2計(jì)算機(jī)系統(tǒng)設(shè)計(jì)的抽象層次8
1.3數(shù)制10
1.3.1二進(jìn)制11
1.3.2八進(jìn)制與十六進(jìn)制12
1.3.3數(shù)字范圍13
1.4算術(shù)運(yùn)算14
1.5十進(jìn)制編碼17
1.6字符編碼18
1.6.1ASCII字符編碼18
1.6.2校驗(yàn)位21
1.7格雷碼22
1.8本章小結(jié)23
參考文獻(xiàn)24
習(xí)題24
第2章組合邏輯電路27
2.1二值邏輯和邏輯門27
2.1.1二值邏輯28
2.1.2邏輯門29
2.1.3用硬件描述語言表示邏輯門32
2.2布爾代數(shù)33
2.2.1布爾代數(shù)的基本恒等式34
2.2.2代數(shù)運(yùn)算36
2.2.3反函數(shù)38
2.3標(biāo)準(zhǔn)形式39
2.3.1最小項(xiàng)和最大項(xiàng)39
2.3.2積之和42
2.3.3和之積43
2.4兩級(jí)電路的優(yōu)化43
2.4.1成本標(biāo)準(zhǔn)44
2.4.2卡諾圖結(jié)構(gòu)45
2.4.3二變量卡諾圖47
2.4.4三變量卡諾圖48
2.5卡諾圖的化簡(jiǎn)50
2.5.1質(zhì)主蘊(yùn)涵項(xiàng)50
2.5.2非質(zhì)主蘊(yùn)涵項(xiàng)51
2.5.3和之積優(yōu)化52
2.5.4無關(guān)最小項(xiàng)53
2.6異或操作和異或門55
2.7門的傳播延遲56
2.8硬件描述語言簡(jiǎn)介58
2.9硬件描述語言—VHDL60
2.10硬件描述語言—Verilog67
2.11本章小結(jié)72
參考文獻(xiàn)72
習(xí)題72
第3章組合邏輯電路的設(shè)計(jì)79
3.1開始分層設(shè)計(jì)79
3.2工藝映射82
3.3組合功能模塊85
3.4基本邏輯函數(shù)85
3.4.1定值、傳遞和取反85
3.4.2多位函數(shù)86
3.4.3使能87
3.5譯碼89
3.5.1譯碼器和使能結(jié)合92
3.5.2基于譯碼器的組合電路95
3.6編碼96
3.6.1優(yōu)先編碼器96
3.6.2編碼器的擴(kuò)展98
3.7選擇98
3.7.1多路復(fù)用器98
3.7.2基于多路復(fù)用器的組合電路105
3.8迭代組合電路109
3.9二進(jìn)制加法器110
3.9.1半加器110
3.9.2全加器110
3.9.3二進(jìn)制行波進(jìn)位加法器111
3.10二進(jìn)制減法112
3.10.1補(bǔ)碼114
3.10.2采用補(bǔ)碼的二進(jìn)制減法115
3.11二進(jìn)制加減法器115
3.11.1有符號(hào)的二進(jìn)制數(shù)116
3.11.2有符號(hào)二進(jìn)制數(shù)的加法與減法118
3.11.3溢出119
3.11.4加法器的HDL模型121
3.11.5行為描述122
3.12其他的算術(shù)功能模塊124
3.12.1壓縮125
3.12.2遞增126
3.12.3遞減127
3.12.4常數(shù)乘法127
3.12.5常數(shù)除法127
3.12.6零填充與符號(hào)擴(kuò)展127
3.13本章小結(jié)128
參考文獻(xiàn)129
習(xí)題129
第4章時(shí)序電路138
4.1時(shí)序電路的定義138
4.2鎖存器140
4.2.1SR和SR鎖存器140
4.2.2D鎖存器143
4.3觸發(fā)器143
4.3.1邊沿觸發(fā)式觸發(fā)器144
4.3.2標(biāo)準(zhǔn)圖形符號(hào)145
4.3.3直接輸入147
4.4時(shí)序電路分析148
4.4.1輸入方程148
4.4.2狀態(tài)表148
4.4.3狀態(tài)圖150
4.4.4時(shí)序電路模擬152
4.5時(shí)序電路設(shè)計(jì)153
4.5.1設(shè)計(jì)步驟154
4.5.2構(gòu)建狀態(tài)圖和狀態(tài)表154
4.5.3狀態(tài)賦值160
4.5.4使用D觸發(fā)器的設(shè)計(jì)161
4.5.5無效狀態(tài)的設(shè)計(jì)162
4.5.6驗(yàn)證164
4.6狀態(tài)機(jī)圖及其應(yīng)用166
4.6.1狀態(tài)機(jī)圖模型167
4.6.2對(duì)輸入條件的約束168
4.6.3使用狀態(tài)機(jī)圖的設(shè)計(jì)應(yīng)用170
4.7時(shí)序電路的HDL描述—VHDL177
4.8時(shí)序電路的HDL描述—Verilog184
4.9觸發(fā)器定時(shí)191
4.10時(shí)序電路定時(shí)192
4.11異步交互194
4.12同步和亞穩(wěn)態(tài)195
4.13同步電路陷阱198
本章小結(jié)199
參考文獻(xiàn)200
習(xí)題200
第5章數(shù)字硬件實(shí)現(xiàn)210
5.1設(shè)計(jì)空間210
5.1.1集成電路210
5.1.2CMOS電路工藝211
5.1.3工藝參數(shù)213
5.2可編程實(shí)現(xiàn)技術(shù)215
5.2.1只讀存儲(chǔ)器216
5.2.2可編程邏輯陣列217
5.2.3可編程陣列邏輯器件219
5.2.4現(xiàn)場(chǎng)可編程門陣列221
5.3本章小結(jié)224
參考文獻(xiàn)224
習(xí)題225
第6章寄存器與寄存器傳輸227
6.1寄存器與加載使能227
6.2寄存器傳輸230
6.3寄存器傳輸操作231
6.4VHDL和Verilog中的寄存器傳輸233
6.5微操作233
6.5.1算術(shù)微操作234
6.5.2邏輯微操作235
6.5.3移位微操作236
6.6對(duì)單個(gè)寄存器的微操作237
6.6.1基于多路復(fù)用器的傳輸237
6.6.2移位寄存器239
6.6.3行波計(jì)數(shù)器242
6.6.4同步二進(jìn)制計(jì)數(shù)器244
6.6.5其他類型計(jì)數(shù)器247
6.7寄存器單元設(shè)計(jì)249
6.8基于多路復(fù)用器和總線的多寄存器傳輸253
6.8.1高阻態(tài)輸出254
6.8.2三態(tài)總線255
6.9串行傳輸及其微操作256
6.10寄存器傳輸控制259
6.11移位寄存器和計(jì)數(shù)器的HDL描述—VHDL272
6.12移位寄存器和計(jì)數(shù)器的HDL描述—Verilog273
6.13微程序控制275
6.14本章小結(jié)276
參考文獻(xiàn)276
習(xí)題277
第7章存儲(chǔ)器基礎(chǔ)283
7.1存儲(chǔ)器定義283
7.2隨機(jī)訪問存儲(chǔ)器283
7.2.1讀寫操作284
7.2.2定時(shí)波形285
7.2.3存儲(chǔ)器特征286
7.3SRAM集成電路287
7.4SRAM芯片陣列292
7.5DRAM芯片294
7.5.1DRAM單元294
7.5.2DRAM位片296
7.6DRAM分類29
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)