注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)行業(yè)軟件及應(yīng)用高性能FPGA系統(tǒng):時序設(shè)計(jì)與分析

高性能FPGA系統(tǒng):時序設(shè)計(jì)與分析

高性能FPGA系統(tǒng):時序設(shè)計(jì)與分析

定 價:¥22.70

作 者: 崔嵬,王巍 著
出版社: 高等教育出版社
叢編項(xiàng):
標(biāo) 簽: 大學(xué)教材 大中專教材教輔

ISBN: 9787040398496 出版時間: 2014-07-01 包裝: 平裝
開本: 16開 頁數(shù): 217 字?jǐn)?shù):  

內(nèi)容簡介

  《高性能FPGA系統(tǒng):時序設(shè)計(jì)與分析》全面系統(tǒng)地討論了高性能FPCA時序設(shè)計(jì)、分析的基本原理與實(shí)現(xiàn)方法。全書共分7章:第1章以XilinxFPGA為例,對FPCA的設(shè)計(jì)流程進(jìn)行了概述;第2章對FPGA時序參數(shù)定義、流水線與并行處理設(shè)計(jì)技術(shù)、時序路徑分類、時鐘的非理想性(時鐘偏斜與時鐘抖動)等進(jìn)行了探討;第3章主要討論了FPCA時序約束設(shè)計(jì)要點(diǎn),包括XilinxFPCA時序約束語法規(guī)則、時序約束分組方法以及不同路徑的時序約束方法等;第4章介紹了FP-CA時序約束分析的原理和方法,主要包括周期約束分析、偏移約束分析、時鐘偏斜和時鐘不確定性分析,此外還介紹了時序分析器TimingAnalyzer的基本使用方法;第5章介紹了FPGA時序收斂的流程,分析了代碼風(fēng)格以及邏輯綜合優(yōu)化對時序收斂的影響,指出了有助于提高FPGA性能的設(shè)計(jì)方法;第6章和第7章分別以XilinxSpartan-3與Virtex-5/6系列FPCA為例,對面向時序性能的FPCA邏輯綜合技術(shù)進(jìn)行了深入的探討。全書條理清晰,內(nèi)容先進(jìn),講解透徹,便于自學(xué)?!陡咝阅蹻PGA系統(tǒng):時序設(shè)計(jì)與分析》可作為信息與通信工程、電子科學(xué)與技術(shù)、計(jì)算機(jī)科學(xué)與技術(shù)、控制科學(xué)與工程或相關(guān)專業(yè)的高年級本科生和研究生的教材,同時也是從事FPGA技術(shù)研究與微電子技術(shù)研究、生產(chǎn)及應(yīng)用的工程技術(shù)人員的重要參考書。另外,對于其他專業(yè)想了解高性能FPGA時序設(shè)計(jì)與分析的工程技術(shù)人員,也是一本很有價值的參考書。

作者簡介

暫缺《高性能FPGA系統(tǒng):時序設(shè)計(jì)與分析》作者簡介

圖書目錄

第1章 FPGA設(shè)計(jì)流程概述
1.1 FPGA設(shè)計(jì)流程
1.1.1 需求定義階段
1.1.2 結(jié)構(gòu)設(shè)計(jì)階段
1.1.3 實(shí)現(xiàn)階段
1.1.4 驗(yàn)證階段
1.2 基于FPGA的SoPC設(shè)計(jì)方法
1.2.1 基于FPGA的典型SoPC開發(fā)流程
1.2.2 SoPC的開發(fā)環(huán)境
第2章 FPGA時序參數(shù)與時序路徑
2.1 時序參數(shù)定義與分析
2.1.1 時序電路的基本單元
2.1.2 時序電路的時間參數(shù)
2.1.3 同步設(shè)計(jì)
2.1.4 時鐘設(shè)計(jì)
2.1.5 毛刺消除
2.1.6 穩(wěn)態(tài)和亞穩(wěn)態(tài)
2.1.7 流水線與并行處理
2.1.8 路徑與路徑延遲
2.2 時鐘偏斜的概念及影響
2.2.1 負(fù)時鐘偏斜
2.2.2 正時鐘偏斜
2.2.3 采用時鐘分布技術(shù)降低時鐘偏斜
2.2.4 時鐘偏斜的時序分析
2.3 時鐘抖動的概念及影響
2.3.1 時鐘抖動的概念與產(chǎn)生機(jī)理
2.3.2 時鐘抖動與相位噪聲
2.3.3 時鐘抖動對模數(shù)轉(zhuǎn)換器性能的影響
2.3.4 降低時鐘抖動的方法
2.4 時序路徑的分類
2.4.1 Clock-to-Setup路徑
2.4.2 Clock-to-Pad路徑
2.4.3 Clock Input路徑
2.4.4 Pad-to-Setup路徑
2.4.5 Setup-to-Clock-at-the-Pad路徑
2.4.6 Clock-Pad-to-Output-Pad路徑
2.4.7 Pad-to-Pad路徑
第3章 FPGA時序約束設(shè)計(jì)
3.1 時序約束前的設(shè)計(jì)要點(diǎn)
3.1.1 理解目標(biāo)器件的結(jié)構(gòu)和資源
3.1.2 理解目標(biāo)器件的時鐘資源
3.1.3 準(zhǔn)確定義性能要求
3.1.4 正確使用綜合工具及其控制屬性
3.1.5 正確使用實(shí)現(xiàn)工具及其控制屬性
3.1.6 評估關(guān)鍵路徑
3.1.7 使用Smart Guide保存設(shè)計(jì)結(jié)果
3.2 時序約束語法規(guī)則
3.2.1 FROM-THRU-TO約束
3.2.2 PERIOD約束
3.2.3 TIMESPEC約束
3.2.4 TNM約束
3.2.5 TNM_NET約束
3.2.6 TPSYNC約束
3.2.7 TPTHRU約束
3.2.8 TSidentifier約束
3.2.9 0FFSETIN約束
3.2.10 0FFSETOUT約束
3.2.11 TIG約束
3.3 時序約束分組
3.3.1 分組約束
3.3.2 使用TNM/TNM_NET屬性建立用戶定義時序分組
3.3.3 約束優(yōu)先級
3.4 時序約束方法
3.4.1 輸入路徑時序約束方法
3.4.2 寄存器到寄存器的時序約束方法
3.4.3 輸出路徑時序約束方法
3.4.4 時序例外
3.4.5 DLL/DCM/PLL/BUFR/PMCD元件的時序約束
第4章 FPGA時序約束分析
4.1 時序約束分析概述
4.2 PERIOD約束時序分析
4.2.1 PERIOD約束時序分析概述
4.2.2 PERIOD約束時序分析
4.3 FROM:TO約束時序分析
4.3.1 FROM:TO約束時序分析概述
4.3.2 FROM:TO約束時序分析規(guī)范
4.4 0FFSET約束時序分析
4.4.1 0FFSET約束時序分析概述
4.4.2 0FFSETIN約束時序分析
4.4.3 0FFSETOUT約束時序分析
4.5 時鐘偏斜分析
4.6 時鐘不確定度分析
4.7 改善性能的時序約束設(shè)計(jì)方法
4.8 利用時序分析器分析時序約束
4.8.1 Timing Analyzer概述
4.8.2 輸入偏移約束時序分析
4.8.3 創(chuàng)建和瀏覽時序分析報(bào)告
4.8.4 同步元件時序分析
4.8.5 輸出時序分析
4.8.6 時序例外約束分析
4.8.7 不受約束路徑分析
4.8.8 交叉探查分析
……
第5章 FPGA時序收斂流程
第6章 面向時序性能的Spartan -3FPGA綜合技術(shù)
第7章 面向時序性能的Virtex - 5/6FPGA綜合技術(shù)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號