注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)行業(yè)軟件及應(yīng)用VHDL數(shù)字電路設(shè)計(jì)教程

VHDL數(shù)字電路設(shè)計(jì)教程

VHDL數(shù)字電路設(shè)計(jì)教程

定 價(jià):¥35.00

作 者: Volnei A. Pedroni(沃爾尼 A. 佩德羅尼)
出版社: 電子工業(yè)出版社
叢編項(xiàng):
標(biāo) 簽: 計(jì)算機(jī)/網(wǎng)絡(luò) 行業(yè)軟件及應(yīng)用

購(gòu)買(mǎi)這本書(shū)可以去


ISBN: 9787121186721 出版時(shí)間: 2013-01-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 300 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  自從VHDL在1987年成為IEEE標(biāo)準(zhǔn)之后,就因其在電路模型建立、仿真、綜合等方面的強(qiáng)大功能而被廣泛用于復(fù)雜數(shù)字邏輯電路的設(shè)計(jì)中。本書(shū)共分為三個(gè)基本組成部分,首先詳細(xì)介紹VHDL語(yǔ)言的背景知識(shí)、基本語(yǔ)法結(jié)構(gòu)和VHDL代碼的編寫(xiě)方法;然后介紹VHDL電路單元庫(kù)的結(jié)構(gòu)和使用方法,以及如何將新的設(shè)計(jì)加入到現(xiàn)有的或自己新建立的單元庫(kù)中,以便于進(jìn)行代碼的分割、共享和重用;最后介紹CPLD和FPGA的發(fā)展歷史、主流廠商提供的開(kāi)發(fā)環(huán)境使用方法。本書(shū)在結(jié)構(gòu)組織上有獨(dú)特之處,例如將并發(fā)描述語(yǔ)句、順序描述語(yǔ)句、數(shù)據(jù)類(lèi)型與運(yùn)算操作符和屬性等獨(dú)立成章,使讀者更容易清晰準(zhǔn)確地掌握這些重要內(nèi)容。本書(shū)注重設(shè)計(jì)實(shí)踐,給出了大量完整設(shè)計(jì)實(shí)例的電路圖、相關(guān)基本概念、電路工作原理以及仿真結(jié)果,從而將VHDL語(yǔ)法學(xué)習(xí)和如何采用它進(jìn)行電路設(shè)計(jì)有機(jī)地結(jié)合在一起。

作者簡(jiǎn)介

暫缺《VHDL數(shù)字電路設(shè)計(jì)教程》作者簡(jiǎn)介

圖書(shū)目錄

目 錄
第一部分 電 路 設(shè) 計(jì)
第1章 引言\t2
1.1 關(guān)于VHDL\t2
1.2 設(shè)計(jì)流程\t2
1.3 EDA工具\(yùn)t3
1.4 從VHDL代碼到電路的轉(zhuǎn)化\t4
1.5 設(shè)計(jì)實(shí)例\t6
第2章 VHDL代碼結(jié)構(gòu)\t9
2.1 VHDL代碼基本單元\t9
2.2 庫(kù)聲明\t10
2.3 實(shí)體\t11
2.4 構(gòu)造體\t12
2.5 例題\t13
2.6 習(xí)題\t16
第3章 數(shù)據(jù)類(lèi)型\t19
3.1 預(yù)定義的數(shù)據(jù)類(lèi)型\t19
3.2 用戶定義的數(shù)據(jù)類(lèi)型\t22
3.3 子類(lèi)型\t23
3.4 數(shù)組\t24
3.5 端口數(shù)組\t26
3.6 記錄類(lèi)型\t27
3.7 有符號(hào)數(shù)和無(wú)符號(hào)數(shù)\t28
3.8 數(shù)據(jù)類(lèi)型轉(zhuǎn)換\t29
3.9 小結(jié)\t30
3.10 例題\t31
3.11 習(xí)題\t35
第4章 運(yùn)算操作符和屬性\t37
4.1 運(yùn)算操作符\t37
4.2 屬性\t40
4.3 用戶自定義屬性\t42
4.4 操作符擴(kuò)展\t43
4.5 通用屬性語(yǔ)句\t43
4.6 設(shè)計(jì)實(shí)例\t44
4.7 小結(jié)\t48
4.8 習(xí)題\t49
第5章 并發(fā)代碼\t51
5.1 并發(fā)執(zhí)行和順序執(zhí)行\(zhòng)t51
5.2 使用運(yùn)算操作符\t53
5.3 WHEN語(yǔ)句\t54
5.4 GENERATE語(yǔ)句\t63
5.5 塊語(yǔ)句\t65
5.6 習(xí)題\t68
第6章 順序代碼\t72
6.1 進(jìn)程\t72
6.2 信號(hào)和變量\t74
6.3 IF語(yǔ)句\t74
6.4 WAIT語(yǔ)句\t78
6.5 CASE語(yǔ)句\t80
6.6 LOOP語(yǔ)句\t84
6.7 CASE語(yǔ)句和IF語(yǔ)句的比較\t91
6.8 CASE語(yǔ)句和WHEN語(yǔ)句的比較\t91
6.9 同步時(shí)序電路中的時(shí)鐘問(wèn)題\t92
6.10 使用順序代碼設(shè)計(jì)組合邏輯電路\t96
6.11 習(xí)題\t98
第7章 信號(hào)和變量\t103
7.1 常量\t103
7.2 信號(hào)\t103
7.3 變量\t105
7.4 信號(hào)和變量的比較\t106
7.5 寄存器的數(shù)量\t112
7.6 習(xí)題\t121
第8章 狀態(tài)機(jī)\t128
8.1 引言\t128
8.2 設(shè)計(jì)風(fēng)格#1\t129
8.3 設(shè)計(jì)風(fēng)格#2\t136
8.4 狀態(tài)機(jī)編碼風(fēng)格:二進(jìn)制編碼和獨(dú)熱編碼\t149
8.5 習(xí)題\t150
第9章 典型電路設(shè)計(jì)分析\t153
9.1 桶形移位寄存器\t153
9.2 有符號(hào)數(shù)比較器和無(wú)符號(hào)數(shù)比較器\t156
9.3 逐級(jí)進(jìn)位和超前進(jìn)位加法器\t159
9.4 定點(diǎn)除法\t162
9.5 自動(dòng)售貨機(jī)控制器\t166
9.6 串行數(shù)據(jù)接收器\t171
9.7 并/串變換器\t173
9.8 一個(gè)7段顯示器的應(yīng)用例題\t175
9.9 信號(hào)發(fā)生器\t178
9.10 存儲(chǔ)器設(shè)計(jì)\t181
9.11 習(xí)題\t186
第二部分 系 統(tǒng) 設(shè) 計(jì)
第10章 包集和元件\t192
10.1 概述\t192
10.2 包集\t193
10.3 元件\t195
10.4 端口映射\t201
10.5 GENERIC參數(shù)的映射\t202
10.6 習(xí)題\t208
第11章 函數(shù)和過(guò)程\t209
11.1 函數(shù)\t209
11.2 函數(shù)的存放\t211
11.3 過(guò)程\t219
11.4 過(guò)程的存放\t221
11.5 函數(shù)與過(guò)程小結(jié)\t224
11.6 斷言語(yǔ)句\t224
11.7 習(xí)題\t224
第12章 系統(tǒng)設(shè)計(jì)實(shí)例分析\t226
12.1 串-并型乘法器\t226
12.2 并行乘法器\t230
12.3 乘-累加電路\t235
12.4 數(shù)字濾波器\t238
12.5 神經(jīng)網(wǎng)絡(luò)\t243
12.6 習(xí)題\t249
附錄A 可編程邏輯器件\t251
附錄B Xilinx ISE和ModelSim使用指南\t259
附錄C Altera MaxPlus II和Advanced Synthesis Software使用指南\t267
附錄D Altera Quartus II使用指南\t277
VHDL保留字\t285
參考文獻(xiàn)\t286

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)