注冊 | 登錄讀書好,好讀書,讀好書!
讀書網-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網絡人工智能計算機系列教材:數字邏輯設計(第2版)

計算機系列教材:數字邏輯設計(第2版)

計算機系列教材:數字邏輯設計(第2版)

定 價:¥39.50

作 者: 薛宏熙,胡秀珠 著
出版社: 清華大學出版社
叢編項:
標 簽: 大學教材教輔 計算機控制與仿真 計算機與互聯(lián)網 教材教輔

購買這本書可以去


ISBN: 9787302280323 出版時間: 2012-07-01 包裝: 平裝
開本: 16開 頁數: 332 字數:  

內容簡介

  《計算機系列教材:數字邏輯設計(第2版)》的特點是引入了電子設計自動化(Electronic Design Automation,EDA)工具和硬件描述語言VHDL,使理論教學和上機實踐相結合,使學習基本原理和掌握設計方法相結合。從教學改革的角度看,這種教學實踐實現(xiàn)了學校教育和產業(yè)界接軌,實現(xiàn)了教材和教學方法的與時俱進。全書共分8章和2個附錄。第1章是邏輯電路導論;第2章介紹門電路的物理實現(xiàn)和特性;第3~4章介紹各種組合邏輯電路及其優(yōu)化實現(xiàn);第5章介紹觸發(fā)器和寄存器;第6章介紹同步時序電路;第7章介紹異步時序電路;第8章以實例介紹數字系統(tǒng)的特點和設計方法。附錄A介紹EDA工具QuartusⅡ,附錄B介紹硬件描述語言VHDL?!队嬎銠C系列教材:數字邏輯設計(第2版)》所附光盤中包含了EDA軟件QuartusⅡ9.0網絡版、PPT形式的課件以及本書中所涉及的VHDL代碼。作者將習題解答放置在清華大學出版社網站,教師向出版社提供身份證明后可免費下載?!队嬎銠C系列教材:數字邏輯設計(第2版)》可作為高等院校計算機、自動化、電子工程及相關專業(yè)“數字邏輯”課程的教材,也可作為從事相關工作的工程技術人員的參考書。

作者簡介

  薛宏熙,清華大學計算機系教授。1962年畢業(yè)于清華大學自動控制系,畢業(yè)后在清華大學任教,其中1985年至1986年作為訪問學者在加拿大多倫多大學進修。研究方向為數字系統(tǒng)設計自動化,包括模擬、邏輯綜合、高層次綜合、形式驗證、軟硬件協(xié)同設計、系統(tǒng)芯片設計工具研究等。講授過的課程有數字邏輯、計算機原理、計算機系統(tǒng)結構、數字系統(tǒng)自動設計、VHDL與集成電路設計等。出版著作有《數字系統(tǒng)計算機輔助設計》、《數字系統(tǒng)設計自動化》、《計算機組成與設計》等。譯著有《VHDL簡明教程》、《用VHDL設計電子線路》、《數字邏輯與VHDL設計》等。胡秀珠,清華同方股份有限公司高級工程師。1964年畢業(yè)干清華大學自動控制系,畢業(yè)后在北京理工大學任教,1981年調到清華大學計算機系,1997年加入清華同方計算機公司。主要從事電子產品;網絡系統(tǒng)和控制系統(tǒng)的研發(fā)、設計。在用EDA工具設計中、大規(guī)模集成電路方面,積累了豐富的經驗和實例。出版著作有《計算機組成與設計》等。

圖書目錄

第1章 邏輯電路導論
1.1 開關電路數學表示方法初步
1.1.1 真值表
1.1.2 二進制編碼
1.1.3 真值表的常見形式
1.1.4 分析與綜合
1.2 邏輯代
1.2.1 邏輯代數的基本運算
1.2.2 邏輯函數
1.2.3 邏輯代數的基本公式和運算
1.3 用與門、或門和非門進行邏輯綜合
1.4 公式法化簡邏輯函數
1.5 卡諾圖
1.5.1 卡諾圖是真值表的圖形表示
1.5.2 用卡諾圖化簡邏輯函數
1.5.3 概念提升
1.6 邏輯函數的標準形式
1.6.1 函數的“積之和”表達式
1.6.2 函數的“和之積”表達式
1.6.3 兩種表達形式的互換
1.6.4 包含無關項的邏輯函數的化
1.7 表格法化簡邏輯函數
1.7.1 求質蘊含項集合
1.7.2 求最小覆蓋
1.7.3 表格法小結
1.8 解題示例
【本章小結】
【習題】
第2章 數字集成電路的基本元件--門電路
2.1 概述
2.2 TT集成門電路
2.2.1 TT與非門簡介
2.2.2 TT與非門的外特性及其參數
2.2.3 集電極開路的與非門
2.2.4 TT三態(tài)門
2.3 MOS場效應晶體管
2.4 MOS門電路
2.4.1 NMOS門電路
2.4.2 CMOS門電路
2.4.3 其他類型的CMOS門電路
2.4.4 CMOS邏輯門電性能分析
2.4.5 不同類型邏輯門的配合問題
2.5 74系列中小規(guī)模集成電路芯片
2.6 可編程邏輯器件
2.6.1 可編程邏輯陣列PA
2.6.2 可編程陣列邏輯PA和GA
2.6.3 復雜可編程器件
2.6.4 現(xiàn)場可編程門陣列
2.6.5 可編程開關的物理實現(xiàn)
2.6.6 CPD和FPGA特點比較
【本章小結】
【習題】
第3章 組合邏輯電路的優(yōu)化實現(xiàn)
3.1 組合邏輯電路的特點與優(yōu)化實現(xiàn)
3.2 單輸出函數和多輸出函數
3.2.1 多輸出函數的化簡
3.2.2 多輸出函數的優(yōu)化實現(xiàn)
3.2.3 用EDA工具優(yōu)化實現(xiàn)組合邏輯電路示例
3.3 多級邏輯電路的綜合
3.3.1 提取公因子
3.3.2 功能分解
3.4 組合邏輯電路積木塊
3.4.1 多路選擇器
……
第4章 數的表示方法和算術運算電路
第5章 鎖存器、觸發(fā)器和寄存器
第6章 同步時序電路
第7章 異步時序電路
第8章 數字系統(tǒng)設計
附錄A EDA工具QuartusⅡ簡介
附錄B 硬件描述語言VHD簡介
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網 m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網安備 42010302001612號