注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術(shù)計算機/網(wǎng)絡(luò)硬件、外部設(shè)備與維護FPGA嵌入式系統(tǒng)設(shè)計與開發(fā)指南

FPGA嵌入式系統(tǒng)設(shè)計與開發(fā)指南

FPGA嵌入式系統(tǒng)設(shè)計與開發(fā)指南

定 價:¥39.00

作 者: 林英撐 等編著
出版社: 中國電力出版社
叢編項: 嵌入式系統(tǒng)設(shè)計與開發(fā)系列
標 簽: 維修

ISBN: 9787512326002 出版時間: 2012-06-01 包裝: 平裝
開本: 16開 頁數(shù): 303 字數(shù):  

內(nèi)容簡介

  《嵌入式系統(tǒng)設(shè)計與開發(fā)系列:FPGA嵌入式系統(tǒng)設(shè)計與開發(fā)指南》以Altera公司的颶風系列FPGA為硬件基礎(chǔ),講述常見的FPGA應(yīng)用模塊和系統(tǒng)設(shè)計,并引入Altium公司開發(fā)的AltiumDesigper開發(fā)環(huán)境進行SOPC設(shè)計。全書共11章,包括頻率計設(shè)計、人機界面設(shè)計、信號源設(shè)計、高速數(shù)據(jù)采集系統(tǒng)設(shè)計、SOPC設(shè)計及嵌入式智能設(shè)計、LiveDesign實時設(shè)計及嵌入式軟件調(diào)試、虛擬儀器調(diào)試及JTAG邊界掃描、FPGA到PCB的轉(zhuǎn)換及同步更新、測量儀器平臺實例。《嵌入式系統(tǒng)設(shè)計與開發(fā)系列:FPGA嵌入式系統(tǒng)設(shè)計與開發(fā)指南》側(cè)重FPGA的實戰(zhàn)應(yīng)用項目,以多個實踐實例設(shè)計為切人點,全面進述系統(tǒng)的設(shè)計原理、框架設(shè)計、硬件設(shè)計、VHDL設(shè)計、模塊封裝、頂層設(shè)計、系統(tǒng)設(shè)計、誤差分析等,以求將整個系統(tǒng)設(shè)計的細節(jié)全面展現(xiàn)給讀者?!肚度胧较到y(tǒng)設(shè)計與開發(fā)系列:FPGA嵌入式系統(tǒng)設(shè)計與開發(fā)指南》實戰(zhàn)性和指導性強,適合從事單片機、嵌入式系統(tǒng)開發(fā)的工程技術(shù)人員參考。

作者簡介

暫缺《FPGA嵌入式系統(tǒng)設(shè)計與開發(fā)指南》作者簡介

圖書目錄

前言
第1章 頻率計設(shè)計
 1.1 頻率計原理
  1.1.1 直接測頻法
  1.1.2 同步測頻法
  1.1.3 測周期法
 1.2 原理構(gòu)架
 1.3 硬件組成
  1.3.1 總體硬件圖
  1.3.2 FPGA硬件設(shè)計
  1.3.3 前端調(diào)理電路設(shè)計
  1.3.4 方波生成電路設(shè)計
  1.3.5 LCD1602電路設(shè)計
 1.4 FPGA設(shè)計
  1.4.1 頂層設(shè)計圖
  1.4.2 LCD1602控制器
  1.4.3 產(chǎn)生方波信號
  1.4.4 計數(shù)器模塊
 1.5 本章小結(jié)
第2章 人機界面設(shè)計
 2.1 原理構(gòu)架
 2.2 硬件組成
  2.2.1 總體硬件圖
  2.2.2 FPGA部分
  2.2.3 PS2鍵盤部分
  2.2.4 液晶模塊
  2.2.5 VGA模塊
  2.2.6 蜂鳴器模塊
 2.3 FPGA設(shè)計
  2.3.1 PS2控制模塊
  2.3.2 液晶控制模塊
  2.3.3 VGA驅(qū)動模塊
  2.3.4 蜂鳴器驅(qū)動模塊
 2.4 改進要點
  2.4.1 添加觸摸屏模塊
  2.4.2 VGA模塊的改進方法
  2.4.3 其他模塊的改進方法
 2.5 本章小結(jié)
第3章 信號源設(shè)計
 3.1 信號發(fā)生原理
  3.1.1 信號的產(chǎn)生
  3.1.2 DDS原理
  3.1.3 DDS的優(yōu)點
  3.1.4 DDS參數(shù)
  3.1.5 DDS實現(xiàn)方法
 3.2 原理構(gòu)架
 3.3 硬件組成
  3.3.1 總體硬件圖
  3.3.2 人機交互部分
  3.3.3 DAC部分
  3.3.4 信號調(diào)理設(shè)計
  3.3.5 晶振輸入部分
 3.4 FPGA設(shè)計
  3.4.1 相位累加器模塊
  3.4.2 ROM模塊
  3.4.3 人機交互模塊
  3.4.4 波形選擇模塊
 3.5 改進要點
  3.5.1 壓縮ROM表
  3.5.2 更換DAC
  3.5.3 改進構(gòu)架
 3.6 本章小結(jié)
第4章 高速數(shù)據(jù)采集系統(tǒng)設(shè)計
第5章 FPGA的SOPC及嵌入式智能設(shè)計
第6章 Live Design實時設(shè)計及嵌入式軟件調(diào)試
第7章 FPGA設(shè)計提高——Wishbone
第8章 嵌入式軟件代碼調(diào)試及c到硬件
第9章 虛擬儀器調(diào)試及JTAG邊界掃描
第10章 FPGA到PCB轉(zhuǎn)換及同步更新
第11章 測量儀器平臺系統(tǒng)設(shè)計

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號