注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學(xué)技術(shù)計算機/網(wǎng)絡(luò)硬件、外部設(shè)備與維護MPC5554/5553微處理器揭秘

MPC5554/5553微處理器揭秘

MPC5554/5553微處理器揭秘

定 價:¥49.00

作 者: (美)索加,(美)班諾拉 著,龔光華 等譯
出版社: 北京航空航天大學(xué)出版社
叢編項:
標 簽: 維修

ISBN: 9787512402485 出版時間: 2010-11-01 包裝: 平裝
開本: 16開 頁數(shù): 309 字數(shù):  

內(nèi)容簡介

  《MPC5554/5553微處理器揭秘》介紹MPC5554和MPC5553兩個微處理器,詳細講解了其片內(nèi)集成外設(shè)模塊及其在汽車電子和工業(yè)控制領(lǐng)域的部分應(yīng)用。為了幫助讀者更快更容易地編寫代碼,隨書光盤內(nèi)含F(xiàn)reescale公司提供的RAppID代碼初始化工具;一個演示版的eTPU仿真程序,用來展示eTPU特定功能的編寫調(diào)試流程?!禡PC5554/5553微處理器揭秘》介紹的內(nèi)容對具有不同經(jīng)驗水平的硬件設(shè)計者和軟件工程師都是適用的,對那些剛剛開始自己職業(yè)之路的青年學(xué)生也是有幫助的。

作者簡介

  Munir Bannoura先生于1974年獲得理學(xué)學(xué)士學(xué)位,1978年在阿爾及利亞國家電子和電氣學(xué)院任電子工程教授,1984年加入Motorola/Freescale公司擔任客戶培訓(xùn)經(jīng)理。負責先進微控制器和微處理器產(chǎn)品的全球培訓(xùn)。Munir先生著有多本Freescale公司微控制器的教材。Richard Soja先生于1974年獲得工學(xué)學(xué)士學(xué)位于,1984年加入了Motorola,為歐洲汽車電子和工業(yè)界客戶提供應(yīng)用技術(shù)支持。他目前從事微控制器新產(chǎn)品的系統(tǒng)設(shè)計和規(guī)劃,對MPC5554的系統(tǒng)設(shè)計作出了很大貢獻。

圖書目錄

第1章 MPC5500系列簡介
第2章 Power架構(gòu)的e20026處理器
2.1 Power架構(gòu)的e20026處理器介紹
2.2 編程模型
2.3 用戶模式下的寄存器
2.4 用戶模式下的特殊寄存器
2.5 管理員模式下的寄存器
2.6 指令集
2.7 存儲器同步指令
2.8 控制指令
2.9 比較指令
2.1 0跳轉(zhuǎn)指令
2.1 1Isel指令
第3章 SIMD、分數(shù)和DSP
3.1 信號處理引擎SPE的指令
3.2 SIMD
3.3 分數(shù)運算
3.4 數(shù)字信號處理器DSP
第4章 浮點數(shù)
4.1 介紹
4.2 MPC5554/5553的浮點數(shù)單元
4.3 MPC5554/5553的浮點數(shù)異常
4.4 浮點處理示例代碼
第5章 內(nèi)存管理單元(MMU)
5.1 內(nèi)存管理單元簡介
5.2 MPC5554/5553MMU的實現(xiàn)
5.3 MMU屬性
5.4 配置MMU
5.5 MMU異常處理
5.6 MAS寄存器
5.7 外部調(diào)試對MMU的影響
第6章 系統(tǒng)緩存
6.1 緩存介紹
6.2 緩存結(jié)構(gòu)
6.3 使用緩存作為系統(tǒng)RAM
第7章 異常與中斷
7.1 異常與中斷的介紹
7.2 中斷處理
7.3 固定時間間隔中斷(FIT)
7.4 看門狗
第8章 中斷控制器
8.1 簡介
8.2 中斷控制器工作模式
第9章 系統(tǒng)配置
9.1 MPC5554/5553硬件和軟件初始化簡介
9.2 引導(dǎo)程序運行模式
9.3 PLL運行模式
9.4 審查模式及其對BAM的影響
9.5 應(yīng)用代碼初始化
第10章 外部總線接口
10.1 簡介
10.2 總線接口信號說明
10.3 用EBI接異步存儲器
10.4 對多主機的支持
第11章 增強型存儲器直接訪問控制器
11.1 增強型存儲器直接訪問(eDMA)控制器簡介
11.2 eDMA架構(gòu)
11.3 通道架構(gòu)
11.4 組和通道優(yōu)先級
11.5 通道搶占(preemption)
11.6 出錯信號
11.7 eDMA通道分配
11.8 eDMA配置順序
11.9 應(yīng)用實例
第12章 、串行/解串外圍設(shè)備接口(DSPI)
12.1 串行設(shè)備接口
12.2 DSPI的架構(gòu)與配置
12.3 串行外設(shè)接口(SPI)配置
12.4 串行解串接口(DSI)配置
12.5 組合串行接口(CSI)配置
12.6 使用DSPI傳輸與接收數(shù)據(jù)的編程方法
12.7 利用DSPI支持DMA傳輸?shù)奶匦詣?chuàng)建隊列
12.8 DSPI與eDMA的連接
12.9 DSPI初始化例子
第13章 增強型串行通信接口(eSCI)
13.1 增強型串行通信接口介紹
13.2 eSCI構(gòu)架
13.3 發(fā)送操作
13.4 接收操作
13.5 單線操作
13.6 多點傳輸模式
13.7 中斷
13.8 eSCI接收與發(fā)送配置
13.9 LIN介紹
第14章 局域網(wǎng)控制總線(FlexCAN)
14.1 局域網(wǎng)控制總線介紹
14.2 CAN信息協(xié)議
14.3 FlexCAN構(gòu)架
14.4 信息緩存結(jié)構(gòu)
14.5 FlexCAN時鐘源
14.6 信息過濾
14.7 CAN模式
14.8 FlexCAN發(fā)送程序
14.9 FlexCAN接收程序
第15章 增強型隊列式模數(shù)轉(zhuǎn)換器(eQADC)
15.1 模數(shù)轉(zhuǎn)換器介紹
15.2 eQADC架構(gòu)
15.3 利用eQADC支持DMA的特性創(chuàng)建轉(zhuǎn)換隊列
15.4 eQADC與eDMA的連接與優(yōu)先級
15.5 eQADC預(yù)備、觸發(fā)、暫停與停止
15.6 命令模式以及eQADC隊列的結(jié)構(gòu)
15.7 ADC內(nèi)部寄存器的讀寫
15.8 eQADC的電氣特性
15.9 使用外部多路復(fù)用器擴展ADC通道數(shù)量
15.1 0集成ADC校正——ADC轉(zhuǎn)換結(jié)果的標準化
第16章 增強型I/O模塊和定時器系統(tǒng)
16.1 定時器系統(tǒng)介紹__
16.2 eMIOS架構(gòu)
16.3 標準規(guī)格的通道架構(gòu)
16.4 標準規(guī)格通道模式
16.5 eMIOS全局配置
16.6 標準規(guī)格通道配置
第17章 增強型定時處理單元(eTPU)
17.1 eTPU簡介
17.2 eTPU架構(gòu)
17.3 標準功能集
17.4 用戶自定義功能
17.5 通道結(jié)構(gòu)
17.6 主機接口
17.7 時基TCRI和TCR2計數(shù)時鐘
17.8 I/O通道的控制和狀態(tài)
17.9 角度模式
17.1 0共享定時/轉(zhuǎn)角計數(shù)總線STAC總線
17.1 1eTPU初始化流程
17.1 2.eTPU練習(xí)
第18章 片內(nèi)存儲器和接口
18.1 簡介
18.2 內(nèi)部存儲器
18.3 FLASH存儲器
18.4 靜態(tài)RAM存儲器
第19章 快速以太網(wǎng)控制器(1PEC)
19.1 快速以太網(wǎng)控制器簡介
19.2 快速以太網(wǎng)控制器的結(jié)構(gòu)
19.3 快速以太網(wǎng)控制器功能
19.4 快速以太網(wǎng)控制器初始化例程
第20章 調(diào)試、片上仿真端口和Nexus軟件
第21章 供電
21.1 供電需求
21.2 電源復(fù)位
21.3 電壓調(diào)節(jié)控制器
21.4 供電順序
21.5 供電分段描述
21.6 電源功耗
21.7 電源設(shè)計需要考慮的內(nèi)容
附錄A 引腳分配圖
附錄B 引腳功能和定義
附錄C e20026處理器指令集
附錄D SPE指令
附錄E 參考資料清單
附錄F 示例軟件使用說明

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號