注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)操作系統(tǒng)操作系統(tǒng)理論32位ARM微控制器系統(tǒng)設(shè)計(jì)與實(shí)踐:基于Luminary Micro LM3S系統(tǒng)工程Cortex-M3內(nèi)核

32位ARM微控制器系統(tǒng)設(shè)計(jì)與實(shí)踐:基于Luminary Micro LM3S系統(tǒng)工程Cortex-M3內(nèi)核

32位ARM微控制器系統(tǒng)設(shè)計(jì)與實(shí)踐:基于Luminary Micro LM3S系統(tǒng)工程Cortex-M3內(nèi)核

定 價(jià):¥48.00

作 者: 黃智偉 主編
出版社: 北京航空航天大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 系統(tǒng)開(kāi)發(fā)

購(gòu)買這本書(shū)可以去


ISBN: 9787512400306 出版時(shí)間: 2010-03-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 453 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《32位ARM微控制器系統(tǒng)設(shè)計(jì)與實(shí)踐:基于Luminary Micro LM3S系統(tǒng)工程Cortex-M3內(nèi)核》分9章,系統(tǒng)介紹了Luminary Micro LM3S系列32位ARM微控制器的體系結(jié)構(gòu)、ARM Cottex-M3內(nèi)核、Stellaris驅(qū)動(dòng)庫(kù)、系統(tǒng)控制單元、存儲(chǔ)器、輸入/輸出設(shè)備接口、總線接口、網(wǎng)絡(luò)接口以及EasyARM開(kāi)發(fā)板與外圍模塊的連接與編程。每章都附有思考題與習(xí)題,提供免費(fèi)電子課件?!?2位ARM微控制器系統(tǒng)設(shè)計(jì)與實(shí)踐:基于Luminary Micro LM3S系統(tǒng)工程Cortex-M3內(nèi)核》內(nèi)容豐富實(shí)用、層次清晰、敘述詳盡,方便教學(xué)與自學(xué),可以作為高等院校電子信息工程、通信工程、自動(dòng)控制、電氣自動(dòng)化、計(jì)算機(jī)科學(xué)與技術(shù)等專業(yè)進(jìn)行ARM微控制器系統(tǒng)教學(xué)的教材;也可以作為全國(guó)大學(xué)生電子設(shè)計(jì)競(jìng)賽培訓(xùn)教材;同時(shí),還可以作為工程技術(shù)人員進(jìn)行ARM微控制器系統(tǒng)開(kāi)發(fā)與應(yīng)用的參考書(shū)。

作者簡(jiǎn)介

暫缺《32位ARM微控制器系統(tǒng)設(shè)計(jì)與實(shí)踐:基于Luminary Micro LM3S系統(tǒng)工程Cortex-M3內(nèi)核》作者簡(jiǎn)介

圖書(shū)目錄

第1章 32位LM3S系列微控制器
1.1 LM3S系列微控制器簡(jiǎn)介
1.2 LM3S系列微控制器最小系統(tǒng)設(shè)計(jì)
1.2.1 LM3S101最小系統(tǒng)
1.2.2 LM3S615最小系統(tǒng)
1.2.3 LM3S8962最小系統(tǒng)
1.2.4 LM3S5749最小系統(tǒng)
思考題與習(xí)題
第2章 .ARMCortex-M3體系結(jié)構(gòu)
2.1 ARMCortex-M3處理器內(nèi)核
2.1.1 Correx-M3內(nèi)核的主要特點(diǎn)
2.1.2 功能描述
2.1.3 Cortex-M3與ARM7的性能比較
2.2 編程模型
2.2.1 編程模型
2.2.2 特權(quán)訪問(wèn)和用戶訪問(wèn)
2.2.3 寄存器
2.2.4 數(shù)據(jù)類型
2.2.5 存儲(chǔ)器格式
2.2.6 Cortex-M3指令集
2.3 存儲(chǔ)器映射
2.3.1 存儲(chǔ)器映射、接口和存儲(chǔ)范圍
2.3.2 位操作
2.3.3 ROM存儲(chǔ)器表
2.4 系統(tǒng)異常
2.4.1 異常模式
2.4.2 異常類型
2.4.3 異常優(yōu)先級(jí)
2.4.4 異常占先
2.4.5 末尾連鎖
2.4.6 異常遲來(lái)
2.4.7 異常退出
2.4.8 復(fù)位
2.4.9 其他系統(tǒng)中斷
2.5 嵌套向量中斷控制器
2.5.1 NVIC的中斷與異常控制的結(jié)構(gòu)
2.5.2 NVIC寄存器映射
2.5.3 外部中斷
2.5.4 系統(tǒng)異常
2.5.5 系統(tǒng)定時(shí)器
2.5.6 系統(tǒng)故障
2.6 存儲(chǔ)器保護(hù)單元
2.6.1 MPU概述
2.6.2 MPU編程器模型
2.6.3 MPU訪問(wèn)權(quán)限
2.6.4 MPU異常中止
2.6.5 更新MPU區(qū)域
2.6.6 中斷和更新MPU
2.7 調(diào)試和跟蹤
2.7.1 Cortex-M3跟蹤系統(tǒng)
2.7.2 JTAG接口電路
2.7.3 IAREWARM集成開(kāi)發(fā)環(huán)境和LMLINK調(diào)試器
2.8 總線矩陣和接口
思考題與習(xí)題
第3章 Stellaris驅(qū)動(dòng)庫(kù)
3.1 Stellaris驅(qū)動(dòng)庫(kù)簡(jiǎn)介
3.1.1 驅(qū)動(dòng)程序的功能
3.1.2 驅(qū)動(dòng)程序庫(kù)支持的工具鏈
3.1.3 驅(qū)動(dòng)程序庫(kù)源代碼的組織結(jié)構(gòu)
3.2 引導(dǎo)代碼
3.3 常用的Stellaris驅(qū)動(dòng)庫(kù)API函數(shù)
3.4 實(shí)用函數(shù)
3.5 錯(cuò)誤處理
3.6 BootLoader
3.7 編譯代碼
3.7.1 需要的軟件
3.7.2 用KeilUVision編譯
3.7.3 用IAREmbedded Workbench編譯
3.7.4 從命令行編譯
3.8 工具鏈
3.8.1 編譯器
3.8.2 調(diào)試器
3.9 Stellaris驅(qū)動(dòng)庫(kù)編程示例
3.9.1 硬件類型定義
3.9.2 通用輸入/輸出端口
思考題與習(xí)題
第4章 L.M3S系列微控制器的系統(tǒng)控制單元
4.1 系統(tǒng)控制寄存器
4.1.1 系統(tǒng)控制寄存器映射
4.1.2 器件標(biāo)識(shí)和功能寄存器
4.2 復(fù)位控制
4.2.1 復(fù)位源
4.2.2 RST引腳復(fù)位
4.2.3 上電復(fù)位
4.2.4 掉電復(fù)位
4.2.5 軟件復(fù)位
4.2.6 看門(mén)狗定時(shí)器復(fù)位
4.3 片內(nèi)輸出電壓調(diào)整
4.4 時(shí)鐘控制
4.4.1 基礎(chǔ)時(shí)鐘源
4.4.2 PLL的頻率設(shè)置與編程
4.5 電源管理
4.5.1 處理器的4種模式
4.5.2 處理器的睡眠機(jī)制
4.5.3 與睡眠模式相關(guān)的寄存器
4.5.4 睡眠模式和深度睡眠模式的設(shè)置
4.6 系統(tǒng)控制模塊的中斷
4.7 休眠模塊
4.7.1 休眠模塊的特性與結(jié)構(gòu)
4.7.2 休眠模塊寄存器映射與訪問(wèn)時(shí)序
4.7.3 休眠模塊時(shí)鐘源
4.7.4 休眠模塊電池管理
4.7.5 休眠模塊實(shí)時(shí)時(shí)鐘
4.7.6 休眠模塊電源控制
4.7.7 休眠模塊中斷和狀態(tài)
4.7.8 休眠模塊非易失性存儲(chǔ)器
4.7.9 休眠模塊的配置
4.7.10 休眠模塊的示例程序
4.8 通用定時(shí)器
4.8.1 GPTM工作模式與結(jié)構(gòu)
4.8.2 GPTM寄存器映射
4.8.3 功能描述
4.8.4 GPTM復(fù)位條件
4.8.5 32位定時(shí)器操作模式
4.8.6 16位定時(shí)器操作模式
……
第5章 存貯器
第6章 輸入/輸出設(shè)備接口
第7章 總線接口
第8章 網(wǎng)絡(luò)接口
第9章 EasyARM開(kāi)發(fā)板與常用外圍模塊的連接與編程
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)