注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)組織與體系結(jié)構(gòu)嵌入式多核系統(tǒng)軟件開(kāi)發(fā)·嵌入式Intel體系結(jié)構(gòu)實(shí)用指南

嵌入式多核系統(tǒng)軟件開(kāi)發(fā)·嵌入式Intel體系結(jié)構(gòu)實(shí)用指南

嵌入式多核系統(tǒng)軟件開(kāi)發(fā)·嵌入式Intel體系結(jié)構(gòu)實(shí)用指南

定 價(jià):¥49.00

作 者: (美)杜梅卡 著,宋廷強(qiáng) 等譯
出版社: 機(jī)械工業(yè)出版社
叢編項(xiàng): 計(jì)算機(jī)科學(xué)叢書(shū)
標(biāo) 簽: 計(jì)算機(jī)體系結(jié)構(gòu)

購(gòu)買(mǎi)這本書(shū)可以去


ISBN: 9787111291060 出版時(shí)間: 2010-02-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 245 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)系統(tǒng)闡述了嵌入式多核系統(tǒng)軟件開(kāi)發(fā)的技術(shù),并基于主流的Intel嵌入式多核系統(tǒng)給出許多開(kāi)發(fā)實(shí)例。全書(shū)共分為11章,分別介紹了嵌入式多核處理器的概念、嵌入式Intel多核體系結(jié)構(gòu)處理器、多核處理器性能量化方法、嵌入式多核處理器移植、可用性技術(shù)、多線程開(kāi)發(fā)、線程級(jí)并行優(yōu)化、虛擬化和分區(qū)、多處理器優(yōu)化技術(shù)、電能利用技術(shù)等內(nèi)容。本書(shū)采用模塊化的結(jié)構(gòu)安排、理論闡述與應(yīng)用實(shí)例相結(jié)合的敘述方式,最大限度幫助讀者掌握嵌入式多核開(kāi)發(fā)技術(shù)。本書(shū)可作為計(jì)算機(jī)科學(xué)與技術(shù)、電子科學(xué)與技術(shù)、電子信息工程等專業(yè)相關(guān)師生學(xué)習(xí)用書(shū),也可供相關(guān)科研與工程技術(shù)人員參考。

作者簡(jiǎn)介

暫缺《嵌入式多核系統(tǒng)軟件開(kāi)發(fā)·嵌入式Intel體系結(jié)構(gòu)實(shí)用指南》作者簡(jiǎn)介

圖書(shū)目錄

譯者序
前言
致謝
第1章 緒論
1.1 寫(xiě)作目的
1.2 多核處理器的出現(xiàn)
1.3 多處理器系統(tǒng)不是一項(xiàng)新技術(shù)
1.4 應(yīng)用程序需要采用多線程
1.5 軟件是負(fù)擔(dān)還是機(jī)遇
1.6 什么是嵌入式
1.7 嵌入式有何獨(dú)特性
本章小結(jié)
第2章 基本系統(tǒng)和處理器體系結(jié)構(gòu)
2.1 性能
2.2 嵌入式Intel體系結(jié)構(gòu)處理器發(fā)展歷程
2.2.1 Intel 186處理器
2.2.2 Intel 386處理器
2.2.3 Intel 486處理器
2.2.4 Intel Pentium處理器
2.2.5 Intel Pentium Ⅲ處理器
2.2.6 Intel Pentium Ⅳ處理器
2.2.7 Intel Pentium M處理器
2.2.8 Intel Xeon LV及ULV雙核處理器和Intel Xeon 5100系列雙核處理器
2.2.9 嵌入式Intel Core2雙核處理器
2.2.10 Intel Xeon 5300系列四核處理器
2.3 嵌入式系統(tǒng)及其處理器的發(fā)展趨勢(shì)
2.3.1 未來(lái)45nm工藝嵌入式處理器
2.3.2 Intel Atom處理器內(nèi)核
2.3.3 Tolapai片上系統(tǒng)加速器
2.4 x86匯編語(yǔ)言指導(dǎo)
2.4.1 x86匯編基礎(chǔ)
2.4.2 提示1:關(guān)注小范圍
2.4.3 提示2:快速識(shí)別源操作數(shù)和目標(biāo)操作數(shù)
2.4.4 提示3:了解基本寄存器和存儲(chǔ)器訪問(wèn)
2.4.5 提示4:熟悉常用操作
2.4.6 提示5:把參考手冊(cè)當(dāng)成好助手
2.4.7 提示6:注意編譯器的優(yōu)化
2.4.8 提示7:反匯編與源程序的相關(guān)性
2.4.9 匯編實(shí)例指南
本章小結(jié)
相關(guān)閱讀
第3章 多核處理器與嵌入式
3.1 采用多核處理器的目的
3.2 多核處理器體系結(jié)構(gòu)
3.2.1 同構(gòu)多核與異構(gòu)多核
3.2.2 對(duì)稱多核與非對(duì)稱多核
3.3 多核處理器給嵌入式系統(tǒng)帶來(lái)的好處
3.4 嵌入式市場(chǎng)與多核處理器
3.4.1 無(wú)線通信基礎(chǔ)設(shè)施
3.4.2 工業(yè)控制
3.4.3 國(guó)家機(jī)關(guān)的應(yīng)用
3.4.4 企業(yè)基礎(chǔ)安全
3.4.5 車載娛樂(lè)
3.4.6 互動(dòng)終端
3.4.7 語(yǔ)音及整合通信
3.4.8 數(shù)字安全監(jiān)控
3.4.9 存儲(chǔ)
3.4.10 醫(yī)療
3.5 多核處理器的性能評(píng)價(jià)
3.5.1 單核性能基準(zhǔn)測(cè)試程序
3.5.2 多核性能基準(zhǔn)測(cè)試程序
3.5.3 功耗基準(zhǔn)測(cè)試
3.5.4 應(yīng)用性能評(píng)價(jià)
3.5.5 嵌入式系統(tǒng)的性能特點(diǎn)
3.5.6 審查基準(zhǔn)測(cè)試程序數(shù)據(jù)
本章小結(jié)
相關(guān)閱讀
第4章 移植到Intel多核處理器
4.1 移植到Intel體系結(jié)構(gòu)
4.1.1 32位與64位支持
4.1.2 字節(jié)順序:大端與小端
4.1.3 關(guān)于BIOS和OS
4.2 支持SMP操作系統(tǒng)
4.2.1 基本MESI協(xié)議
4.2.2 設(shè)備驅(qū)動(dòng)程序和內(nèi)核程序
4.3 多核處理器開(kāi)發(fā)工具的發(fā)展
4.3.1 OpenMP
4.3.2 自動(dòng)并行化
4.3.3 猜測(cè)預(yù)執(zhí)行
4.3.4 線程庫(kù)
4.3.5 圖形設(shè)計(jì)工具
4.3.6 調(diào)試
4.3.7 性能分析工具
本章小結(jié)
相關(guān)閱讀
第5章 標(biāo)量?jī)?yōu)化與可用性
5.1 編譯器優(yōu)化
5.1.1 一般優(yōu)化
5.1.2 高級(jí)優(yōu)化
5.1.3 高級(jí)優(yōu)化選項(xiàng)
5.1.4 輔助優(yōu)化
5.2 優(yōu)化流程
5.3 可用性
5.3.1 診斷
5.3.2 兼容性
5.3.3 編譯時(shí)間
5.3.4 預(yù)編譯頭文件
5.3.5 并行編譯
5.3.6 代碼規(guī)模
5.3.7 代碼覆蓋
5.3.8 調(diào)試優(yōu)化結(jié)果
本章小結(jié)
相關(guān)閱讀
第6章 線程級(jí)并行優(yōu)化
6.1 并行化基礎(chǔ)知識(shí)
6.1.1 線程
6.1.2 分解
6.1.3 可伸縮性
6.1.4 并行處理的局限性
6.1.5 線程技術(shù)需求
6.2 線程開(kāi)發(fā)周期
6.2.1 分析
6.2.2 設(shè)計(jì)與實(shí)現(xiàn)
6.2.3 調(diào)試
6.2.4 調(diào)整
本章小結(jié)
相關(guān)閱讀
第7章 案例研究:數(shù)據(jù)分解
7.1 案例概述
7.2 構(gòu)建過(guò)程
7.3 分析
7.4 設(shè)計(jì)和實(shí)現(xiàn)
7.5 調(diào)試
7.6 調(diào)整
本章小結(jié)
第8章 案例研究:功能分解
8.1 Snon
8.1.1 程序簡(jiǎn)介
8.1.2 構(gòu)建過(guò)程
8.2 分析
8.2.1 串行優(yōu)化
8.2.2 基準(zhǔn)
8.2.3 串行優(yōu)化結(jié)果
8.2.4 執(zhí)行時(shí)間分析
8.2.5 函數(shù)調(diào)用關(guān)系圖
8.3 設(shè)計(jì)與實(shí)現(xiàn)
8.3.1 線程化Snort
8.3.2 代碼修改
8.3.3 流定位
8.3.4 流定位的代碼修改
8.4 Snort調(diào)試
8.5 調(diào)整
本章小結(jié)
第9章 虛擬化和分區(qū)
9.1 概述
9.2 虛擬化和分區(qū)
9.2.1 VMM體系結(jié)構(gòu)
9.2.2 虛擬化的應(yīng)用模型和優(yōu)點(diǎn)
9.2.3 電信/嵌入式領(lǐng)域中的應(yīng)用前景
9.3 技術(shù)和設(shè)計(jì)因素
9.4 虛擬化的電信實(shí)例
9.4.1 建立和配置BKM
9.4.2 計(jì)算和網(wǎng)絡(luò)L/O性能
本章小結(jié)
相關(guān)閱讀
第10章 迎接低功耗Intel體系結(jié)構(gòu)
10.1 體系結(jié)構(gòu)
10.1.1 順序執(zhí)行
10.1.2 節(jié)能軟件的多種技術(shù)
10.2 嵌入式系統(tǒng)調(diào)試
10.2.1 嵌入式系統(tǒng)調(diào)試歷史概述
10.2.2 JTAG和嵌入式調(diào)試未來(lái)發(fā)展趨勢(shì)
10.2.3 硬件平臺(tái)的構(gòu)建
10.2.4 操作系統(tǒng)和設(shè)備驅(qū)動(dòng)程序調(diào)試
10.2.5 應(yīng)用程序調(diào)試
10.2.6 多核調(diào)試的考慮因素
本章小結(jié)
第11章 總結(jié)、趨勢(shì)和結(jié)論
11.1 發(fā)展趨勢(shì)
11.1.1 處理器發(fā)展趨勢(shì)
11.1.2 軟件挑戰(zhàn)
11.1.3 帶寬挑戰(zhàn)
11.2 結(jié)論
附錄
術(shù)語(yǔ)表

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)