注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)硬件、外部設(shè)備與維護(hù)計(jì)算機(jī)硬件技術(shù)基礎(chǔ)

計(jì)算機(jī)硬件技術(shù)基礎(chǔ)

計(jì)算機(jī)硬件技術(shù)基礎(chǔ)

定 價(jià):¥29.80

作 者: 錢曉捷 主編
出版社: 機(jī)械工業(yè)出版社
叢編項(xiàng): 計(jì)算機(jī)基礎(chǔ)教育課程體系規(guī)劃教材
標(biāo) 簽: 維修

ISBN: 9787111291053 出版時(shí)間: 2010-01-01 包裝: 平裝
開本: 16開 頁數(shù): 262 字?jǐn)?shù):  

內(nèi)容簡介

  《計(jì)算機(jī)硬件技術(shù)基礎(chǔ)》以IA-32處理器和32位個(gè)人計(jì)算機(jī)系統(tǒng)為實(shí)例,從軟件開發(fā)、計(jì)算機(jī)系統(tǒng)應(yīng)用的角度,論述了計(jì)算機(jī)硬件技術(shù),包括IA-32處理器的發(fā)展和微機(jī)組成、數(shù)據(jù)表示、數(shù)字邏輯基礎(chǔ)、處理器結(jié)構(gòu)和指令系統(tǒng)、總線系統(tǒng)、存儲(chǔ)系統(tǒng)、輸入輸出接口,還特別介紹了精簡指令集計(jì)算機(jī)、高速緩沖存儲(chǔ)器、存儲(chǔ)管理、指令流水線、多媒體指令、超標(biāo)量、動(dòng)態(tài)執(zhí)行、多線程、多核等提高處理器性能的先進(jìn)技術(shù)?!队?jì)算機(jī)硬件技術(shù)基礎(chǔ)》適合作為普通高等院校面向軟件開發(fā)、系統(tǒng)應(yīng)用的計(jì)算機(jī)專業(yè)的“計(jì)算機(jī)組成原理”或“計(jì)算機(jī)組織與結(jié)構(gòu)”課程的教材或參考書,同時(shí)也適合作為非計(jì)算機(jī)專業(yè)的“計(jì)算機(jī)硬件技術(shù)”課程的教材或參考書。此外,《計(jì)算機(jī)硬件技術(shù)基礎(chǔ)》面向一般學(xué)生和普通讀者寫作,起點(diǎn)低、內(nèi)容精練、敘述深入淺㈩,適合軟件丁程、信息技術(shù)及電子、通信和自控等電類專業(yè)的本科學(xué)生使用,也適合計(jì)算機(jī)等專業(yè)的高職高專、成教學(xué)生以及計(jì)算機(jī)應(yīng)用開發(fā)人員、希望深入學(xué)習(xí)計(jì)算機(jī)硬件技術(shù)的普通讀者和培訓(xùn)班學(xué)員使用。

作者簡介

暫缺《計(jì)算機(jī)硬件技術(shù)基礎(chǔ)》作者簡介

圖書目錄

前言
第1章 計(jì)算機(jī)系統(tǒng)概述
1.1 計(jì)算機(jī)的發(fā)展
1.1.1 計(jì)算機(jī)的發(fā)展概況
1.1.2 微型計(jì)算機(jī)的發(fā)展
1.2 Intel80x86系列處理器
1.2.1 16位80x86處理器
1.2.2 IA-32處理器
1.2.3 Intel64處理器
1.3 計(jì)算機(jī)系統(tǒng)組成
1.3.1 馮·諾伊曼計(jì)算機(jī)結(jié)構(gòu)
1.3.2 微型計(jì)算機(jī)的硬件系統(tǒng)
1.3.3 PC微機(jī)結(jié)構(gòu)
1.3.4 計(jì)算機(jī)系統(tǒng)的層次結(jié)構(gòu)
1.3.5 計(jì)算機(jī)的軟件系統(tǒng)
第1章總結(jié)
第1章習(xí)題
第2章 數(shù)據(jù)表示
2.1 數(shù)制
2.1.1 二進(jìn)制和十六進(jìn)制
2.1.2 數(shù)制之間的轉(zhuǎn)換
2.2 整數(shù)編碼
2.2.1 定點(diǎn)整數(shù)格式
2.2.2 有符號(hào)整數(shù)編碼
2.3 字符編碼
2.3.1 BCD
2.3.2 ASCII
2.3.3 Unicode
2.4 實(shí)數(shù)編碼
2.4.1 浮點(diǎn)數(shù)據(jù)格式
2.4.2 浮點(diǎn)數(shù)的舍入控制
2.5 校驗(yàn)編碼
2.5.1 奇偶校驗(yàn)碼
2.5.2 海明碼
2.5.3 循環(huán)冗余碼
第2章總結(jié)
第2章習(xí)題
第3章 數(shù)字邏輯基礎(chǔ)
3.1 邏輯代數(shù)
3.1.1 邏輯關(guān)系
3.1.2 邏輯代數(shù)的運(yùn)算規(guī)則
3.1.3 邏輯函數(shù)的形式、轉(zhuǎn)換及化簡
3.2 邏輯門電路
3.2.1 門電路實(shí)現(xiàn)
3.2.2 集成電路
3.2.3 三態(tài)門
3.3 組合邏輯電路
3.3.1 編碼器
3.3.2 譯碼器
3.3.3 加法器
3.4 時(shí)序邏輯電路
3.4.1 觸發(fā)器
3.4.2 寄存器
3.4.3 計(jì)數(shù)器
3.5 可編程邏輯器件
3.5.1 PLD器件
3.5.2 電子設(shè)計(jì)自動(dòng)化
第3章總結(jié)
第3章習(xí)題
第4章 處理器
4.1 處理器組成
4.1.1 控制器
4.1.2 運(yùn)算器
4.2 處理器結(jié)構(gòu)
4.2.1 處理器的基本結(jié)構(gòu)
4.2.2 8086的功能結(jié)構(gòu)
4.2.3 80386的功能結(jié)構(gòu)
4.2.4 Pentium的功能結(jié)構(gòu)
4.3 寄存器
4.3.1 通用寄存器
4.3.2 標(biāo)志寄存器
4.3.3 專用寄存器
4.4 存儲(chǔ)器組織
4.4.1 存儲(chǔ)模型
4.4.2 工作方式
4.4.3 邏輯地址
第4章總結(jié)
第4章習(xí)題
第5章 指令系統(tǒng)
5.1 指令格式
5.1.1 指令編碼
5.1.2 IA32指令格式
5.2 尋址方式
5.2.1 數(shù)據(jù)尋址
5.2.2 指令尋址
5.2.3 堆棧及堆棧尋址
5.3 通用指令及其功能
5.3.1 數(shù)據(jù)傳送類指令
5.3.2 算術(shù)運(yùn)算類指令
5.3.3 位操作類指令
5.3.4 控制轉(zhuǎn)移類指令
5.4 匯編語言基礎(chǔ)
5.4.1 語句格式
5.4.2 源程序框架
5.4.3 開發(fā)過程
5.5 精簡指令集計(jì)算機(jī)技術(shù)
5.5.1 復(fù)雜指令集和精簡指令集
5.5.2 RISC技術(shù)的主要特點(diǎn)
5.5.3 MIPS處理器
第5章總結(jié)
第5章習(xí)題
第6章 總線系統(tǒng)
6.1 總線技術(shù)
6.1.1 總線類型
6.1.2 總線的數(shù)據(jù)傳輸
6.1.3 總線信號(hào)和總線時(shí)序
6.2 8086的引腳信號(hào)
6.2.1 地址/數(shù)據(jù)信號(hào)
6.2.2 讀寫控制信號(hào)
6.2.3 其他控制信號(hào)
6.3 8086的總線時(shí)序
6.3.1 寫總線周期
6.3.2 讀總線周期
6.4 Pentium處理器的引腳和時(shí)序
6.4.1 引腳定義
6.4.2 總線周期
6.5 微機(jī)系統(tǒng)總線
6.5.1 PC機(jī)總線的發(fā)展
6.5.2 ISA總線
6.5.3 PCI總線
6.5.4 USB總線
第6章總結(jié)
第6章習(xí)題
第7章 存儲(chǔ)系統(tǒng)
7.1 存儲(chǔ)系統(tǒng)的層次結(jié)構(gòu)
7.1.1 技術(shù)指標(biāo)
7.1.2 層次結(jié)構(gòu)
7.1.3 局部性原理
7.2 主存儲(chǔ)器
7.2.1 讀寫存儲(chǔ)器
7.2.2 只讀存儲(chǔ)器
7.2.3 存儲(chǔ)器地址譯碼
7.2.4 主存空間分配
7.3 高速緩沖存儲(chǔ)器
7.3.1 工作原理
7.3.2 地址映射
7.3.3 替換算法
7.3.4 寫入策略
7.3.5 80486的L1Cache
7.3.6 Pentium的L1Cache
7.4 存儲(chǔ)管理
7.4.1 段式存儲(chǔ)管理
7.4.2 頁式存儲(chǔ)管理
第7章總結(jié)
第7章習(xí)題
第8章 輸入輸出接口
8.1 I/O接口概述
8.1.1 I/O接口的典型結(jié)構(gòu)
8.1.2 I/O端口的編址
8.1.3 輸入輸出指令
8.2 外設(shè)數(shù)據(jù)傳送方式
8.2.1 無條件傳送
8.2.2 查詢傳送
8.2.3 中斷傳送
8.2.4 中斷控制系統(tǒng)
8.2.5 DMA傳送
8.3 常用輸入輸出接口
8.3.1 定時(shí)控制接口
8.3.2 并行接口
8.3.3 異步串行通信接口
8.3.4 模擬接口
第8章總結(jié)
第8章習(xí)題
第9章 處理器性能提高技術(shù)
9.1 并行處理技術(shù)
9.1.1 并行性概念
9.1.2 并行計(jì)算機(jī)結(jié)構(gòu)分類
9.1.3 計(jì)算機(jī)性能評(píng)測
9.2 指令級(jí)并行
9.2.1 指令流水線技術(shù)
9.2.2 超標(biāo)量技術(shù)
9.2.3 動(dòng)態(tài)執(zhí)行技術(shù)
9.2.4 超長指令字技術(shù)
9.3 數(shù)據(jù)級(jí)并行
9.3.1 向量處理機(jī)
9.3.2 多媒體指令
9.4 線程級(jí)并行
9.4.1 同時(shí)多線程技術(shù)
9.4.2 單芯片多處理器技術(shù)
第9章總結(jié)
第9章習(xí)題
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)