注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機/網(wǎng)絡(luò)硬件、外部設(shè)備與維護基于Xilinx ISE 的FPAG/CPLD設(shè)計與應(yīng)用

基于Xilinx ISE 的FPAG/CPLD設(shè)計與應(yīng)用

基于Xilinx ISE 的FPAG/CPLD設(shè)計與應(yīng)用

定 價:¥29.00

作 者: 談世哲,李健,管殿柱 編著
出版社: 電子工業(yè)出版社
叢編項: 聚集EDA
標 簽: 維修

ISBN: 9787121093593 出版時間: 2009-08-01 包裝: 平裝
開本: 16開 頁數(shù): 235 字數(shù):  

內(nèi)容簡介

  FPGA/CPLD以其強大的功能,開發(fā)過程短,投資少,可反復(fù)修改,保密性好,開發(fā)工具智能化等特點,成為當(dāng)今硬件設(shè)計的首選方式之一。Xilinx ISE是由頂級FPGA供應(yīng)商Xilinx提供的高級FPGA/CPLD設(shè)計環(huán)境,為所有Xilinx的FPGA與CPLD提供支持。本書旨在向讀者介紹ISE強大的開發(fā)功能,通過實例來強化讀者的理解和使用。本書立足工程實踐,循序漸進地介紹了Xilinx ISE開發(fā)的基本過程和方法,內(nèi)容翔實、系統(tǒng)、全面,并通過大量的工程實例說明軟件的功能和應(yīng)用方法。本書圖文并茂,講解深入淺出,通俗易懂。本書適合從事FPGA/CPLD設(shè)計開發(fā)的技術(shù)人員閱讀,也可作為高等學(xué)校相關(guān)專業(yè)的教學(xué)用書。

作者簡介

暫缺《基于Xilinx ISE 的FPAG/CPLD設(shè)計與應(yīng)用》作者簡介

圖書目錄

第1章 聚焦Xilinx ISE
1.1 Xilinx公司及其產(chǎn)品介紹
1.1.1 Xilinx公司簡介
1.1.2 幾種CPLD系列芯片的特點
1.1.3 CoolRunnei系列的高級特性
1.1.4 主流FPGA產(chǎn)品
1.2 FPGA/CPLD基本結(jié)構(gòu)與實現(xiàn)原理
1.2.1 FPGA基本結(jié)構(gòu)與實現(xiàn)原理
1.2.2 CPLD基本結(jié)構(gòu)與實現(xiàn)原理
1.2.3 FPGA/CPLD性能特點差異
1.3 系統(tǒng)設(shè)計語言——VHDL基本概念與程序結(jié)構(gòu)
1.3.1 概述
1.3.2 VHDL程序基本結(jié)構(gòu)
1.4 HDL編碼風(fēng)格及規(guī)則
1.4.1 編碼風(fēng)格
1.4.2 HDL編碼指導(dǎo)
1.5 ISE基本操作
1.5.1 ISE的獲取
1.5.2 ISE的實現(xiàn)功能
1.5.3 ISE軟件運行硬件環(huán)境及安裝
1.5.4 ISE運行及主界面簡介
1.6 本章小結(jié)
1.7 思考與練習(xí)
第2章 基于VHDL語言的設(shè)計輸入
2.1 新建工程
2.2 手動新建源代碼
2.3 利用語言模板創(chuàng)建源代碼
2.4 本章小結(jié)
2.5 思考與練習(xí)
第3章 設(shè)計仿真
3.1 仿真基本概念
3.1.1 仿真類型
3.1.2 仿真的步驟
3.2 創(chuàng)建測試基準波形文件
3.3 使用Modelsim進行仿真
3.3.1 ModelSim仿真窗口綜述
3.3.2 在ISE集成環(huán)境中進行功能仿真
3.3.3 利用ModelSim進行時序仿真
3.4 本章小結(jié)
3.5 思考與練習(xí)
第4章 基于原理圖與狀態(tài)機的輸入
4.1 原理圖設(shè)計概述
4.1.1 頂層原理圖設(shè)計方法
4.1.2 底層原理圖設(shè)計方式
4.2 利用原理圖的設(shè)計方法
4.2.1 自頂向下的原理圖設(shè)計方法
4.2.2 自底向上的原理圖設(shè)計方法
4.3 實例化計數(shù)器
4.3.1 例化VHDL模塊
4.3.2 進行原理圖連線
4.3.3 給連線添加網(wǎng)絡(luò)名
4.3.4 給總線添加網(wǎng)絡(luò)名
4.3.5 添加I/O引腳標記
4.4 狀態(tài)機輸入工具——StateCAD
4.4.1 StateCAD簡介
4.4.2 StateCAD用戶界面
4.4.3 使用StateCAD設(shè)計狀態(tài)機
4.5 本章小結(jié)
4.6 思考與練習(xí)
第5章 綜合與設(shè)計實現(xiàn)
5.1 XST概述
5.1.1 XST屬性描述及設(shè)置方法
5.1.2 XST操作流程
5.2 設(shè)計實現(xiàn)
5.2.1 CPLD的設(shè)計實現(xiàn)
5.2.2 FPGA的設(shè)計實現(xiàn)
5.3 約束
5.3.1 創(chuàng)建UCF文件
5.3.2 UCF文件的語法說明
5.3.3 引腳和區(qū)域約束語法
5.3.4 PACE
5.4 IP Core簡介
5.4.1 Xilinx IP Core基本操作
5.4.2 DDS模塊IP Core的調(diào)用實例
5.5 本章小結(jié)
5.6 思考與練習(xí)
第6章 功耗分析與FPGA/CPLD配置
6.1 功耗評估工具——XPower
6.1.1 概述
6.1.2 XPower操作界面
6.1.3 功耗分析
6.2 基于ISE的硬件編程
6.2.1 iMPACT的用戶界面
6.2.2 利用iMPACT進行程序下載
6.3 本章小結(jié)
6.4 思考與練習(xí)
第7章 應(yīng)用實例
7.1 VHDL數(shù)字邏輯電路設(shè)計試驗
7.2 實例一:??勺?6位加法計數(shù)器
7.3 實例二:多倍次分頻器
7.4 實例三:奇偶校驗
7.5 實例四:數(shù)字頻率計VHDL程序與仿真
7.6 實例五:UART VHDL程序與仿真
7.7 實例六:電子時鐘VHDL程序與仿真
7.8 本章小結(jié)
7.9 思考與練習(xí)
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號