注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學(xué)技術(shù)計算機/網(wǎng)絡(luò)硬件、外部設(shè)備與維護流處理器研究與設(shè)計

流處理器研究與設(shè)計

流處理器研究與設(shè)計

定 價:¥35.00

作 者: 張春元 等著
出版社: 電子工業(yè)出版社
叢編項: 研究生教育書系·信息與電子學(xué)科
標 簽: 維修

ISBN: 9787121084874 出版時間: 2009-04-01 包裝: 平裝
開本: 16開 頁數(shù): 275 字數(shù):  

內(nèi)容簡介

  本書介紹了一種新型的非馮•諾依曼體系結(jié)構(gòu)——流體系結(jié)構(gòu)。作者在前人的研究基礎(chǔ)上,結(jié)合自己多年科研工作的體會,介紹了流處理的主要思想、流體系結(jié)構(gòu)及其運行機制、編程模型及編譯器設(shè)計,以JPEG和H264等典型應(yīng)用為例詳述了應(yīng)用的流化方法;并敘述了多核流體系結(jié)構(gòu)設(shè)計、程序設(shè)計與編譯、VLSI特性等多個方面的內(nèi)容;最后就流體系結(jié)構(gòu)的未來發(fā)展進行了討論。本書在介紹流體系結(jié)構(gòu)這一專業(yè)領(lǐng)域的知識和技術(shù)時,秉承實事求是的科研精神,力求做到由淺入深、文字流暢、便于閱讀。本書可作為從事處理器體系結(jié)構(gòu)設(shè)計與開發(fā)的科研人員和廣大愛好者的參考書,也可作為大專院校計算機相關(guān)專業(yè)本科生、研究生的教材或參考書。

作者簡介

暫缺《流處理器研究與設(shè)計》作者簡介

圖書目錄

第1章 緒論
1.1 VLSI技術(shù)的發(fā)展對處理器體系結(jié)構(gòu)的影響
1.2 應(yīng)用對體系結(jié)構(gòu)提出的新要求
1.3 高性能體系結(jié)構(gòu)面臨新的挑戰(zhàn)
1.3.1 專用處理器
1.3.2 通用微處理器
1.3.3 DSP與可編程的媒體處理器
1.4 新興的流處理器
1.4.1 Imagine和Merrimac
1.4.2 CELL處理器
1.4.3 基于片上存儲的VIRAM體系結(jié)構(gòu)
1.4.4 片內(nèi)多處理機體系結(jié)構(gòu)的代表:RAW和TRIPS
1.4.5 流計算模型SCORE
1.4.6 新型流體系結(jié)構(gòu)小結(jié)
第2章 流處理
2.1 流處理思想
2.2 硬件結(jié)構(gòu)模型
2.2.1 解耦合計算和訪存
2.2.2 多級存儲層次
2.3 流處理實例及與向量處理的比較
2.4 小結(jié)
第3章 流處理器微體系結(jié)構(gòu)
3.1 流體系結(jié)構(gòu)設(shè)計思想
3.1.1 控制子系統(tǒng)
3.1.2 存儲子系統(tǒng)
3.1.3 計算子系統(tǒng)
3.1.4 對外接口
3.2 流處理器的指令集設(shè)計技術(shù)
3.2.1 流級指令
3.2.2 kernel級指令
3.3 流處理器的流水線設(shè)計技術(shù)
3.3.1 核心指令執(zhí)行流水線的組織結(jié)構(gòu)
3.3.2 流數(shù)據(jù)訪問流水線的組織結(jié)構(gòu)
3.3.3 流水線的數(shù)據(jù)通路及其相關(guān)處理
3.4 流處理器計算子系統(tǒng)的設(shè)計
3.4.1 簇內(nèi)寄存器文件系統(tǒng)
3.4.2 簇內(nèi)交叉互連開關(guān)
3.4.3 運算單元 ALU和DSQ
3.4.4 計算簇內(nèi)便箋存儲器設(shè)計
3.4.5 計算簇間的通信單元設(shè)計
3.4.6 流IO單元設(shè)計
3.5 流處理器控制子系統(tǒng)的設(shè)計
3.5.1 核心指令控制邏輯
3.5.2 流指令控制邏輯
3.5.3 標量處理器核的控制邏輯
3.6 流處理器存儲子系統(tǒng)的設(shè)計
3.6.1 流寄存器文件
3.6.2 Cache
3.6.3 DRAM存儲器
3.7 流處理器核對外接口的設(shè)計
3.7.1 與標量處理器核的接口
3.7.2 多片流處理器核互連接口
3.7.3 片上總線接口
3.8 提高性能的優(yōu)化設(shè)計討論
3.8.1 條件流
3.8.2 片上索引流
3.8.3 軟件流水
3.9 流處理器實例
3.9.1 用于數(shù)字媒體處理的流處理器Storm
3.9.2 用于科學(xué)計算的流處理器FT64
3.10 小結(jié)
第4章 流處理器協(xié)同機制
4.1 概述
4.2 軟件協(xié)同控制機制
4.2.1 軟件協(xié)同的工作原理
4.2.2 協(xié)處理中間件
4.3 硬件協(xié)同控制機制
4.3.1 異構(gòu)核協(xié)同單元
4.3.2 協(xié)處理中間件
4.3.3 異構(gòu)核協(xié)同任務(wù)的實現(xiàn)
4.4 異構(gòu)核間的數(shù)據(jù)傳輸
4.4.1 分離片外存儲空間
4.4.2 共享片外存儲空間
4.5 小結(jié)
第5章 流編程模型與編譯器
5.1 流編程模型
5.1.1 流級程序
5.1.2 核心程序
5.1.3 StreamC/KernelC語言
5.1.4 層次化的流編譯器結(jié)構(gòu)
5.2 核心級編譯器設(shè)計
5.2.1 核心級編譯器流程
5.2.2 VLIW調(diào)度
5.2.3 通信調(diào)度
5.2.4 寄存器分配
5.3 流級編譯器設(shè)計
5.3.1 流級編譯概述
5.3.2 流級編譯的流程
5.3.3 流調(diào)度
5.4 其他流編程語言與編譯環(huán)境
5.5 小結(jié)
第6章 流應(yīng)用與編程
6.1 流應(yīng)用概述
6.2 流應(yīng)用的映射
6.2.1 程序特征分析
6.2.2 劃分數(shù)據(jù)流圖
6.2.3 計算核心的編寫
6.2.4 流組織及其常用方法
6.3 媒體應(yīng)用實例:高清H.264編碼
6.3.1 H.264簡介
6.3.2 流化平臺介紹
6.3.3 H.264的流化實現(xiàn)
6.3.4 H.264的流化結(jié)果分析
6.4 科學(xué)計算實例:梅森素數(shù)求解法
6.4.1 梅森素數(shù)及其求解方法LUCAS
6.4.2 LUCAS-Lehmer法的流式實現(xiàn)
6.4.3 LUCAS流式算法在FT64上的性能分析和評測
6.5 小結(jié)
第7章 多核流處理器設(shè)計
7.1 流體系結(jié)構(gòu)多維可擴展性
7.1.1 簇內(nèi)擴展
7.1.2 簇間擴展
7.1.3 多核擴展
7.2 多核流體系結(jié)構(gòu)
7.2.1 多核流體系結(jié)構(gòu)的頂層硬件結(jié)構(gòu)
7.2.2 流傳輸協(xié)議
7.2.3 流互連網(wǎng)絡(luò)模塊
7.3 TiSA多核流程序的設(shè)計與編譯
7.3.1 面向多核的流程序設(shè)計
7.3.2 多核流程序的靜態(tài)編譯
7.4 流體系結(jié)構(gòu)的多維擴展代價與性能
7.4.1 VLSI開銷
7.4.2 性能效率
7.5 小結(jié)
第8章 未來流處理器研究
8.1 非規(guī)則流研究
8.2 編程模式研究
8.3 基于流模型的多核調(diào)度
8.4 通用領(lǐng)域的發(fā)展
8.5 其他的研究點
8.6 小結(jié)
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號