注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機/網(wǎng)絡(luò)計算機科學(xué)理論與基礎(chǔ)知識微型計算機原理與接口技術(shù)

微型計算機原理與接口技術(shù)

微型計算機原理與接口技術(shù)

定 價:¥36.00

作 者: 史新福 主編,孔慶蕓 等編著
出版社: 人民郵電出版社
叢編項: 21世紀(jì)高等學(xué)校計算機規(guī)劃教材
標(biāo) 簽: 計算機理論

ISBN: 9787115196354 出版時間: 2009-05-01 包裝: 平裝
開本: 16開 頁數(shù): 358 字?jǐn)?shù):  

內(nèi)容簡介

  《微型計算機原理與接口技術(shù)》以Intel 8486微處理器為主體,從應(yīng)用的角度出發(fā),較詳細(xì)地闡述16位和32位微型計算機的基本原理、匯編語言和接口技術(shù)。 主要內(nèi)容包括:微型計算機的基本結(jié)構(gòu)和工作原理、匯編語言程序及基本的程序設(shè)計方法、微型計算機存儲器系統(tǒng)、中斷系統(tǒng)、接口技術(shù)、接口芯片、常用外部設(shè)備接口和微型計算機應(yīng)用。全書共12章,每章末配有習(xí)題與思考題。參與《微型計算機原理與接口技術(shù)》編寫的作者都是長期從事微機原理及接口技術(shù)課程的一線教師,他們具有較為豐富的教學(xué)和實踐經(jīng)驗,特別注意基本概念、基本方法和基本技能的講解,《微型計算機原理與接口技術(shù)》是他們長期教學(xué)工作的結(jié)晶?!段⑿陀嬎銠C原理與接口技術(shù)》可作為本科和高職高專院校相關(guān)課程的教材,也可供相關(guān)工程技術(shù)人員參考。

作者簡介

  史新福,西北工業(yè)大學(xué)計算機學(xué)院,教授,多年來從事計算機教學(xué)和科研工作,其有豐富的教學(xué)經(jīng)驗,多次榮獲陜西省和西北工業(yè)大學(xué)教學(xué)成果獎,所編寫的計算機教材定位準(zhǔn)確,結(jié)構(gòu)清晰,敘述流暢,易于學(xué)習(xí),適合教學(xué),被眾多學(xué)校廣泛使用。到目前為止,已編著出版教材5部,主持的“微機原理及應(yīng)用”課程獲得“陜西省精品課程”稱號。

圖書目錄

第1章 緒論
1.1 概述
1.1.1 微型計算機的發(fā)展概況
1.1.2 微型計算機的特點和分類
1.1.3 微處理器的字長
1.2 運算基礎(chǔ)
1.2.1 進(jìn)位計數(shù)制及其相互轉(zhuǎn)換
1.2.2 二進(jìn)制數(shù)的運算規(guī)則
1.2.3 計算機中的四則運算
1.2.4 計算機中帶符號數(shù)的表示方法
1.2.5 計算機中數(shù)的小數(shù)點表示方法
1.2.6 二進(jìn)制編碼
1.2.7 邏輯運算與基本邏輯電路
1.3 微型計算機的基本結(jié)構(gòu)
1.3.1 微型計算機的總體結(jié)構(gòu)
1.3.2 微處理器的基本結(jié)構(gòu)
1.3.3 微型計算機(微機)的工作過程
1.3.4.一個程序工作的例子
習(xí)題與思考題
第2章 InleI32位微處理器
2.1 微處理器的基本結(jié)構(gòu)
2.1.1 微處理器的內(nèi)部基本結(jié)構(gòu)
2.1.2 微處理器外部基本引腳
2.1.3 80386及80486微處理器的主要結(jié)構(gòu)邏輯框圖
2.2 微處理器寄存器結(jié)構(gòu)
2.3 微處理器的工作方式
2.3.1 實地址方式
2.3.2 虛擬8086方式
2.3.3 保護(hù)方式
2.3.4 3種工作方式的狀態(tài)轉(zhuǎn)換
2.3.5 系統(tǒng)管理方式(SMM)
2.4 指令流水線操作
2.5 Pentium系列微處理器
2.5.1 概述
2.5.2 Pentium系列微處理器的功能結(jié)構(gòu)
習(xí)題與思考題
第3章 80X86尋址方式和指令系統(tǒng)
3.1 80X86尋址方式
3.1.1 數(shù)據(jù)尋址方式
3.1.2 程序地址尋址方式
3.1.3 堆棧地址尋址
3.2 80X86指令格式
3.2.1 80X86指令編碼格式
3.2.2 80X86指令格式
3.3 80X86指令系統(tǒng)
3.3.1 數(shù)據(jù)傳送指令
3.3.2 算術(shù)運算指令
3.3.3 邏輯運算指令
3.3.4 控制轉(zhuǎn)移類指令
3.3.5 串操作指令
3.3.6 輸入輸出指令
3.3.7 處理器控制
3.3.8 中斷指令與DOS功能調(diào)用
習(xí)題與思考題
第4章 匯編語言及程序設(shè)計
4.1 匯編語言
4.1.1 匯編語言格式
4.1.2 簡化的段定義偽指令
4.1 13完整段定義偽指令
4.1.4 常用偽指令
4.1.5 匯編程序兩種基本格式
4.2 分支程序設(shè)計
4.2.1 簡單分支程序
4.2.2 復(fù)雜分支程序
4.3 循環(huán)程序設(shè)計
4.3.1 單重循環(huán)程序
4.3.2 多重循環(huán)程序
4.4 子程序設(shè)計
4.4.1 過程定義
4.4.2 調(diào)用指令
4.4.3 子程序設(shè)計
4.5 宏
4.5.1 宏指令的定義和使用
4.5.2 宏指令中參數(shù)的使用
4.5.3 宏與子程序的區(qū)別
4.6 匯編語言與高級語言的接口
4.6.1 C語言調(diào)用協(xié)議
4.6.2 內(nèi)存模式和段的約定
4.6.3 數(shù)據(jù)類型與結(jié)果返回
4.6.4 PASCAl語言調(diào)用協(xié)議
4.6.5 MASM調(diào)用高級語言
4.6.6 調(diào)用舉例
4.7 匯編和連接程序
4.8 匯編語言程序上機過程
習(xí)題與思考題
第5章 存儲器
5.1 存儲器概述
5.1.1 存儲器體系的分級結(jié)構(gòu)
5.1.2 存儲器的類型
5.1.3 半導(dǎo)體存儲器的性能指標(biāo)
5.2 存儲器的系統(tǒng)連接
5.2.1 存儲器芯片的選用
5.2.2 存儲器結(jié)構(gòu)的確定
5.2.3 存儲器的擴展
5.3 高速緩沖存儲器
5.3.1 Cache的工作原理
5.3.2 高速緩存與內(nèi)存的存取一致性
5.4 虛擬存儲器
5.5 內(nèi)存分段分頁管理機制
習(xí)題與思考題
第6章 總線技術(shù)
6.1 概述
6.1.1 總線規(guī)范的基本內(nèi)容
6.1.2 總線分類
6.1.3 采用標(biāo)準(zhǔn)總線的優(yōu)點
6.2 總線數(shù)據(jù)傳輸
6.2.1 總線傳輸過程
6.2.2 總線傳輸信號特性
6.2.3 總線傳輸控制
6.2.4.總線仲裁
6.2.5 奔騰系列微處理器總線技術(shù)
6.2.6 現(xiàn)代總線發(fā)展
6.2.7 流行總線的性能比較
6.3 局部總線
6.3.1 IBMPC總線結(jié)構(gòu)
6.3.2 其他局部總線
6.3.3 PCI總線
6.3.4 AGP總線
6.4 系統(tǒng)總線
6.4.1 系統(tǒng)總線簡介
6.4.2 Multibus總線
6.4.3 STD總線
6.5 通信總線
6.5.1 IEEE488總線
6.5.2 VXI線
6.5.3 SCSI總線
6.5.4.IDE總線
6.5.5 Centronics總線
6.5.6 RS-232C總線
6.5.7 RS.4 49
6.5.8 RS-422A總線
6.5.9 RS.4 23A總線
6.5.1 ORS-485總線
6.5.1 1通用串行總線USB
習(xí)題與思考題
第7章 微型計算機的輸入/輸出
7.1 CPU與外設(shè)通信的特點
7.1.1 接口的用途
7.1.2 I/O端口的尋址方式
7.1.3 :I/O端口地址的形成
7.2 輸入輸出方式
7.2.1 程序控制傳送方式
7.2.2 中斷控制傳送方式
7.2.3 直接存儲器存取方式——DMA方式
7.2.4.I/O處理機方式
7.3 CPU與外設(shè)通信的接口
7.3.1 同步傳送方式與接口
7.3.2 異步查詢方式與接口
7.3.3 查詢方式應(yīng)用舉例
7.4 可用于輸入/輸出接口的8212芯片
7.4.1 8212芯片用于輸入接口
7.4.2 8212芯片用于輸出接口
7.4.3 8212芯片作為雙向總線驅(qū)動器
7.5 CPU的輸入/輸出
7.5.1 CPU的I/O指令
7.5.2 80286和80386/486支持I/O端口直接與內(nèi)存之間的數(shù)據(jù)傳送
7.6 DMA傳送方式與DMA控制器8237A
7.6.1 8237A的基本功能和結(jié)構(gòu)
7.6.2 8237A的工作方式
7.6.3 8237A的寄存器與編程
習(xí)題與思考題
第8章 常用外圍設(shè)備
8.1 概述
8.1.1 外圍設(shè)備的概念及一般功能
8.1.2 外圍設(shè)備的分類
8.2 常用外圍設(shè)備
8.2.1 輸入設(shè)備
8.2.2 輸出設(shè)備
8.2.3 外存設(shè)備
8.2.4 通信設(shè)備
8.2.5 其他設(shè)備
習(xí)題與思考題
第9章 中斷技術(shù)
9.1 中斷概述
9.1.1 中斷的概念
9.1.2 中斷源
9.1.3 中斷分類
9.1.4 中斷類型碼的分配
9.1.5 CPU的中斷處理順序
9.2 中斷機制
9.2.1 80486實模式下的中斷
9.2.2 80486保護(hù)模式下的中斷和異常
9.2.3 虛擬8086模式下的中斷屏常
9.3 中斷向量表的建立方法
9.3.1 絕對地址置人法
9.3.2 使用串指令裝入法
9.3.3 使用DOS調(diào)用法
9.3.4 直接接入法
9.4 可編程中斷控制器8259A
9.4.1 8259A的內(nèi)部結(jié)構(gòu)及管腳分配
9.4.2 8259A的中斷管理方式
9.4.3 8259A的編程
9.4.4 8259A的應(yīng)用舉例
習(xí)題與思考題
第10章 可編程接口芯片及其與CPU的接口
10.1 可編程并行輸入/輸出接口芯片8255A
10.1.1 8255A的內(nèi)部結(jié)構(gòu)
10.1.2 8255A的引腳分配
10.1.3 8255A的工作方式及編程
10.1.4 8255A3種工作方式的功能及應(yīng)用
10.1.5 8255A與CPU的接口
10.1.6 8255A應(yīng)用舉例
10.2 可編程計數(shù)器/定時器8253
10.2.1 8253的內(nèi)部結(jié)構(gòu)及功能
10.2.2 8253的編程
10.2.3 8253的工作方式
10.2.4 8253的讀寫操作
10.2.5 8253編程及應(yīng)用舉例
10.3 可編程串行輸入愉出接口芯片825l
10.3.1 串行通信概述
10.3.2 825lA的內(nèi)部結(jié)構(gòu)
10.3.3 8251A的引腳分配
10.3.4 8251A的編程
10.3.5 8251A的接口技術(shù)與應(yīng)用
舉例
習(xí)題與思考題
第11章 D/A、A/D轉(zhuǎn)換器及其與CPU的接口
11.1 從物理信號到電信號的轉(zhuǎn)換
11.1.1 概述
11.1.2 幾種傳感器
11.2 數(shù)/模轉(zhuǎn)換器芯片(DAC)及其接口技術(shù)
11.2.1 :D/A的性能參數(shù)和術(shù)語
11.2.2 D/A芯片及其與CPU的接口
11.2.3 數(shù)膜轉(zhuǎn)換器芯片和微處理器的接口需要注意的問題
11.3 模/數(shù)轉(zhuǎn)換器芯片(ADC)及其接口技術(shù)
11.3.1 采樣和量化
11.3.2 A/D的工作原理
11.3.3 A/D的性能參數(shù)和術(shù)語
11.3.4 A/D芯片及其與CPU接口
l1.4 模/數(shù)轉(zhuǎn)換器芯片和微處理器的接口需要注意的問題
11.5 D/A和A/D器件的選擇
習(xí)題與思考題
第12章 微型計算機的應(yīng)用
12.1 在輔助科學(xué)實驗中的應(yīng)用
12.2 在生物科學(xué)中的應(yīng)用
12.3 在過程控制中的應(yīng)用
12.3.1 中央處理機(CPU)和存儲器
12.3.2 生產(chǎn)過程的輸入/輸出
12.3.3 人一機接口
12.3.4 通信
12.3.5 程編配套裝置
12.3.6 控制手段
12.4 在臨床醫(yī)療儀器中的應(yīng)用
12.5 I/O接口與32位微處理器的連接
12.6 應(yīng)用舉例
習(xí)題與思考題
附錄
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號