注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)硬件、外部設(shè)備與維護(hù)微型計(jì)算機(jī)原理與接口技術(shù)(第2版)

微型計(jì)算機(jī)原理與接口技術(shù)(第2版)

微型計(jì)算機(jī)原理與接口技術(shù)(第2版)

定 價(jià):¥37.00

作 者: 張榮標(biāo) 等編著
出版社: 機(jī)械工業(yè)出版社
叢編項(xiàng): 21世紀(jì)高等院校電氣信息類系列教材
標(biāo) 簽: 維修

購(gòu)買這本書(shū)可以去


ISBN: 9787111262183 出版時(shí)間: 2009-04-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 382 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《微型計(jì)算機(jī)原理與接口技術(shù)(第2版)》以Intel系列微處理器為背景,介紹了微型計(jì)算機(jī)原理與接口技術(shù)。全書(shū)以弄懂原理、掌握應(yīng)用為編寫(xiě)宗旨,在內(nèi)容安排上注重系統(tǒng)性、邏輯性、先進(jìn)性與實(shí)用性?!段⑿陀?jì)算機(jī)原理與接口技術(shù)(第2版)》分三個(gè)部分:微型計(jì)算機(jī)原理部分(第1、2、6章),匯編語(yǔ)言程序設(shè)計(jì)部分(第3、4、5章),接口與應(yīng)用部分(第7、8、9、10章)。根據(jù)Intel系列微處理器的向下兼容性,著重講解了16位微型計(jì)算機(jī)的工作原理、指令系統(tǒng)、8086匯編語(yǔ)言程序設(shè)計(jì)以及接口技術(shù)??紤]到目前32位CPU的廣泛應(yīng)用,又重點(diǎn)介紹了其代表芯片80386的工作原理,特別是80386的存儲(chǔ)器管理技術(shù)。為便于讀者自學(xué),《微型計(jì)算機(jī)原理與接口技術(shù)(第2版)》在內(nèi)容安排方面除附有一定量的習(xí)題外,還增設(shè)了詳細(xì)的習(xí)題例解。

作者簡(jiǎn)介

暫缺《微型計(jì)算機(jī)原理與接口技術(shù)(第2版)》作者簡(jiǎn)介

圖書(shū)目錄

出版說(shuō)明
第2版前言
第1版前言
第1章 微型計(jì)算機(jī)基礎(chǔ)
1.1 計(jì)算機(jī)中的數(shù)制與碼制
1.1.1 計(jì)算機(jī)中的數(shù)制
1.1.2 計(jì)算機(jī)中的碼制及補(bǔ)碼運(yùn)算
1.1.3 計(jì)算機(jī)中的小數(shù)點(diǎn)問(wèn)題
1.1.4 計(jì)算機(jī)中信息的編碼
1.2 微型計(jì)算機(jī)的組成
1.2.1 微型計(jì)算機(jī)的結(jié)構(gòu)
1.2.2 個(gè)人臺(tái)式計(jì)算機(jī)的硬件構(gòu)成實(shí)例
1.3 計(jì)算機(jī)的基本工作原理
1.3.1 模型計(jì)算機(jī)
1.3.2 程序運(yùn)行過(guò)程
1.4 習(xí)題例解
1.5 練習(xí)題
第2章 80x86微處理器
2.1 微處理器的發(fā)展
2.2 8086微處理器
2.2.1 8086CPU內(nèi)部功能結(jié)構(gòu)
2.2.2 8086CPU內(nèi)部流水線管理工作原理
2.2.3 8086CPU的存儲(chǔ)器組織
2.2.4 8086CPU總線周期的概念
2.2.5 8086CPU的引腳信號(hào)及工作模式
2.2.6 8086CPU的操作時(shí)序
2.3 80286微處理器
2.3.1 80286CPU的主要性能
2.3.2 80286CPU的功能結(jié)構(gòu)
2.3.3 80286CPU的寄存器
2.3.4 80286CPU的存儲(chǔ)器尋址
2.4 80386微處理器
2.4.1 80386CPU的主要性能
2.4.2 80386CPU的功能結(jié)構(gòu)
2.4.3 80386CPU的寄存器
2.4.4 80386CPU的存儲(chǔ)器管理
2.5 80486微處理器
2.5.1 80486CPU的主要性能
2.5.2 80486CPU的功能結(jié)構(gòu)
2.6 Pentiam系列微處理器
2.6.1 Penfium微處理器
2.6.2 P6結(jié)構(gòu)微處理器
2.6.3 PentiumⅣ微處理器
2.6.4 PentiumD與PentiumXE雙核處理器
2.7 安騰處理器
2.8 酷睿處理器
2.9 習(xí)題例解
2.10 練習(xí)題
第3章 尋址方式與指令系統(tǒng)
3.1 數(shù)據(jù)類型及其存儲(chǔ)規(guī)則
3.1.1 基本數(shù)據(jù)類型及其存儲(chǔ)
3.1.2 數(shù)字?jǐn)?shù)據(jù)類型
3.1.3 指針數(shù)據(jù)類型
3.1.4 字符串、位及位串?dāng)?shù)據(jù)類型
3.2 計(jì)算機(jī)指令格式
3.2.1 指令的助記符格式
3.2.2 80x86指令編碼格式
3.3 8086CPU的尋址方式
3.3.1 操作數(shù)的尋址方式
3.3.2 指令地址的尋址方式
3.4 8086指令系統(tǒng)
3.4.1 數(shù)據(jù)傳送類指令
3.4.2 算術(shù)運(yùn)算類指令
3.4.3 邏輯運(yùn)算和移位指令
3.4.4 串操作指令
3.4.5 控制轉(zhuǎn)移類指令
3.4.6 處理器控制類指令
3.5 80x86的尋址方式及新增的指令
3.5.1 虛地址方式下的尋址方式
3.5.2 80286CPU新增指令
3.5.3 80386/80486CPU新增指令
3.6 習(xí)題例解
3.7 練習(xí)題
第4章 匯編語(yǔ)言語(yǔ)法和DOS功能調(diào)用
4.1 匯編語(yǔ)言程序的格式
4.2 匯編語(yǔ)言中的基本數(shù)據(jù)
4.3 偽指令語(yǔ)句
4.4 匯編語(yǔ)言中的表達(dá)式
4.5 指令語(yǔ)句
4.6 宏指令語(yǔ)句及其使用
4.7 DOS系統(tǒng)功能調(diào)用
4.8 習(xí)題例解
4.9 練習(xí)題
第5章 匯編語(yǔ)言程序設(shè)計(jì)
5.1 匯編語(yǔ)言程序的上機(jī)過(guò)程
5.2 順序結(jié)構(gòu)程序設(shè)計(jì)
5.3 分支結(jié)構(gòu)程序設(shè)計(jì)
5.3.1 二分支結(jié)構(gòu)
5.3.2 多分支結(jié)構(gòu)
5.4 循環(huán)結(jié)構(gòu)程序設(shè)計(jì)
5.4.1 循環(huán)程序的組成與結(jié)構(gòu)形式
5.4.2 循環(huán)程序的控制方法
5.4.3 多重循環(huán)程序設(shè)計(jì)
5.5 子程序結(jié)構(gòu)程序設(shè)計(jì)
5.5.1 子程序的定義與調(diào)用
5.5.2 子程序的參數(shù)傳送
5.5.3 子程序嵌套與遞歸調(diào)用
5.6 模塊化程序設(shè)計(jì)
5.7 習(xí)題例解
5.8 練習(xí)題
第6章 存儲(chǔ)器
6.1 概述
6.1.1 存儲(chǔ)器的分類
6.1.2 半導(dǎo)體存儲(chǔ)器的性能指標(biāo)
6.2 隨機(jī)存取存儲(chǔ)器(RAM)
6.2.1 半導(dǎo)體存儲(chǔ)器一般結(jié)構(gòu)及組成
6.2.2 靜態(tài)RAM
6.2.3 動(dòng)態(tài)RAM
6.2.4 RAM存儲(chǔ)容量的擴(kuò)展方法
6.2.5 RAM存儲(chǔ)器與CPU的連接
6.3 只讀存儲(chǔ)器(ROM)
6.3.1 只讀存儲(chǔ)器的結(jié)構(gòu)
6.3.2 只讀存儲(chǔ)器的分類
6.3.3 PROM基本存儲(chǔ)電路
6.3.4 典型PROM芯片
6.4 高速緩存存儲(chǔ)器(cache)
6.4.1 Cache存儲(chǔ)器原理
6.4.2 Cache存儲(chǔ)器組織
6.5 存儲(chǔ)器系統(tǒng)與CPU系統(tǒng)連接實(shí)例
6.5.1 EPROM、RAM子系統(tǒng)與CPU主系統(tǒng)的連接
6.5.2 8086CPU的最小模式與靜態(tài)RAM的連接
6.5.3 存儲(chǔ)器芯片同CPU連接時(shí)要注意的問(wèn)題
6.6 幾種新型的半導(dǎo)體、存儲(chǔ)器
6.7 習(xí)題例解
6.8 練習(xí)題
第7章 中斷系統(tǒng)與8237ADMA控制器
7.1 中斷系統(tǒng)概述
7.1.1 中斷的概念及其作用
7.1.2 中斷處理系統(tǒng)
7.2 8086CPU中斷系統(tǒng)
7.2.1 8086CPU的中斷源
7.2.2 8086CPU的中斷響應(yīng)過(guò)程
7.2.3 中斷向量表
7.2.4 中斷程序設(shè)計(jì)
7.3 中斷控制器Intel8259A
7.3.1 8259A的引腳信號(hào)及結(jié)構(gòu)
7.3.2 8259A的工作方式
7.3.3 8259A的編程
7.3.4 8259A的應(yīng)用舉例——在IBMPC/XT中的應(yīng)用
7.3.5 8086中斷響應(yīng)總線周期操作
7.4 可編程DMA控制器8237A
7.4.1 8237A的特性與結(jié)構(gòu)
7.4.2 內(nèi)部寄存器
7.4.3 8237A的工作時(shí)序
7.4.4 8237A的初始化編程與應(yīng)用舉例
7.5 習(xí)題例解
7.6 練習(xí)題
第8章 輸入/輸出接口基礎(chǔ)與總線
8.1 概述
8.1.1 外部設(shè)備及其信號(hào)
8.1.2 輸入/輸出接口的功能
8.2 CPU與端口之間的接口技術(shù)
8.2.1 最常用的簡(jiǎn)單輸入/輸出接口芯片
8.2.2 端口的編址方式
8.2.3 端口與CPU之間的接口
8.3 CPU與端口之間的數(shù)據(jù)傳送方式
8.3.1 程序控制方式
8.3.2 中斷技術(shù)傳送方式
8.3.3 DMA傳送方式
8.4 總線技術(shù)
8.4.1 概述
8.4.2 PC總線
8.4.3 ISA總線
8.4.4 PCI總線
8.5 習(xí)題例解
8.6 練習(xí)題
第9章 可編程并行接口芯片與串行通信技術(shù)
9.1 可編程并行接口芯片8255A
9.1.1 8255A的結(jié)構(gòu)
9.1.2 方式選擇
9.1.3 各方式的功能
9.1.4 端口C的狀態(tài)字
9.1.5 8255A應(yīng)用舉例
9.2 串行通信
9.2.1 串行通信的數(shù)據(jù)傳送方向
9.2.2 串行通信的異步與同步通信方式
9.2.3 波特率及收發(fā)端的同步
9.2.4 常用串行接口介紹
9.3 可編程串行通信接口芯片8251A
9.3.1 8251A內(nèi)部結(jié)構(gòu)和外部引腳
9.3.2 8251A編程
9.3.3 8251A的應(yīng)用
9.4 習(xí)題例解
9.5 練習(xí)題
第10章 計(jì)數(shù)器/定時(shí)器與模擬量轉(zhuǎn)換
10.1 可編程計(jì)數(shù)器/定時(shí)器
10.1.1 可編程計(jì)數(shù)器/定時(shí)器的基本工作原理
10.1.2 8253的內(nèi)部結(jié)構(gòu)及引腳
10.1.3 8253的控制字
10.1.4 8253的工作方式
10.1.5 8253的應(yīng)用舉例
10.2 數(shù)/模轉(zhuǎn)換
10.2.1 概述
10.2.2 D/A轉(zhuǎn)換芯片
10.2.3 D/A轉(zhuǎn)換器的應(yīng)用
10.3 模/數(shù)轉(zhuǎn)換
10.3.1 概述
10.3.2 典型的A/D轉(zhuǎn)換芯片
10.3.3 A/D轉(zhuǎn)換器與8086CPU的接口
10.4 習(xí)題例解
10.5 練習(xí)題
附錄
附錄A 8086指令表
附錄B 偽操作指令表
附錄C DOS功能調(diào)用表(INT21H)
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)