注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)工業(yè)技術(shù)自動(dòng)化技術(shù)、計(jì)算技術(shù)基于FPGA和CPLD的數(shù)字系統(tǒng)設(shè)計(jì)

基于FPGA和CPLD的數(shù)字系統(tǒng)設(shè)計(jì)

基于FPGA和CPLD的數(shù)字系統(tǒng)設(shè)計(jì)

定 價(jià):¥55.00

作 者: (愛(ài)爾蘭)格勞特 著,黃以華 等譯
出版社: 電子工業(yè)出版社
叢編項(xiàng): 國(guó)外電子與通信教材系列
標(biāo) 簽: 集成電路

購(gòu)買這本書(shū)可以去


ISBN: 9787121083136 出版時(shí)間: 2009-02-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 462 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《基于FPGA和CPLD的數(shù)字系統(tǒng)設(shè)計(jì)》系統(tǒng)地介紹了可編程邏輯器件類型、數(shù)字系統(tǒng)描述的硬件語(yǔ)言與設(shè)計(jì)方法,以及系統(tǒng)的測(cè)試和實(shí)現(xiàn),從理論、方法、工具到實(shí)踐進(jìn)行了全面闡述。全書(shū)共10章。第1章介紹了可編程邏輯器件的類型;第2、3章結(jié)合實(shí)例,介紹了電子系統(tǒng)設(shè)計(jì)背景及其PCB設(shè)計(jì);第4章介紹了先進(jìn)數(shù)字設(shè)計(jì)中使用的各種編程語(yǔ)言;第5、6章介紹了數(shù)字邏輯設(shè)計(jì)原理以及運(yùn)用VHDL語(yǔ)言對(duì)一系列電路的實(shí)例化;第7、8章介紹了DSP的VHDL實(shí)現(xiàn)以及數(shù)模轉(zhuǎn)換的接口;最后,第9、10章介紹了電子系統(tǒng)測(cè)試和抽象的高層次設(shè)計(jì)建模。此外,《基于FPGA和CPLD的數(shù)字系統(tǒng)設(shè)計(jì)》各章都有大量的實(shí)例供讀者驗(yàn)證和測(cè)試,兼具知識(shí)性和實(shí)用性。《基于FPGA和CPLD的數(shù)字系統(tǒng)設(shè)計(jì)》適用于使用PLD進(jìn)行數(shù)字系統(tǒng)開(kāi)發(fā)的電子與計(jì)算機(jī)工程專業(yè)學(xué)生,也可供工業(yè)界開(kāi)發(fā)數(shù)字系統(tǒng)的技術(shù)人員參考。

作者簡(jiǎn)介

  LanGrout,于英國(guó)Lancaster大學(xué)獲得電子工程學(xué)士(1991年)和博士學(xué)位(1994年)。他在工業(yè)界和學(xué)術(shù)界均從事過(guò)微電子電路和電子設(shè)計(jì)與測(cè)試的工作,目前他在混合信號(hào)集成電路可測(cè)性設(shè)計(jì)領(lǐng)域以及數(shù)字電子線路設(shè)計(jì)領(lǐng)域從事可編程邏輯的相關(guān)工作,現(xiàn)任愛(ài)爾蘭Limerick大學(xué)電子與計(jì)算機(jī)工程系講師。他從1 998年起就在愛(ài)爾蘭Limerick大學(xué)工作,教授可編程邏輯與集成電路設(shè)計(jì)與測(cè)試原理課程。此前他是英國(guó)Lancaster大學(xué)工程系講師。

圖書(shū)目錄

第1章 可編程邏輯介紹
1.1 本書(shū)引言
1.2 電子電路:模擬和數(shù)字
1.2.1 引言
1.2.2 連續(xù)時(shí)間與離散時(shí)間
1.2 3模擬與數(shù)字
1.3 數(shù)字邏輯的歷史
1.4 可編程邏輯與離散邏輯
1.5 可編程邏輯器件與處理器
1.6 可編程邏輯的類型
1.6.1 簡(jiǎn)單可編程邏輯器件(SPLD)
1.6.2 復(fù)雜可編程邏輯器件(CPLD)
1.6.3 現(xiàn)場(chǎng)可編程門陣列(FPGA)
1.7 PLD配置技術(shù)
1.8 可編程邏輯供應(yīng)商
1.9 可編程邏輯的設(shè)計(jì)方法和工具
1.9.1 引言
1.9.2 典型的PLD設(shè)計(jì)流程
1.10 技術(shù)趨勢(shì)
參考文獻(xiàn)
習(xí)題
第2章 電子系統(tǒng)設(shè)計(jì)
2.1 引言
2.2 串行產(chǎn)品開(kāi)發(fā)過(guò)程與并行工程過(guò)程
2.2.1 引言:
2.2.2 串行產(chǎn)品開(kāi)發(fā)過(guò)程
2.2.3 并行工程過(guò)程
2.3 流程圖
2.4 框圖
2.5 Gaiski—Kuhn圖
2.6 硬件一軟件協(xié)同設(shè)計(jì)
2.7 正式驗(yàn)證
2.8 嵌入式系統(tǒng)和實(shí)時(shí)操作系統(tǒng)
2.9 電子系統(tǒng)級(jí)設(shè)計(jì)
2.10 創(chuàng)建設(shè)計(jì)規(guī)范
2.11 統(tǒng)一建模語(yǔ)言
2.12 閱讀元件數(shù)據(jù)手冊(cè)(DataSheet)
2.13 數(shù)字輸入/輸出
2.13.1 引言
2.13.2 邏輯值定義
2.13.3 噪聲容限
2.13.4 邏輯電路連接
2.14 并行和串行接口
2.14.1 引言
2.14.2 并行I/O
2.14.3 串行I/O
2.15 系統(tǒng)復(fù)位
2.16 系統(tǒng)時(shí)鐘
2.17 電源
2.18 功率管理
2.19 印制電路板和多芯片組件
2.20 片上系統(tǒng)和系統(tǒng)級(jí)封裝
2.21 機(jī)電一體化系統(tǒng)
2.22 知識(shí)產(chǎn)權(quán)
2.23 CE和FCC標(biāo)志
參考文獻(xiàn)
習(xí)題
第3章 PCB設(shè)計(jì)
3.1 引言
3.2 什么是PCB
3.2.1 定義
3.2.2 PCB的結(jié)構(gòu)
3.2.3 典型元件
3.3 設(shè)計(jì)、生產(chǎn)和測(cè)試
3.3.1 PCB設(shè)計(jì)
3.3.2 PCB生產(chǎn)
3.3.3 PCB測(cè)試
3.4 環(huán)境因素
3.4.1 引言
3.4.2 WEEE法令
3.4.3 RoHS法令
3.4.4 無(wú)鉛焊劑
3.4.5 電磁兼容性
3.5 PCB設(shè)計(jì)案例研究
3.5.1 概述
3.5.2 系統(tǒng)概述
3.5.3 CPLD開(kāi)發(fā)板
3.5.4 LCD和十六進(jìn)制鍵盤
3.5.5 PC接口板
3.5.6 數(shù)字I/O板
3.5.7 模擬I/O板
3.6 技術(shù)趨勢(shì)
參考文獻(xiàn)
習(xí)題
第4章 設(shè)計(jì)語(yǔ)言
4.1 引言
4.2 軟件編程語(yǔ)言
4.2.1 引言
4.2.2 C語(yǔ)言
4.2.3 C++
4.2.4 Java
4.2.5 VisualBasic
4.2.6 腳本語(yǔ)言
4.2.7 PHP
4.3 硬件描述語(yǔ)言
4.3.1 引言
4.3.2 VHDL
4.3.3 Verilog-HDL
4.3.4 Verilog-A
4.3.5 VHDL-AMS
4.3.6 Verilog-AMS
4.4 SPICE
4.5 SystemC
4.6 SystemVerilog
4.7 數(shù)學(xué)建模工具
參考文獻(xiàn)
習(xí)題
第5章 數(shù)字邏輯設(shè)計(jì)概論
5.1 引言
5.2 數(shù)字系統(tǒng)
5.2.1 引言
5.2.2 十進(jìn)制與無(wú)符號(hào)二進(jìn)制之間的轉(zhuǎn)換
5.2.3 有符號(hào)的二進(jìn)制數(shù)
5.2.4 格雷碼
5.2.5 BCD碼
5.2.6 八進(jìn)制與二進(jìn)制之間的轉(zhuǎn)換
5.2.7 十六進(jìn)制與二進(jìn)制之間的轉(zhuǎn)換
5.3 二進(jìn)制數(shù)據(jù)處理
5.3.1 引言
5.3.2 邏輯運(yùn)算
5.3.3 布爾代數(shù)
5.3.4 組合邏輯門
5.3.5 真值表
5.4 組合邏輯設(shè)計(jì)
5.4.1 引言
5.4.2 與非邏輯和或非邏輯
5.4.3 卡諾圖
5.4.4 無(wú)關(guān)項(xiàng)
5.5 時(shí)序邏輯設(shè)計(jì)
5.5.1 引言
5.5.2 電平敏感鎖存器和邊沿觸發(fā)的觸發(fā)器
5.5.3 D鎖存器和D型觸發(fā)器
5.5.4 計(jì)數(shù)器設(shè)計(jì)
5.5.5 狀態(tài)機(jī)設(shè)計(jì)
5.5.6 摩爾機(jī)和米利機(jī)的比較
5.5.7 移位寄存器
5.5.8 數(shù)字掃描路徑
5.6 存儲(chǔ)器
5.6.1 引言
5.6.2 隨機(jī)存取存儲(chǔ)器RAM
5.6.3 只讀存儲(chǔ)器ROM
參考文獻(xiàn)
習(xí)題
第6章 VHDL數(shù)字邏輯設(shè)計(jì)介紹
6.1 引言
6.2 基于HDL的設(shè)計(jì)
6.3 設(shè)計(jì)輸入方法
6.3.1 引言
6.3.2 原理圖輸入
6.3.3 HDL設(shè)計(jì)輸入
6.4.邏輯綜合
6.5 實(shí)體、結(jié)構(gòu)體、包以及配置
6.5.1 引言
6.5.2 與門(ANDGate)例子
……
第7章 數(shù)字信號(hào)處理導(dǎo)論
第8章 數(shù)字邏輯與現(xiàn)實(shí)世界的接口:A/D轉(zhuǎn)換,D/A轉(zhuǎn)換和電力電子技術(shù)
第9章 電子系統(tǒng)測(cè)試
第10章 系統(tǒng)級(jí)設(shè)計(jì)
其他參考文獻(xiàn)
術(shù)語(yǔ)表

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)