注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)組織與體系結(jié)構(gòu)基于XILINX FPGA片上嵌入式系統(tǒng)的用戶(hù)IP開(kāi)發(fā)

基于XILINX FPGA片上嵌入式系統(tǒng)的用戶(hù)IP開(kāi)發(fā)

基于XILINX FPGA片上嵌入式系統(tǒng)的用戶(hù)IP開(kāi)發(fā)

定 價(jià):¥19.00

作 者: 葉肇 等編著
出版社: 西安電子科技大學(xué)出版社
叢編項(xiàng): XILINX大學(xué)合作計(jì)劃指定教材
標(biāo) 簽: 計(jì)算機(jī)體系結(jié)構(gòu)

購(gòu)買(mǎi)這本書(shū)可以去


ISBN: 9787560621357 出版時(shí)間: 2008-12-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 132 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)基于XILINX的嵌入式開(kāi)發(fā)平臺(tái),講解了嵌入式系統(tǒng)的基本概念、FPGA和MieroBlaze處理器以及最新的多端口內(nèi)存控制器(MPMC)的原理。通過(guò)不同的總線(xiàn)和接口實(shí)驗(yàn),詳細(xì)講述了怎樣開(kāi)發(fā)用戶(hù)自定義IP。本書(shū)內(nèi)容翔實(shí),實(shí)踐性強(qiáng),結(jié)合具體的實(shí)驗(yàn)詳細(xì)講解了開(kāi)發(fā)工程的過(guò)程,以幫助用戶(hù)較快熟悉用戶(hù)IP的開(kāi)發(fā)。本書(shū)適用于具有一定XILINX FPGA開(kāi)發(fā)應(yīng)用經(jīng)驗(yàn),熟悉DHL語(yǔ)言,致力于基于FPGA片上系統(tǒng)開(kāi)發(fā)的工程師。

作者簡(jiǎn)介

暫缺《基于XILINX FPGA片上嵌入式系統(tǒng)的用戶(hù)IP開(kāi)發(fā)》作者簡(jiǎn)介

圖書(shū)目錄

第1章 基于XILINX FPGA嵌入式系統(tǒng)片上系統(tǒng)開(kāi)發(fā)概述
1.1 XILINX簡(jiǎn)介
1.2 基于XILINX FPGA片上嵌入式系統(tǒng)簡(jiǎn)介
1.3 XILINX FPGA片內(nèi)資源簡(jiǎn)介
1.3.1 CLB
1.3.2 BRAM
思考題
第2章 MicroBlaze的構(gòu)架及接口
2.1 MicroBlaze處理器
2.2 MicroBlaze的結(jié)構(gòu)、機(jī)制和特性
2.2.1 MicroBlaze系統(tǒng)及內(nèi)部結(jié)構(gòu)
2.2.2 MicroBlaze的數(shù)據(jù)存儲(chǔ)結(jié)構(gòu)和指令
2.2.3 MicroBlaze的流水線(xiàn)結(jié)構(gòu)
2.2.4 MicroBlaze的中斷機(jī)制
2.2.5 MicroBlaze的緩存機(jī)制和MMU
2.2.6 MicroBlaze的高級(jí)特性介紹
2.3 MicroBlaze的總線(xiàn)接口
思考題
第3章 MPMC的構(gòu)架、接口及使用
3.1 MPMC簡(jiǎn)介
3.1.1 軟件直接內(nèi)存存儲(chǔ)支持(SDMA)
3.1.2 MPMC的內(nèi)部結(jié)構(gòu)
3.1-3 MPMC接口
3.2 MPMC的使用
思考題
第4章 嵌入式開(kāi)發(fā)套件(EDK)概述及使用流程
4.1 用BSB建立一個(gè)EDK設(shè)計(jì)
4.1.1 在XPS開(kāi)發(fā)環(huán)境下創(chuàng)建工程
4.1.2 使用Platform Studi0調(diào)整設(shè)計(jì)
4.2 使用XMD對(duì)EDK設(shè)計(jì)進(jìn)行調(diào)試
4.3 加入一個(gè)用戶(hù)IP
4.3.1 生成一個(gè)用戶(hù)IP
4.3.2 用戶(hù)IP樣本目錄
4.3.3 修改用戶(hù)IP實(shí)現(xiàn)功能
4.4 用Chipscope對(duì)用戶(hù)IP進(jìn)行調(diào)試
思考題
第5章 基于PLB總線(xiàn)接口的用戶(hù)lP的開(kāi)發(fā)
5.1 PLB總線(xiàn)和IPIF簡(jiǎn)介
5.1.1 PLB簡(jiǎn)介
5.1.2 IPIF簡(jiǎn)介
5.2 用向?qū)Ы⒁粋€(gè)用戶(hù)IP
5.3 在用戶(hù)IP中添加功能代碼實(shí)現(xiàn)PWM功能
5.4 硬件上的驗(yàn)證
思考題
第6章 基于FSL總線(xiàn)接口的用戶(hù)IP的開(kāi)發(fā)
6.1 FSL總線(xiàn)簡(jiǎn)介
6.2 用向?qū)Ы⒁粋€(gè)FSL設(shè)計(jì)的模版
6.3 在用戶(hù)IP中添加功能代碼實(shí)現(xiàn)UART功能
6.4 硬件驗(yàn)證
6.4.1 通過(guò)超級(jí)終端驗(yàn)證
6.4.2 通過(guò)Chipscope驗(yàn)證
思考題
第7章 基于MPMC NPl接口的用戶(hù)IP的開(kāi)發(fā)
7.1 NH簡(jiǎn)介
7.2 NP]接口開(kāi)發(fā)例程一
7.2.1 用戶(hù)IP設(shè)計(jì)
7.2.2 硬件驗(yàn)證
7.3 NPl接口開(kāi)發(fā)例程二
7.3.1 用戶(hù)IP設(shè)計(jì)
7.3.2 在EDK中打開(kāi)并編輯用戶(hù)IP
思考題

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)