注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)行業(yè)軟件及應(yīng)用數(shù)字系統(tǒng)設(shè)計(jì)與VHDL(第二版)

數(shù)字系統(tǒng)設(shè)計(jì)與VHDL(第二版)

數(shù)字系統(tǒng)設(shè)計(jì)與VHDL(第二版)

定 價(jià):¥55.00

作 者: (美)羅斯 著,金明錄,劉倩 譯
出版社: 電子工業(yè)出版社
叢編項(xiàng): 國(guó)外電子與通信教材系列
標(biāo) 簽: 行業(yè)軟件及應(yīng)用

購(gòu)買(mǎi)這本書(shū)可以去


ISBN: 9787121067280 出版時(shí)間: 2008-08-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 453 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)是為本科生和研究生撰寫(xiě)的數(shù)字系統(tǒng)設(shè)計(jì)高級(jí)課程教材,它把工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言VHDL和數(shù)字系統(tǒng)設(shè)計(jì)融為一體。作者首先復(fù)習(xí)了數(shù)字系統(tǒng)設(shè)計(jì)的基本原理,然后從VHDL語(yǔ)言的基礎(chǔ)知識(shí)開(kāi)始,覆蓋了許多基于VHDL語(yǔ)言的數(shù)字系統(tǒng)設(shè)計(jì)高級(jí)專(zhuān)題。學(xué)生了解基本原理之后,學(xué)習(xí)數(shù)字系統(tǒng)設(shè)計(jì)的最好方法是通過(guò)實(shí)際例子。因此本書(shū)中包含了豐富的設(shè)計(jì)實(shí)例,從簡(jiǎn)單的二進(jìn)制加法器到復(fù)雜的微處理機(jī)設(shè)計(jì),書(shū)中都進(jìn)行了詳細(xì)的介紹。本書(shū)的最大特點(diǎn)不是把VHDL語(yǔ)言作為單純的程序語(yǔ)言來(lái)講解,而是把重點(diǎn)放在VHDL語(yǔ)言在數(shù)字系統(tǒng)設(shè)計(jì)中的實(shí)際應(yīng)用上。本書(shū)可作為高等院校電子、電氣和計(jì)算機(jī)專(zhuān)業(yè)本科生、碩士生的教材,也可作為相關(guān)工程技術(shù)人員的參考書(shū)。

作者簡(jiǎn)介

  Charles H.Roth,Jr.,分別在明尼蘇達(dá)大學(xué)、麻省理工學(xué)院和斯坦福大學(xué)獲得電子工程專(zhuān)業(yè)本科,碩士和博士學(xué)位,1961年就職于得克薩斯大學(xué)奧斯汀分校,目前是電氣與計(jì)算機(jī)工程系的教授。Roth博士曾開(kāi)發(fā)了邏輯設(shè)計(jì)課程的自學(xué)平臺(tái), 因其出色的工程教育模式獲General Dynamics Award獎(jiǎng)。他的授課和研究領(lǐng)域涵蓋了數(shù)字系統(tǒng)理論和設(shè)計(jì)、微計(jì)算機(jī)系統(tǒng)和VHDL應(yīng)用,出版了4本著作。

圖書(shū)目錄

第1章 邏輯設(shè)計(jì)基本原理簡(jiǎn)介
1.1 組合邏輯電路
1.2 布爾代數(shù)與代數(shù)式的化簡(jiǎn)
1.3 卡諾圖
1.3.1 用卡諾圖中嵌入的變量進(jìn)行化簡(jiǎn)
1.4 用與非門(mén)和或非門(mén)進(jìn)行設(shè)計(jì)
1.5 組合電路中的冒險(xiǎn)
1.6 觸發(fā)器和鎖存器
1.7 MEALY時(shí)序電路設(shè)計(jì)
1.7.1 MEALY時(shí)序電路設(shè)計(jì)例子1:序列檢測(cè)器
1.7.2 MEALY時(shí)序電路設(shè)計(jì)例子2:BCD碼一余3碼轉(zhuǎn)換器
1.8 MOORE時(shí)序電路設(shè)計(jì)
1.8.1 MOORE電路例子1:序列檢測(cè)器
1.8.2 MOORE電路設(shè)計(jì)例子2:非歸零碼-曼徹斯特碼轉(zhuǎn)換器
1.9 等價(jià)狀態(tài)和狀態(tài)表化簡(jiǎn)
1.10 時(shí)序電路的時(shí)序
1.10.1 傳輸延遲、建立時(shí)間和保持時(shí)間
1.10.2 最大時(shí)鐘工作頻率
1.10.3 時(shí)序條件
1.10.4 時(shí)序電路中的毛刺
1.10.5 同步設(shè)計(jì)
1.11 三態(tài)邏輯和總線(xiàn)
習(xí)題
第2章 VHDL簡(jiǎn)介
2.1 計(jì)算機(jī)輔助設(shè)計(jì)
2.2 硬件描述語(yǔ)言
2.2.1 如何學(xué)習(xí)一種語(yǔ)言
2.3 組合邏輯電路的VHDL描述
2.4 VHDL模塊
2.4.1 四位全加器
2.4.2 BUFFER模式的使用
2.5 順序語(yǔ)句和進(jìn)程語(yǔ)句
2.6 用進(jìn)程語(yǔ)句模擬觸發(fā)器
2.7 含有WAIT語(yǔ)句的進(jìn)程
2.8 兩種VHDL延遲:傳輸延遲和慣性延遲
2.9 VHDL代碼的編譯、仿真與綜合
2.9.1 多進(jìn)程仿真
2.10 VHDL數(shù)據(jù)類(lèi)型和運(yùn)算符
2.10.1 數(shù)據(jù)類(lèi)型
2.10.2 VHDL語(yǔ)言的運(yùn)算符
2.11 簡(jiǎn)單綜合示例
2.12 多路選擇器的VHDL設(shè)計(jì)
2.12.1 并發(fā)語(yǔ)句的使用
2.12.2 進(jìn)程的使用
2.13 VHDL語(yǔ)言的庫(kù)
2.14 用VHDL進(jìn)程語(yǔ)句模擬寄存器和計(jì)數(shù)器
2.15 VHDL的行為和結(jié)構(gòu)描述方式
2.15.1 時(shí)序機(jī)建模
2.16 變量、信號(hào)和常數(shù)
2.16.1 常數(shù)
2.17 數(shù)組
2.17.1 矩陣
2.18 VHDL中的循環(huán)語(yǔ)句
2.19 ASSERT和REPORT語(yǔ)句
習(xí)題
第3章 可編程邏輯器件簡(jiǎn)介
3.1 可編程邏輯器件簡(jiǎn)介
3.2 簡(jiǎn)單可編程邏輯器件
3.2.1 只讀存儲(chǔ)器
3.2.2 可編程邏輯陣列
3.2.3 可編程陣列邏輯
3.2.4 可編程邏輯器件/通用陣列邏輯
3.3 復(fù)雜可編程邏輯器件
3.3.1 CPLD示例:XILINX公司的COOLRUNNER系列芯片
3 2 2 可編程邏輯陣列
3.2.3 可編程陣列邏輯
3.2.4 可編程邏輯器件, 通用陣列邏輯
3.3 復(fù)雜可編程邏輯器件
3.3.1 CPLD示例:Xilinx公司的CoolRunner系列芯片
3.4 現(xiàn)場(chǎng)可編程門(mén)陣列
3.4.1 FPGA的結(jié)構(gòu)
3.4.2 FPGA編程技術(shù)
3.4.3 可編程邏輯模塊的結(jié)構(gòu)
3.4.4 可編程互聯(lián)
3.4.5 FPGA中的可編程I/O模塊
3.4.6 FPGA中的專(zhuān)用元件
3.4.7 FPGA的應(yīng)用
3.4.8 FPGA設(shè)計(jì)流程
習(xí)題
第4章 設(shè)計(jì)舉例
4.1 BCD碼-七段顯示譯碼器
4.2 BCD加法器
4.3 32位加法器
4.3.1 先行進(jìn)位加法器
4.4 交通燈控制器
4.5 控制電路狀態(tài)圖
4.6 記分板和控制器
4.6.1 數(shù)據(jù)通道
4.6.2 控制器
4.6.3 VHLD模型
4.7 同步與去抖動(dòng)
4.7.1 單脈沖發(fā)生器
4.8 相加-移位結(jié)構(gòu)乘法器
4.9 陣列結(jié)構(gòu)乘法器
4.9.1 VHDL編程
4.10 有符號(hào)整數(shù)/分?jǐn)?shù)的乘法
4.11 鍵盤(pán)掃描器
4.11.1 掃描器
4.11.2 去抖動(dòng)器
4.11.3 譯碼器
4.11.4 控制器
4.11.5 VHDL代碼
4.11.6 鍵盤(pán)掃描器的測(cè)試平臺(tái)
4.12 二進(jìn)制除法器的設(shè)計(jì)
4.12.1 無(wú)符號(hào)數(shù)除法器
4.12.2 有符號(hào)數(shù)除法器
習(xí)題
第5章 SM圖與微程序
5.1 狀態(tài)機(jī)流程圖
5.2 SM圖的推導(dǎo)
5.2.1 二進(jìn)制乘法器
5.2.2 擲骰子游戲
5.3 SM圖的實(shí)現(xiàn)
5.3.1 二進(jìn)制乘法器控制器的實(shí)現(xiàn)
5.4 擲骰子游戲的實(shí)現(xiàn)
5.5 微程序
5.5.1 雙地址微代碼
5.5.2 單限制量、單地址微代碼
5.5.3 擲骰子游戲控制器的微程序?qū)崿F(xiàn)
5.6 鏈接狀態(tài)機(jī)
習(xí)題
第6章 FPGA設(shè)計(jì)實(shí)例
第7章 浮點(diǎn)數(shù)算數(shù)
第8章 VHDL語(yǔ)言的高級(jí)議題
第9章 RISC微處理器設(shè)計(jì)
第10章 硬件測(cè)試和可測(cè)試性設(shè)計(jì)
第11章 設(shè)計(jì)實(shí)例補(bǔ)充
附錄A VHDL語(yǔ)言小結(jié)
附錄B IEEE標(biāo)準(zhǔn)庫(kù)
附錄C TEXTIO包集合
附錄D 專(zhuān)題設(shè)計(jì)項(xiàng)目
索引
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)