注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)組織與體系結(jié)構(gòu)嵌入式系統(tǒng)原理

嵌入式系統(tǒng)原理

嵌入式系統(tǒng)原理

定 價(jià):¥36.00

作 者: 郭榮佐、王霖
出版社: 北京航空航天大學(xué)出版社
叢編項(xiàng): 普通高校十一五規(guī)劃教材
標(biāo) 簽: 計(jì)算機(jī)體系結(jié)構(gòu)

ISBN: 9787811241815 出版時(shí)間: 2008-10-01 包裝: 平裝
開本: 16開 頁數(shù): 378 字?jǐn)?shù):  

內(nèi)容簡介

  《普通高?!笆晃濉币?guī)劃教材:嵌入式系統(tǒng)原理》主要內(nèi)容包括嵌入式系統(tǒng)概述和開發(fā)技術(shù)、嵌入式處理器、存儲技術(shù)、輸入/輸出子系統(tǒng)、嵌入式軟件系統(tǒng)和操作系統(tǒng)、嵌入式計(jì)算機(jī)聯(lián)鎖控制器設(shè)計(jì)等內(nèi)容,最后給出了一系列嵌入式系統(tǒng)設(shè)計(jì)工程實(shí)例。內(nèi)容簡單實(shí)用、注重實(shí)踐,在講解上從嵌入式系統(tǒng)的開發(fā)流程、開發(fā)方法入手,分析、論述了嵌入式系統(tǒng)軟、硬件兩方面,最后給出嵌入式系統(tǒng)的應(yīng)用例子,這些實(shí)例涉及嵌入式系統(tǒng)的軟、硬件及其結(jié)合等方面的內(nèi)容。通過閱讀《普通高?!笆晃濉币?guī)劃教材:嵌入式系統(tǒng)原理》,可以使具備一定的系統(tǒng)設(shè)計(jì)能力的讀者全面掌握嵌入式系統(tǒng)原理的知識,并充分學(xué)習(xí)到關(guān)于嵌入式系統(tǒng)原理的理論。同時(shí),《普通高校“十一五”規(guī)劃教材:嵌入式系統(tǒng)原理》結(jié)合具體實(shí)例以培養(yǎng)讀者的動手能力和設(shè)計(jì)開發(fā)基于特定微處理器的特定應(yīng)用系統(tǒng)的能力,特別是關(guān)于嵌入式系統(tǒng)分析、系統(tǒng)設(shè)計(jì)、系統(tǒng)架構(gòu)等方面技能?!镀胀ǜ咝!笆晃濉币?guī)劃教材:嵌入式系統(tǒng)原理》主要適用于本(專)科院校、高等職業(yè)院校和各類培訓(xùn)學(xué)校嵌入式系統(tǒng)的教學(xué),可作為從事相關(guān)工作的人員學(xué)習(xí)嵌入式系統(tǒng)知識的自學(xué)教材或嵌入式系統(tǒng)的軟件編程和硬件系統(tǒng)設(shè)計(jì)的參考書,亦可作為嵌入式系統(tǒng)應(yīng)用設(shè)計(jì)人員的參考用書。

作者簡介

暫缺《嵌入式系統(tǒng)原理》作者簡介

圖書目錄

第1章 嵌入式系統(tǒng)概述
1.1 嵌入式系統(tǒng)的發(fā)展
1.1.1 嵌入式系統(tǒng)回顧
1.1.2 嵌入式系統(tǒng)的概念
1.1.3 嵌入式系統(tǒng)的發(fā)展史
1.1.4 嵌入式系統(tǒng)的特點(diǎn)
1.2 嵌入式系統(tǒng)的分類與應(yīng)用
1.2.1 嵌入式系統(tǒng)分類
1.2.2 嵌入式系統(tǒng)的應(yīng)用
1.3 嵌入式處理器
1.3.1 嵌入式微處理器
1.3.2 嵌入式微控制器
1.3.3 嵌入式DSP處理器
1.3.4 嵌入式片上系統(tǒng)
1.3.5 知識產(chǎn)權(quán)核
1.3.6 測試處理器指標(biāo)的方法
1.4 嵌入式系統(tǒng)的組成
1.4.1 嵌入式系統(tǒng)的硬件
1.4.2 嵌入式系統(tǒng)的軟件
1.4.3 嵌入式系統(tǒng)的開發(fā)工具和開發(fā)系統(tǒng)
1.5 嵌入式系統(tǒng)的現(xiàn)狀與發(fā)展趨勢
1.5.1 嵌入式系統(tǒng)的現(xiàn)狀
1.5.2 嵌入式系統(tǒng)的發(fā)展趨勢
1.6 小結(jié)
習(xí)題1
第2章 嵌入式系統(tǒng)開發(fā)技術(shù)
2.1 嵌入式系統(tǒng)的結(jié)構(gòu)設(shè)計(jì)
2.1.1 硬件層
2.1.2 中間層
2.1.3 系統(tǒng)軟件層
2.1.4 應(yīng)用軟件層
2.2 嵌入式系統(tǒng)的設(shè)計(jì)方法
2.2.1 嵌入式系統(tǒng)設(shè)計(jì)流程
2.2.2 嵌入式系統(tǒng)的一般設(shè)計(jì)方法
2.2.3 嵌入式系統(tǒng)的軟、硬件協(xié)同設(shè)計(jì)技術(shù)
2.3 嵌入式系統(tǒng)開發(fā)技術(shù)
2.3.1 需求分析
2.3.2 詳細(xì)設(shè)計(jì)
2.3.3 系統(tǒng)實(shí)現(xiàn)
2.3.4 系統(tǒng)測試
2.4 嵌入式系統(tǒng)的調(diào)試技術(shù)
2.4.1 基于主機(jī)的調(diào)試
2.4.2 遠(yuǎn)程調(diào)試器與調(diào)試內(nèi)核
2.4.3 ROM仿真器
2.4.4 在線仿真
2.4.5 背景調(diào)試模式
2.4.6 JTAG接口及其調(diào)試技術(shù)
2.4.7 軟件仿真器
2.5 嵌入式系統(tǒng)開發(fā)技術(shù)的發(fā)展趨勢及其挑戰(zhàn)
2.5.1 嵌入式系統(tǒng)開發(fā)技術(shù)發(fā)展的特點(diǎn)
2.5.2 嵌入式系統(tǒng)開發(fā)技術(shù)的新挑戰(zhàn)
2.6 小結(jié)
習(xí)題2
第3章 嵌入式處理器
3.1 概述
3.2 嵌入式系統(tǒng)硬件結(jié)構(gòu)
3.2.1 嵌入式系統(tǒng)模式
3.2.2 硬件構(gòu)架
3.2.3 嵌入式處理器子系統(tǒng)
3.2.4 嵌入式系統(tǒng)外圍硬件模塊
3.2.5 調(diào)試子系統(tǒng)與處理單元選擇
3.3 處理器技術(shù)指標(biāo)與選型
3.3.1 嵌入式系統(tǒng)處理器技術(shù)指標(biāo)
3.3.2 處理器選型原則和方法
3.4 常用的嵌入式處理器
3.4.1 MIPS
3.4.2 PowerPC
3.4.3 x86
3.4.4 68K/Coldfire
3.4.5 嵌入式流處理器簡述
3.5 ARM處理器
3.5.1 概述
3.5.2 ARM應(yīng)用領(lǐng)域和特點(diǎn)
3.5.3 ARM微處理器系列
3.5.4 ARM微處理器結(jié)構(gòu)
3.5.5 ARM處理器選型方法
3.6 小結(jié)
習(xí)題3
第4章 嵌入式存儲技術(shù)
4.1 概述
4.2 嵌入式系統(tǒng)存儲器體系
4.2.1 存儲器的結(jié)構(gòu)
4.2.2 嵌入式系統(tǒng)存儲器體系結(jié)構(gòu)
4.3 存儲器的性能指標(biāo)、工作時(shí)序和分類
4.3.1 性能指標(biāo)
4.3.2 存儲器的工作時(shí)序
4.3.3 存儲器分類
4.4 RAM和ROM
4.4.1 RAM
4.4.2 ROM
4.5 嵌入式存儲器
4.5.1 嵌入式易失性存儲器
4.5.2 嵌入式非易失性存儲器
4.6 嵌入式存儲器選型、測試和驗(yàn)證
4.6.1 嵌入式存儲器選型
4.6.2 嵌入式存儲器測試
4.6.3 嵌入式存儲器驗(yàn)證方法
4.7 嵌入式存儲器的設(shè)計(jì)方法和策略
4.7.1 存儲器的外包設(shè)計(jì)
4.7.2 RISC中的存儲器設(shè)計(jì)
4.7.3 嵌入式存儲器設(shè)計(jì)方法
4.8 嵌入式存儲器低功耗技術(shù)
4.8.1 嵌入式存儲器低功耗設(shè)計(jì)
4.8.2 嵌入式系統(tǒng)閃速存儲器低功耗設(shè)計(jì)
4.9 嵌入式存儲器發(fā)展趨勢
4.9.1 嵌入式存儲的優(yōu)勢
4.9.2 嵌入式存儲面臨的挑戰(zhàn)
4.9.3 嵌入式存儲的未來
4.10 嵌入式存儲器子系統(tǒng)設(shè)計(jì)實(shí)例
4.10.1 TMS320C32浮點(diǎn)DSP存儲器接口設(shè)計(jì)
d10.2 MCS-51單片機(jī)存儲器擴(kuò)展
4.11 小結(jié)
習(xí)題4
第5章 嵌入式輸入/輸出子系統(tǒng)
5.1 概述
5.2 復(fù)位電路
5.2.1 基本復(fù)位電路
5.2.2 改進(jìn)的復(fù)位電路
5.2.3 復(fù)位電路設(shè)計(jì)
5.3 時(shí)鐘電路
5.3.1 RC時(shí)鐘
5.3.2 石英晶體
5.3.3 石英振蕩器
5.3.4 鎖相環(huán)倍頻時(shí)鐘
5.4 嵌入式處理器的i/o模塊
5.4.1 基本結(jié)構(gòu)
5.4.2 I/0接口的信號及其作用
5.4.3 寄存器的映射方式
5.5 嵌入式系統(tǒng)的譯碼器
5.5.1 作用和種類
5.5.2 可編程器件譯碼器
5.5.3 嵌入式處理器上的集成譯碼模塊
5.6 定時(shí)器/計(jì)數(shù)器
5.6.1 功能
5.6.2 基本結(jié)構(gòu)
5.6.3 工作模式
5.7 串行外部設(shè)備接口
5.7.1 原理與功能
5.7.2 數(shù)據(jù)流動
5.7.3 引腳
5.7.4 寄存器及其功能
5.8 異步通信收發(fā)器
5.8.1 UART結(jié)構(gòu)、原理和編程
5.8.2 UART軟件實(shí)現(xiàn)技術(shù)
5.9 小結(jié)
習(xí)題5
第6章 嵌入式軟件系統(tǒng)
第7章 嵌入式操作系統(tǒng)概論
第8章 嵌入式計(jì)算機(jī)聯(lián)鎖控制器設(shè)計(jì)
第9章 嵌入式系統(tǒng)設(shè)計(jì)實(shí)例
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號