注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)工業(yè)技術(shù)無(wú)線電電子學(xué)、電信技術(shù)數(shù)字電路與邏輯設(shè)計(jì)

數(shù)字電路與邏輯設(shè)計(jì)

數(shù)字電路與邏輯設(shè)計(jì)

定 價(jià):¥24.00

作 者: 陳利永、鄭明
出版社: 中國(guó)鐵道工業(yè)出版社
叢編項(xiàng): 電子信息普通高等院校規(guī)劃教材
標(biāo) 簽: 大學(xué)

ISBN: 9787113081423 出版時(shí)間: 2008-01-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 239 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書主要介紹數(shù)字電子技術(shù)的知識(shí)。主要內(nèi)容有數(shù)字邏輯基礎(chǔ)、門電路、組合邏輯電路、時(shí)序邏輯電路、脈沖產(chǎn)生和整形電路、數(shù)/模和模/數(shù)轉(zhuǎn)換器。本書除了介紹上述內(nèi)容外,在附錄部分還介紹了如何利用Multisim軟件和MATLAB軟件的仿真功能實(shí)現(xiàn)數(shù)字電路的仿真,在附錄E中還介紹了EDA技術(shù)在數(shù)字電路設(shè)計(jì)中的應(yīng)用,并介紹了如何利用Quartus II軟件的仿真功能對(duì)所設(shè)計(jì)的數(shù)字頻率計(jì)進(jìn)行時(shí)序仿真,以確定數(shù)字系統(tǒng)設(shè)計(jì)的正確性,以幫助學(xué)生掌握EDA的基本概念和技術(shù)。本書適合作為計(jì)算機(jī)和電氣信息類各專業(yè)本科生學(xué)習(xí)硬件基礎(chǔ)課程的教材,也可以作為電子信息專業(yè)學(xué)生研究生考試的復(fù)習(xí)參考書。

作者簡(jiǎn)介

暫缺《數(shù)字電路與邏輯設(shè)計(jì)》作者簡(jiǎn)介

圖書目錄

第1章 數(shù)字邏輯基礎(chǔ)
1.1 概述
1.1.1 數(shù)字電路與邏輯設(shè)計(jì)課程所研究的問(wèn)題
1.1.2 數(shù)制
1.1.3 數(shù)制的轉(zhuǎn)換
1.1.4 碼制
1.1.5 算術(shù)運(yùn)算
1.2 邏輯代數(shù)基礎(chǔ)
1.2.1 邏輯“與”的關(guān)系
1.2.2 邏輯“或”的關(guān)系
1.2.3 邏輯“非”的關(guān)系
1.2.4 邏輯運(yùn)算的復(fù)合關(guān)系
1.2.5 正邏輯和負(fù)邏輯
1.3 邏輯代數(shù)的基本關(guān)系式和常用公式
1.3.1 邏輯代數(shù)的基本關(guān)系式
1.3.2 基本定律
1.3.3 常用的公式
1.3.4 基本定理
1.4 邏輯函數(shù)的表示方法
1.4.1 邏輯函數(shù)的表示方法
1.4.2 邏輯函數(shù)的真值表表示法
1.4.3 邏輯函數(shù)式
1.4.4 邏輯圖
1.4.5 工作波形圖
1.5 邏輯函數(shù)式的化簡(jiǎn)
1.5.1 公式化簡(jiǎn)法
1.5.2 邏輯函數(shù)的卡諾圖化簡(jiǎn)法
1.5.3 具有無(wú)關(guān)項(xiàng)的邏輯函數(shù)的化簡(jiǎn)
1.6 研究邏輯函數(shù)的兩類問(wèn)題
1.6.1 給定電路分析功能
1.6.2 給定邏輯問(wèn)題設(shè)計(jì)電路
1.7 小結(jié)和討論
習(xí)題和思考題
第2章 門電路
2.1 概述
2.2 分立元件門電路
2.2.1 二極管與門電路
2.2.2 二極管或門電路
2.2.3 三極管非門電路
2.2.4 分立器件的復(fù)合門電路
2.3 TTL集成門電路
2.3.1 TTL門電路的組成及工作原理
2.3.2 TTL門電路的輸入特性曲線和輸出特性曲線
2.3.3 TTI與非門電路
2.3.4 TTL或非門電路
2.3.5 集電極開(kāi)路的門電路(OC門)
2.3.6 三態(tài)門電路(TS門)
2.4 COMS門電路
2.4.1 CMOS反相器電路的組成和工作原理
2.4.2 CMOS與非門電路的組成和工作原理
2.4.3 CMOS或非門電路的組成和工作原理
2.4.4 CMOS傳輸門電路的組成和工作原理
2.5 集成電路使用知識(shí)簡(jiǎn)介
2.5.1 國(guó)產(chǎn)集成電路型號(hào)的命名法
2.5.2 集成門電路的主要技術(shù)指標(biāo)
2.5.3 多余輸入腳的處理
2.5.4 TTL與CMOS的接口電路
2.6 小結(jié)與討論
習(xí)題和思考題
第3章 組合邏輯電路
3.1 概述
3.1.1 組合邏輯電路的特點(diǎn)
3.1.2 組合邏輯電路的分析和綜合方法
3.2 常用的組合邏輯電路
3.2.1 編碼器
3.2.2 優(yōu)先編碼器
3.2.3 譯碼器
3.2.4 顯示譯碼器
3.2.5 數(shù)據(jù)選擇器
3.2.6 加法器
3.2.7 數(shù)值比較器
3.2.8 只讀存儲(chǔ)器(ROM)
3.2.9 可編程邏輯器件(PLD)
3.3 用中規(guī)模集成電路實(shí)現(xiàn)組合邏輯電路的綜合例題
3.4 組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象
3.4.1 競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象
3.4.2 競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象的判斷方法
3.5 小結(jié)和討論
習(xí)題和思考題
第4章 時(shí)序邏輯電路
4.1 概述
4.2 觸發(fā)器的電路結(jié)構(gòu)和動(dòng)作特點(diǎn)
4.2.1 基本RS觸發(fā)器的電路結(jié)構(gòu)和動(dòng)作特點(diǎn)
4.2.2 同步RS觸發(fā)器的電路結(jié)構(gòu)和動(dòng)作特點(diǎn)
4.2.3 主從RS觸發(fā)器的電路結(jié)構(gòu)和動(dòng)作特點(diǎn)
4.2.4 由COMS傳輸門組成的邊沿觸發(fā)器
4.3 觸發(fā)器邏輯功能的描述方法
4.3.1 RS觸發(fā)器
4.3.2 JK觸發(fā)器
4.3.3 D觸發(fā)器
4.3.4 T觸發(fā)器
4.3.5 觸發(fā)器邏輯功能的轉(zhuǎn)換
4.4 時(shí)序邏輯電路的分析方法
4.5 常用的時(shí)序邏輯電路
4.5.1 寄存器和移位寄存器
4.5.2 隨機(jī)存取存儲(chǔ)器
4.5.3 同步計(jì)數(shù)器
4.5.4 移位寄存器型計(jì)數(shù)器和順序脈沖發(fā)生器
4.5.5 序列信號(hào)發(fā)生器
4.6 時(shí)序邏輯電路分析設(shè)計(jì)綜合例題
4.7 小結(jié)與討論
習(xí)題和思考題
第5章 脈沖產(chǎn)生和整形電路
5.1 概述
5.2 555定時(shí)器的應(yīng)用
5.2.1 555定時(shí)器的電路結(jié)構(gòu)
5.2.2 用555定時(shí)器組成施密特電路
5.2.3 用555定時(shí)器組成單穩(wěn)態(tài)電路
5.2.4 用555定時(shí)器組成多諧振蕩器
5.2.5 555定時(shí)器的應(yīng)用電路
5.3 石英晶體多諧振蕩器
5.4 壓控振蕩器
5.5 小結(jié)和討論
習(xí)題和思考題
第6章 數(shù),模和模,數(shù)轉(zhuǎn)換器
6.1 概述
6.2 數(shù)/模(D/A)轉(zhuǎn)換器
6.2.1 權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器
6.2.2 倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器
6.3 模/數(shù)轉(zhuǎn)換器(A/D)
6.3.1 A/D轉(zhuǎn)換器的基本組成
6.3.2 直接A/D轉(zhuǎn)換器
6.3.3 間接A/D轉(zhuǎn)換器
6.4 A/D和D/A的使用參數(shù)
6.4.1 A/D和D/A的轉(zhuǎn)換精度
6.4.2 A/D和D/A的轉(zhuǎn)換速度
6.5 小結(jié)和討論
習(xí)題和思考題
數(shù)字電子電路期末練習(xí)題
附錄A 數(shù)字電路讀圖常識(shí)
附錄B 常用數(shù)字集成電路型號(hào)及引腳
附錄C Multisim軟件在數(shù)字電路中的應(yīng)用
附錄D 用MATLAB的Simulink環(huán)境實(shí)現(xiàn)數(shù)字邏輯電路的仿真
附錄E EDA技術(shù)在數(shù)字電路設(shè)計(jì)中的應(yīng)用
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)