注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)人工智能數(shù)字系統(tǒng)設(shè)計(jì)及VHDL實(shí)踐

數(shù)字系統(tǒng)設(shè)計(jì)及VHDL實(shí)踐

數(shù)字系統(tǒng)設(shè)計(jì)及VHDL實(shí)踐

定 價(jià):¥22.00

作 者: 徐向民 主編
出版社: 機(jī)械工業(yè)出版社
叢編項(xiàng): 新世紀(jì)電子信息平臺(tái)課程系列教材
標(biāo) 簽: VHDL

ISBN: 9787111225065 出版時(shí)間: 2007-10-24 包裝: 平裝
開本: 16 頁數(shù): 224 字?jǐn)?shù):  

內(nèi)容簡介

  《數(shù)字系統(tǒng)設(shè)計(jì)及VHDL實(shí)踐》系統(tǒng)地介紹了數(shù)字系統(tǒng)描述的硬件語言與設(shè)計(jì)方法,從理論、方法、工具,到實(shí)踐進(jìn)行了全面的闡述。全書分兩篇:基礎(chǔ)篇和實(shí)踐篇?;A(chǔ)篇,共有8章。第1章介紹了數(shù)字系統(tǒng)的基本概念及EDA技術(shù)的發(fā)展趨勢;第2、3章結(jié)合大量實(shí)例,介紹了硬件描述語言VHDI;第4、5章介紹了基于ASM圖的時(shí)序電路設(shè)計(jì)方法及狀態(tài)機(jī)的V}IDI.實(shí)現(xiàn);第6、7章介紹了有關(guān)仿真和綜合的知識(shí);第3章結(jié)合設(shè)計(jì)實(shí)例,介紹了數(shù)字系統(tǒng)設(shè)計(jì)方法的原理和具體的應(yīng)用。實(shí)踐篇共有5章,從實(shí)踐的角度,由淺入深,結(jié)合自主開發(fā)的EDA實(shí)驗(yàn)平臺(tái),從設(shè)計(jì)描述到下載對(duì)數(shù)字系統(tǒng)的整個(gè)設(shè)計(jì)流程進(jìn)行了詳細(xì)的講解。本書兼具知識(shí)性和實(shí)用性。《數(shù)字系統(tǒng)設(shè)計(jì)及VHDL實(shí)踐》可作為大專院校電子類高年級(jí)本科生和研究生學(xué)習(xí)數(shù)字系統(tǒng)設(shè)計(jì)的教科書和參考書,也可作為這一領(lǐng)域工程技術(shù)人員的參考書。

作者簡介

暫缺《數(shù)字系統(tǒng)設(shè)計(jì)及VHDL實(shí)踐》作者簡介

圖書目錄

前言
基礎(chǔ)篇
第1章 數(shù)字系統(tǒng)設(shè)計(jì)與EDA技術(shù)
  1.1 數(shù)字系統(tǒng)概念
  1.2 電子設(shè)計(jì)發(fā)展趨勢
  1.3 EDA技術(shù)介紹
   1.3.1 基本特征
   1.3.2 主要內(nèi)容
   1.3.3 EDA設(shè)計(jì)流程
  1.4 EDA應(yīng)用與發(fā)展趨勢
 第2章 VHDL語言基礎(chǔ)
  2.1 硬件描述語言特點(diǎn)
  2.2 VHDL程序基本結(jié)構(gòu)
  2.3 VHDL程序主要構(gòu)件
   2.3.1 庫
   2.3.2 實(shí)體
   2.3.3 結(jié)構(gòu)體
  2.4 VHDL數(shù)據(jù)類型
   2.4.1 標(biāo)準(zhǔn)數(shù)據(jù)類型
   2.4.2 用戶自定義數(shù)據(jù)類型
   2.4.3 數(shù)據(jù)類型轉(zhuǎn)換
  2.5 運(yùn)算符
   2.5.1 算術(shù)運(yùn)算符
  2.5.2 邏輯運(yùn)算符
   2.5.3 關(guān)系運(yùn)算符
   2.5.4 其他運(yùn)算符
   2.5.5 運(yùn)算優(yōu)先級(jí)
  2.6 VHDL數(shù)據(jù)對(duì)象
   2.6.1 常量
   2.6.2 變量
   2.6.3 信號(hào)
   2.6.4 信號(hào)與變量的比較
  2.7 VHDL基本語句
   2.7.1 并行語句
   2.7.2 順序語句
   2.7.3 屬性描述語句
  2.8 測試基準(zhǔn)
  2.9 VHDL程序的其他構(gòu)件
 2.9.1 塊
  2.9.2 函數(shù)
  2.9.3 過程
  2.9.4 程序包
  2.10 結(jié)構(gòu)體的描述方法
 第3章 組合邏輯模塊
  3.1 簡單組合邏輯模塊
  3.2 譯碼器
  3.3 優(yōu)先級(jí)編碼器
  3.4 補(bǔ)碼器
  3.5 三態(tài)門
  3.6 總線緩沖器
  3.7 多路選擇器
  3.8 全加器
  3.9 串行進(jìn)位加法器
  3.10 并行進(jìn)位加法器
  3.11 比較器
  3.12 只讀存儲(chǔ)器
  3.13 隨機(jī)存儲(chǔ)器
 第4章 同步時(shí)序電路設(shè)計(jì)
  4.1 時(shí)序電路的特點(diǎn)與組成
  4.2 設(shè)計(jì)舉例—3位計(jì)數(shù)器
  4.3 時(shí)序電路描述方法
   4.3.1 ASM圖的組成
   4.3.2 自動(dòng)售郵票機(jī)
   4.3.3 狀態(tài)分配與編碼
   4.3.4 狀態(tài)最少化
  4.4 ASM圖的硬件實(shí)現(xiàn)
  ……
 第5章 基本時(shí)序邏輯電路
 第6章 仿真
 第7章 綜合
 第8章 數(shù)字系列設(shè)計(jì)方法
實(shí)踐篇
 第9章 可編程邏輯器件
 第10章 基于CPLD/FPGA的數(shù)字系統(tǒng)設(shè)計(jì)
 第11章 組合邏輯電路實(shí)驗(yàn)
 第12章 時(shí)序電路實(shí)驗(yàn)
 第13章 綜合性設(shè)計(jì)實(shí)驗(yàn)
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)