注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)組織與體系結(jié)構(gòu)基于FPGA的工程設(shè)計(jì)與應(yīng)用

基于FPGA的工程設(shè)計(jì)與應(yīng)用

基于FPGA的工程設(shè)計(jì)與應(yīng)用

定 價(jià):¥53.00

作 者: 王彥
出版社: 西安電子科技大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 電子數(shù)字計(jì)算機(jī)

購買這本書可以去


ISBN: 9787560617893 出版時(shí)間: 2007-05-01 包裝: 平裝
開本: 16開 頁數(shù): 497 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書首先介紹了兩種作為通用控制核心的FPGA最小系統(tǒng)板,接著詳細(xì)介紹了基于FPGA的各種常用的接口電路設(shè)計(jì)和驅(qū)動(dòng)程序設(shè)計(jì),然后結(jié)合6個(gè)具體的工程設(shè)計(jì)(基于FPGA的真空鍍膜機(jī)控制系統(tǒng)的設(shè)計(jì),基于FPGA的連續(xù)自動(dòng)測(cè)氡儀系統(tǒng)的設(shè)計(jì),基于FPGA的多道脈沖幅度分析器的設(shè)計(jì),基于FPGA的全自動(dòng)配料控制系統(tǒng)的設(shè)計(jì),基于PI控制算法的全數(shù)字鎖相環(huán)的設(shè)計(jì),多功能移相式函數(shù)信號(hào)發(fā)生器的設(shè)計(jì))詳細(xì)介紹了項(xiàng)目設(shè)計(jì)的要求、設(shè)計(jì)思路與設(shè)計(jì)方案,以及各模塊的具體設(shè)計(jì)與工程實(shí)現(xiàn)。本書是在教學(xué)與科研實(shí)踐的基礎(chǔ)上編寫的,體現(xiàn)了工程設(shè)計(jì)技術(shù)及應(yīng)用這一特色。為方便讀者,本書附光盤一張。 本書內(nèi)容豐富實(shí)用,敘述簡(jiǎn)潔清晰,工程性強(qiáng),可作為在校大學(xué)生、研究生學(xué)習(xí)FPGA和VHDL語言的參考教材,也可作為全國(guó)大學(xué)生電子設(shè)計(jì)競(jìng)賽培訓(xùn)用書,更適合作為工程項(xiàng)目設(shè)計(jì)人員的參考書。

作者簡(jiǎn)介

暫缺《基于FPGA的工程設(shè)計(jì)與應(yīng)用》作者簡(jiǎn)介

圖書目錄

第1章 基于FPGA的最小系統(tǒng)板的設(shè)計(jì)及下載
1.1 FPGA最小系統(tǒng)板的設(shè)計(jì)及應(yīng)用(SpartanⅡE、SpartanⅢ)
1.2 FPGA開發(fā)板的設(shè)計(jì)
1.3 FPGA最小系統(tǒng)板下載配置
第2章 FPGA的存儲(chǔ)模塊設(shè)計(jì)
2.1 靜態(tài)隨機(jī)存取存儲(chǔ)器SRAM程序設(shè)計(jì)
2.2 FIFO先進(jìn)先出模塊程序設(shè)計(jì)
2.3 XC18V02存儲(chǔ)芯片(E2PROM)的接口電路、時(shí)序及應(yīng)用程序設(shè)計(jì)
2.4 AT24C02存儲(chǔ)芯片的接口電路、時(shí)序及應(yīng)用程序設(shè)計(jì)(I2C串行通信)
2.5 AT28C256存儲(chǔ)芯片的接口電路、時(shí)序及應(yīng)用程序設(shè)計(jì)
第3章 FPGA的時(shí)鐘模塊設(shè)計(jì)
3.1 實(shí)時(shí)時(shí)鐘芯片DS12887的接口電路、時(shí)序及程序設(shè)計(jì)
3.2 實(shí)時(shí)時(shí)鐘芯片PCF8563的接口電路、時(shí)序及程序設(shè)計(jì)
3.3 DCM時(shí)鐘管理應(yīng)用設(shè)計(jì)
第4章 FPGA的外圍接口(I/O)及顯示設(shè)計(jì)
4.1 輕觸開關(guān)的應(yīng)用設(shè)計(jì)
4.2 平撥開關(guān)的應(yīng)用設(shè)計(jì)
4.3 BCD碼撥盤的應(yīng)用設(shè)計(jì)
4.4 PS/2鍵盤及鼠標(biāo)的應(yīng)用設(shè)計(jì)
4.5 LED顯示模塊設(shè)計(jì)
4.6 LCD顯示操作時(shí)序及驅(qū)動(dòng)模塊的程序設(shè)計(jì)
4.7 VGA顯示模塊設(shè)計(jì)
4.8 觸摸屏的應(yīng)用模塊設(shè)計(jì)
4.9 電機(jī)的應(yīng)用設(shè)計(jì)
第5章 FPGA的控制模塊設(shè)計(jì)
5.1 VHDL語言中狀態(tài)機(jī)的程序設(shè)計(jì)
5.2 基于FPGA的高速微型打印機(jī)的控制程序設(shè)計(jì)
5.3 基于FPGA的CAN總線控制器程序設(shè)計(jì)
第6章 FPGA的模/數(shù)、數(shù)/模轉(zhuǎn)換模塊設(shè)計(jì)
6.1 DAC0832數(shù)/模轉(zhuǎn)換電路及程序設(shè)計(jì)
6.2 TLC7524數(shù)/模轉(zhuǎn)換電路及程序設(shè)計(jì)
6.3 AD9740數(shù)模轉(zhuǎn)換電路及程序設(shè)計(jì)
6.4 ADC0809模數(shù)轉(zhuǎn)換電路與程序設(shè)計(jì)
6.5 TLC5510模數(shù)轉(zhuǎn)換電路與程序設(shè)計(jì)
6.6 ADS5102高速模數(shù)轉(zhuǎn)換器的程序設(shè)計(jì)
第7章 FPGA的通信模塊設(shè)計(jì)
7.1 RS-232串行通信接口模塊設(shè)計(jì)
7.2 RS-485串行通信接口模塊設(shè)計(jì)
7.3 USB 接口通信協(xié)議及傳輸模塊程序設(shè)計(jì)
第8章 FPGA高級(jí)應(yīng)用
8.1 基于FPGA的片內(nèi)邏輯分析儀的應(yīng)用
8.2 基于FPGA的IP Core復(fù)用
8.3 基于FPGA的片內(nèi)延遲鎖相環(huán)應(yīng)用設(shè)計(jì)
8.4 基于FPGA的嵌入式系統(tǒng)設(shè)計(jì)與應(yīng)用
第9章 FPGA的工程設(shè)計(jì)實(shí)例
9.1 基于FPGA的真空鍍膜機(jī)控制系統(tǒng)的設(shè)計(jì)
9.2 基于FPGA的連續(xù)自動(dòng)測(cè)氡儀系統(tǒng)的設(shè)計(jì)
9.3 基于FPGA的多道脈沖幅度分析器的設(shè)計(jì)
9.4 基于FPGA的全自動(dòng)配料控制系統(tǒng)的設(shè)計(jì)
9.5 基于PI控制算法的全數(shù)字鎖相環(huán)的設(shè)計(jì)
9.6 多功能移相式函數(shù)信號(hào)發(fā)生器的設(shè)計(jì)
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)