注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)科學(xué)理論與基礎(chǔ)知識(shí)計(jì)算機(jī)組成與設(shè)計(jì):硬件/軟件接口(原書第3版 附光盤)

計(jì)算機(jī)組成與設(shè)計(jì):硬件/軟件接口(原書第3版 附光盤)

計(jì)算機(jī)組成與設(shè)計(jì):硬件/軟件接口(原書第3版 附光盤)

定 價(jià):¥75.00

作 者: (美)帕特森、(美)亨尼希 著;鄭緯民、等 譯
出版社: 機(jī)械工業(yè)出版社
叢編項(xiàng):
標(biāo) 簽: 計(jì)算機(jī)理論

ISBN: 9787532733095 出版時(shí)間: 2007-04-01 包裝: 平裝
開本: 16 頁(yè)數(shù): 593 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書是計(jì)算機(jī)組成的經(jīng)典教材。全書著眼于當(dāng)前計(jì)算機(jī)設(shè)計(jì)中最基本的概念,展示了軟硬件間的關(guān)系,并全面介紹當(dāng)代計(jì)算機(jī)系統(tǒng)發(fā)展的主流技術(shù)和最新成就。同以往版本一樣,本書采用MIPS處理器作為展示計(jì)算機(jī)硬件技術(shù)基本功能的核心。書中逐條指令地列舉了完整的MIPS指令集,并介紹了網(wǎng)絡(luò)和多處理器結(jié)構(gòu)的基本內(nèi)容。將CPU性能和程序性能緊密地聯(lián)系起來(lái)是本版的一個(gè)新增內(nèi)容。另外,本版對(duì)軟硬件的討論更加深入,作者展示了軟硬件部件如何影響程序的性能,并在光盤中為側(cè)重硬件和側(cè)重軟件的讀者分別提供了相關(guān)資料。隨書光盤內(nèi)容非常豐富,不僅包括各種配套教學(xué)資源,還提供了HDL模擬器、MIPS模擬器以及FPGA設(shè)計(jì)工具等軟件。本書適合作為高等院校相關(guān)專業(yè)的本科生和研究生的教材,對(duì)廣大技術(shù)人員也有很高的實(shí)際參考價(jià)值。

作者簡(jiǎn)介

  David A. Patterson,加州大學(xué)伯克利分校計(jì)算機(jī)科學(xué)系教授,美國(guó)國(guó)家工程研究院院士,IEEE和ACM會(huì)員,曾因成功的啟發(fā)式教育方法被IEEE授予James H.Mulligan,Jr.教育獎(jiǎng)?wù)?。他因?yàn)閷?duì)RISC技術(shù)的貢獻(xiàn)而榮獲1995年IEEE技術(shù)成就獎(jiǎng)。在RAID技術(shù)方面的成就為他贏得了1999年IEEE Reynold Johnson信息存儲(chǔ)獎(jiǎng)。2000年他和John L.Hennessy分享了馮·諾伊曼獎(jiǎng)。

圖書目錄

出版者的話
專家指導(dǎo)委員會(huì)
譯者序
前言
第1章 計(jì)算機(jī)概念和技術(shù)
1.1 概述
1.2 程序的表象之下
1.3 打開計(jì)算機(jī)的機(jī)箱
1.4 實(shí)例:制造Pentium 4芯片
1.5 謬誤和陷阱
1.6 結(jié)論
1.7 歷史回顧和深入閱讀
1.8 習(xí)題
現(xiàn)實(shí)世界中的計(jì)算機(jī):信息技術(shù)在非IT領(lǐng)域的40億產(chǎn)值
第2章 計(jì)算機(jī)指令
2.1 概述
2.2 計(jì)算機(jī)硬件的操作
2.3 計(jì)算機(jī)硬件的操作數(shù)
2.4 計(jì)算機(jī)中指令的表示
2.5 邏輯運(yùn)算
2.6 分支指令
2.7 計(jì)算機(jī)硬件的過(guò)程支持
2.8 人機(jī)交互
2.9 對(duì)32位立即數(shù)的MIPS編址和尋址
2.10 程序的翻譯和啟動(dòng)運(yùn)行
2.11 編譯器如何優(yōu)化
2.12 編譯器如何工作初探
2.13 以一個(gè)C程序的排序?yàn)槔?br />2.14 面向?qū)ο笳Z(yǔ)言的實(shí)現(xiàn)
2.15 數(shù)組與指針
2.16 實(shí)例:IA-32指令
2.17 謬誤和陷阱
2.18 結(jié)論
2.19 歷史回顧和深入閱讀
2.20 習(xí)題
現(xiàn)實(shí)世界中的計(jì)算機(jī):用數(shù)據(jù)拯救我們的環(huán)境
第3章 計(jì)算機(jī)的算術(shù)運(yùn)算
3.1 概述
3.2 有符號(hào)數(shù)與無(wú)符號(hào)數(shù)
3.3 加法與減法
3.4 乘法
3.5 除法
3.6 浮點(diǎn)運(yùn)算
3.7 實(shí)例:IA-32中的浮點(diǎn)部件
3.8 謬誤和陷阱
3.9 結(jié)論
3.10 歷史回顧和深入閱讀
3.11 習(xí)題
現(xiàn)實(shí)世界中的計(jì)算機(jī):重建古代世界
第4章 評(píng)估和理解性能
4.1 概述
4.2 CPU的性能和影響因素
4.3 性能評(píng)估
4.4 實(shí)例:兩個(gè)SPEC基準(zhǔn)測(cè)試以及新型Intel處理器的性能評(píng)價(jià)
4.5 謬誤和陷阱
4.6 結(jié)論
4.7 歷史回顧和深入閱讀
4.8 習(xí)題
現(xiàn)實(shí)世界中的計(jì)算機(jī):使交通工具更快更安全
第5章 處理器
5.1 概述
5.2 邏輯設(shè)計(jì)規(guī)則
5.3 數(shù)據(jù)通路的建立
5.4 一個(gè)簡(jiǎn)單的實(shí)現(xiàn)方案
5.5 多周期實(shí)現(xiàn)方案
5.6 異常
5.7 微程序設(shè)計(jì):簡(jiǎn)化控制設(shè)計(jì)
5.8 使用硬件描述語(yǔ)言進(jìn)行數(shù)字設(shè)計(jì)概述
5.9 實(shí)例:近期的:Pentium處理器的實(shí)現(xiàn)結(jié)構(gòu)
5.10 廖誤和陷阱
5.11 結(jié)論
5.12 歷史回顧和深入閱讀
5.13 習(xí)題
現(xiàn)實(shí)世界中的計(jì)算機(jī):助力殘障人士
第6章 利用流水線提高性能
第7章 層次結(jié)構(gòu)的存儲(chǔ)器
第8章 存儲(chǔ)器、網(wǎng)絡(luò)和其他外圍設(shè)備
第9章 多處理器和集群
附錄A 匯編器、鏈接器和SPIM模擬器
附錄B 邏輯設(shè)計(jì)基礎(chǔ)
附錄C 控制器的硬件實(shí)現(xiàn)
附錄D 桌面計(jì)算機(jī)、服務(wù)器和嵌入式計(jì)算機(jī)上的RISC體系結(jié)構(gòu)綜述

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)