注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機(jī)/網(wǎng)絡(luò)計算機(jī)組織與體系結(jié)構(gòu)模擬電路版圖的藝術(shù)(英文版第二版)

模擬電路版圖的藝術(shù)(英文版第二版)

模擬電路版圖的藝術(shù)(英文版第二版)

定 價:¥68.00

作 者: (美)Alan Hastings
出版社: 電子工業(yè)出版社
叢編項: 國外電子與通信教材系列
標(biāo) 簽: 影印版 計算機(jī)組織與體系結(jié)構(gòu)

ISBN: 9787302141426 出版時間: 2006-08-01 包裝:
開本: 787*1092 1/16 頁數(shù): 字?jǐn)?shù):  

內(nèi)容簡介

  作者Alan Hastings具有淵博的集成電路版圖設(shè)計知識和豐富的實(shí)踐經(jīng)驗(yàn)。本書以實(shí)用和權(quán)威性的觀點(diǎn)全面論述了模擬集成電路版圖設(shè)計中所涉及的各種問題及目前的最新研究成果。書中介紹了半導(dǎo)體器件物理與工藝、失效機(jī)理等內(nèi)容;基于模擬集成電路設(shè)計所采用的3種基本工藝:標(biāo)準(zhǔn)雙極工藝、CMOS硅柵工藝和BiCMOS工藝,重點(diǎn)探討了無源器件的設(shè)計與匹配性問題,二極管設(shè)計,雙極型晶體管和場效應(yīng)晶體管的設(shè)計與應(yīng)用,以及某些專門領(lǐng)域的內(nèi)容,包括器件合并、保護(hù)環(huán)、焊盤制作、單層連接、ESD結(jié)構(gòu)等;最后介紹了有關(guān)芯片版圖的布局布線知識。

作者簡介

暫缺《模擬電路版圖的藝術(shù)(英文版第二版)》作者簡介

圖書目錄

1 Device Physics.  
1.1 Semiconductors  
1.2 PN Junctions  
1.3 Bipolar Junction Transistors  
1.4 MOS Transistors  
1.5 JFET Transistors  
1.6 Summary  
1.7 Exercises  
2 Semiconductor Fabrication  
2.1 Silicon Manufacture  
2.2 Photolithography  
2.3 Oxide Growth and Removal  
2.4 Diffusion and Ion Implantation  
2.5 Silicon Deposition and Etching  
2.6 Metallization  
2.7 Assembly  
2.8 Summary  
2.9 Exercises  
3 Representative Processes  
3.1 Standard Bipolar  
3.2 Polysilicon-Gate CMOS  
3.3 Analog BiCMOS  
3.4 Summary  
3.5 Exercises  
4 Failure Me hanisms  
4.1 Electrical Overstress  
4.2 Contamination  
4.3 Surface Effects  
4.4 Parasitics  
4.5 Summary  
4.6 Exercises  
5 Resistors  
5.1 Resistivity and Sheet Resistance  
5.2 Resistor Layout  
5.3 Resistor Variability  
5.4 Resistor Parasitics  
5.5 Comparison of Available Resistors  
5.6 Adjusting Resistor Values  
5.7 Summary  
5.8 Exercises  
6 Capacitors and Inductors  
6.1 Capacitance  
6.2 Inductance  
6.3 Summary  
6.4 Exercises  
7 Matching of Resistorscand Capacitors  
7.1 Measuring Mismatch  
7.2 Causes of Mismatch  
7.3 Rules for Device Matching  
7.4 Summary  
7.5 Exercises  
8 Bipolar Transistors..  
8.1 Topicscin Bipolar Transistor Operation  
8.2 Standard Bipolar Small-Signal Transistors  
8.3 CMOS and BiCMOS Small-Signal Bipolar Transistors  
8.4 Summary  
8.5 Exercises  
9 Applications of Bipolar Transistors  
9.1 Power Bipolar Transistors  
9.2 Matching Bipolar Transistors  
9.3 Rulescfor Bipolar Transistor Matching  
9.4 Summary  
9.5 Exercises  
10 Diodes  
10.1 Diodescin Standard Bipolar  
10.2 Diodescin CMOS and BiCMOS Processes  
10.3 Matching Diodes  
10.4 Summary  
10.5 Exercises  
11 Field-Effect Transistors  
11.1 Topicscin MOS Transistor Operation  
11.2 Constru ting CMOS Transistors  
11.3 Floating-Gate Transistors  
11.4 The JFET Transistor  
11.5 Summary  
11.6 Exercises  
12 Applications of MOS Transistors  
12.1 Extended-Voltage Transistors  
12.2 Power MOS Transistors  
12.3 MOS Transistor Matching  
12.4 Rules for MOS Transistor Matching  
12.5 Summary  
12.6 Exercises  
13 Special Topics  
13.1 Merged Devices  
13.2 Guard Rings  
13.3 Single-level Interconnection  
13.4 Constructing the Padring  
13.5 ESD Struc tures  
13.6 Exercises  
14 Assembling the Die  
14.1 Die Planning  
14.2 Floorplanning  
14.3 Top-Level Interconnection  
14.4 Conclusion  
14.5 Exercises  
Appendices  
A. Table of A ronyms Used in the Text  
B. The Miller Indices of a Cubi Crystal  
C. Sample Layout Rules  
D. Mathematical Derivations  
E. Sources for Layout Editor Software  
Index

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號