注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)工業(yè)技術(shù)自動(dòng)化技術(shù)、計(jì)算技術(shù)數(shù)字電路的仿真與驗(yàn)證

數(shù)字電路的仿真與驗(yàn)證

數(shù)字電路的仿真與驗(yàn)證

定 價(jià):¥32.00

作 者: 潘中良
出版社: 國(guó)防工業(yè)出版社
叢編項(xiàng):
標(biāo) 簽: 數(shù)字電路

ISBN: 9787118047196 出版時(shí)間: 2006-10-01 包裝: 平裝
開本: 16 頁(yè)數(shù): 249 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  在數(shù)字電路的設(shè)計(jì)過(guò)程中,仿真與驗(yàn)證是一個(gè)重要的環(huán)節(jié),它能檢查所設(shè)計(jì)的電路是否符合要求。本書系統(tǒng)介紹了數(shù)字電路仿真與驗(yàn)證的原理與主要方法。全書共11章,內(nèi)容包括:VLSI設(shè)計(jì)的方法與基本流程;電路的邏輯功能模型、結(jié)構(gòu)模型、層次模型等的建立方法;數(shù)字電路的邏輯仿真、高層次仿真、開關(guān)級(jí)仿真;模型檢驗(yàn);組合電路驗(yàn)證;時(shí)序電路驗(yàn)證;系統(tǒng)芯片SOC的驗(yàn)證;對(duì)邏輯布爾函數(shù)或邏輯電路進(jìn)行有效表示與操作的二元判定圖BDD的結(jié)構(gòu)、性質(zhì)及其在電路的綜合、驗(yàn)證中的應(yīng)用。. 本書可作為電子、計(jì)算機(jī)、通信等專業(yè)高年級(jí)本科生和研究生的教材,也適合于從事數(shù)字系統(tǒng)設(shè)計(jì)、測(cè)試和維護(hù)的技術(shù)人員作為參考書。...

作者簡(jiǎn)介

  作者:潘中良潘中良博士,教授。1966年生于重慶萬(wàn)縣。1991年于清華大學(xué)畢業(yè)獲碩士學(xué)位。1997年于電子科技大學(xué)(成都)畢業(yè),獲電路與系統(tǒng)專業(yè)博士學(xué)位。1998年至1999年為中山大學(xué)博士后。主持或參加了國(guó)家自然科學(xué)基金項(xiàng)目、國(guó)家八五重點(diǎn)科技攻關(guān)項(xiàng)目以及省部級(jí)科研項(xiàng)目等多項(xiàng)。在國(guó)內(nèi)外學(xué)術(shù)期刊與國(guó)際會(huì)議上以第一作者發(fā)表學(xué)術(shù)論文50余篇,其中有20余篇被三大檢索系統(tǒng)收錄。主要從事大規(guī)模集成電路的設(shè)計(jì)與測(cè)試、嵌入式系統(tǒng)設(shè)計(jì)、計(jì)算機(jī)應(yīng)用等方面的科研與教學(xué)工作。...

圖書目錄

第1章 緒論
 1.1 數(shù)字集成電路的設(shè)計(jì)流程
1.2 數(shù)字集成電路的設(shè)計(jì)方式
1.2.1 自上而下的設(shè)計(jì)和自下而上的設(shè)計(jì)
1.2.2 基于單元與基于平臺(tái)的設(shè)計(jì)
1.2.3 芯片的正向設(shè)計(jì)
1.3 系統(tǒng)芯片的設(shè)計(jì)
1.4 電路設(shè)計(jì)的仿真與驗(yàn)證
1.4.1 仿真的層次
1.4.2 形式驗(yàn)證
第2章 電路模型
2.1 電路模型的相關(guān)概念
2.1.1 數(shù)字系統(tǒng)的抽象級(jí)
2.1.2 功能與結(jié)構(gòu)模型
2.2 在邏輯級(jí)的功能模型
2.2.1 真值表和立方體
2.2.2 邏輯函數(shù)的二元判定圖表示
2.2.3 功能模型的程序描述
2.3 在寄存器級(jí)的功能模型
2.3.1 寄存器傳輸語(yǔ)言的結(jié)構(gòu)
2.3.2 RTL中的時(shí)序模型
2.3.3 內(nèi)部RTL模型
2.4 結(jié)構(gòu)模型
2.4.1 結(jié)構(gòu)模型的外部表示
2.4.2 結(jié)構(gòu)模型的性質(zhì)
2.4.3 結(jié)構(gòu)模型的內(nèi)部表示
2.5 模型的層次
第3章 電的邏輯仿真
3.1 仿真的原理
3.2 編譯仿真與事件驅(qū)動(dòng)仿真
3.2.1 編譯仿真
3.2.2 事件驅(qū)動(dòng)仿真
3.3 元件延遲與冒險(xiǎn)檢測(cè)
3.3.1 元件輸出值的計(jì)算
3.3.2 延遲模型
3.3.3 冒險(xiǎn)檢測(cè)
3.4 門級(jí)事件驅(qū)動(dòng)仿真
第4章 高層次仿具及工具軟件
4.1 功能仿真
4.1.1 功能仿真的類型
4.1.2 功能仿真的途徑
4.2 高層次仿真
4.2.1 VHDL語(yǔ)言的基本結(jié)構(gòu)
4.2.2 VHDL仿真系統(tǒng)的結(jié)構(gòu)
4.2.3 VHDL內(nèi)部模型的建立
4.2.4 VHDL仿真算法
4.3 仿真工具軟件ModelSim
4.3.1 ModelSim仿真軟件的特點(diǎn)
4.3.2 使用ModelSim進(jìn)行設(shè)計(jì)仿真
第5章 電路的開關(guān)級(jí)仿真
5.1 開關(guān)級(jí)網(wǎng)絡(luò)
5.2 穩(wěn)態(tài)響應(yīng)
5.2.1 布爾節(jié)點(diǎn)和晶體管狀態(tài)
5.2.2 三元狀態(tài)
5.3 穩(wěn)態(tài)響應(yīng)的分析
5.4 穩(wěn)態(tài)響應(yīng)的代數(shù)表示
5.4.1 有關(guān)根路徑的一種代數(shù)
5.4.2 從路徑到方程
5.4.3 不動(dòng)點(diǎn)方程的形式
5.4.4 不動(dòng)點(diǎn)方和的例子
5.5 仿真方程的求解
5.5.1 求解稀疏方程的不動(dòng)點(diǎn)
5.5.2 基于增量的解方法
5.6 仿真程序
5.7 基于級(jí)的仿真
5.7.1 估計(jì)一個(gè)組的穩(wěn)定狀態(tài)
5.7.2 節(jié)點(diǎn)的信息量
5.7.3 節(jié)點(diǎn)信息量的迭代估計(jì)
5.7.4 仿真時(shí)的電路結(jié)構(gòu)分析
第6章 模型檢驗(yàn)
6.1 驗(yàn)證的建模
6.2 計(jì)算樹邏輯的語(yǔ)法
6.3 計(jì)算樹邏輯的語(yǔ)義
6.4 CTL公式間的等價(jià)性
6.5 CTL驗(yàn)證的例子——進(jìn)程互斥
……
第7章 二元判定圖的結(jié)構(gòu)
第8章 二元判定圖的性質(zhì)與應(yīng)用
第9章 組合電路驗(yàn)證
第10章 時(shí)序電路驗(yàn)證
第11章 系統(tǒng)芯片SOC的驗(yàn)證
附錄 名詞縮寫表
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)