注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)工業(yè)技術(shù)無(wú)線電電子學(xué)、電信技術(shù)數(shù)字電子技術(shù)

數(shù)字電子技術(shù)

數(shù)字電子技術(shù)

定 價(jià):¥18.70

作 者: 黃潔
出版社: 高等教育出版社
叢編項(xiàng): 銀領(lǐng)工程系列
標(biāo) 簽: 數(shù)字電子技術(shù)

ISBN: 9787040195910 出版時(shí)間: 2006-06-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 141 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《數(shù)字電子技術(shù)》共分7章,內(nèi)容包括數(shù)字邏輯基礎(chǔ)、邏輯門電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、D/A與A/D轉(zhuǎn)換以及大規(guī)模數(shù)字集成電路等。每章都有實(shí)訓(xùn)項(xiàng)目、本章小結(jié)、基本概念題及練習(xí)題。為培養(yǎng)高職高專學(xué)生的實(shí)際動(dòng)手能力,本教材還在有關(guān)章節(jié)特別編有數(shù)字電路應(yīng)用與故障診斷內(nèi)容。為滿足廣大師生學(xué)習(xí)該課程的需要,本書還配有與教材配套的電子教案?!稊?shù)字電子技術(shù)》緊密結(jié)合高職高專特點(diǎn),突出應(yīng)用性、針對(duì)性。淡化電路內(nèi)部結(jié)構(gòu)和工作原理,敘述上深入淺出、通俗易懂,注重培養(yǎng)學(xué)生的實(shí)際應(yīng)用能力?!稊?shù)字電子技術(shù)》可作為高等職業(yè)院校、高等??圃盒!⒊扇烁咝?、民辦高校及本科院校舉辦的二級(jí)職業(yè)技術(shù)學(xué)院電氣電子、信息自動(dòng)化、機(jī)電一體化及相關(guān)專業(yè)的教學(xué)用書,也適用于五年制高職、中職相關(guān)專業(yè),并可作為社會(huì)從業(yè)人士的業(yè)務(wù)參考書及培訓(xùn)用書。

作者簡(jiǎn)介

暫缺《數(shù)字電子技術(shù)》作者簡(jiǎn)介

圖書目錄

第1章 數(shù)字邏輯基礎(chǔ)
要求、知識(shí)點(diǎn)、重點(diǎn)和難點(diǎn)
1.1數(shù)字信號(hào)及數(shù)字電路的基本概念
1.1.1數(shù)字信號(hào)與數(shù)字電路
1.1.2數(shù)制與數(shù)制的轉(zhuǎn)換
1.1.3常用的二進(jìn)制代碼
1.2邏輯代數(shù)基礎(chǔ)
1.2.1邏輯關(guān)系
1.2.2三種基本邏輯函數(shù)
1.2.3復(fù)合邏輯函數(shù)
1.2.4邏輯代數(shù)
1.3邏輯函數(shù)的化簡(jiǎn)
1.3.1邏輯函數(shù)的公式化簡(jiǎn)法
1.3.2邏輯函數(shù)的卡諾圖表示
1.3.3邏輯函數(shù)的卡諾圖化簡(jiǎn)法
本章小結(jié)
實(shí)訓(xùn)項(xiàng)目 實(shí)訓(xùn)一 信號(hào)燈的邏輯控制
本章習(xí)題
第2章 邏輯門電路
要求、知識(shí)點(diǎn)、重點(diǎn)和難點(diǎn)
2.1基本邏輯門電路
2.2集成門電路
2.2.1TTL集成邏輯門
2.2.2CMOS集成邏輯門
2.2.3TTL和CMOS邏輯門的使用及注意事項(xiàng)
2.3邏輯門的故障診斷
2.3.1邏輯探針
2.3.2邏輯門的故障診斷
本章小結(jié)
實(shí)訓(xùn)項(xiàng)目 實(shí)訓(xùn)二 裁判判決器電路
本章習(xí)題
第3章 組合邏輯電路
要求、知識(shí)點(diǎn)、重點(diǎn)和難點(diǎn)
3.1組合邏輯電路的分析與設(shè)計(jì)
3.1.1組合邏輯電路的分析
3.1.2組合邏輯電路的設(shè)計(jì)
3.2常用的組合邏輯電路
3.2.1編碼器
3.2.2譯碼器
3.2.3數(shù)據(jù)選擇器及數(shù)據(jù)分配器
3.2.4算術(shù)運(yùn)算電路
3.2.5數(shù)值比較器
3.3MSI組合邏輯器件應(yīng)用舉例
3.3.1編碼器的應(yīng)用
3.3.2譯碼器的應(yīng)用
3.3.3數(shù)據(jù)選擇器的應(yīng)用
3.3.4全加器的應(yīng)用
3.4組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象
3.4.1競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象及其產(chǎn)生原因
3.4.2冒險(xiǎn)現(xiàn)象的消除
本章小結(jié)
實(shí)訓(xùn)項(xiàng)目 實(shí)訓(xùn)三 編/譯碼及數(shù)碼
顯示
本章習(xí)題
第4章 觸發(fā)器
要求、知識(shí)點(diǎn)、重點(diǎn)和難點(diǎn)
4.1RS觸發(fā)器
4.1.1基本RS觸發(fā)器
4.1.2同步RS觸發(fā)器
4.1.3主從Rs觸發(fā)器
4.2JK觸發(fā)器、T(T)觸發(fā)器、D觸發(fā)器
4.2.1JK觸發(fā)器、T(T)觸發(fā)器
4.2.2D觸發(fā)器
4.3觸發(fā)器邏輯功能的互換
4.4觸發(fā)器應(yīng)用舉例
4.4.1觸發(fā)器組成555定時(shí)器
4.4.2555定時(shí)器構(gòu)成單穩(wěn)態(tài)觸發(fā)器
4.4.3555定時(shí)器構(gòu)成多諧振蕩器
4.4.4555定時(shí)器構(gòu)成施密特觸發(fā)器
4.4.5觸發(fā)器故障診斷
本章小結(jié)
實(shí)訓(xùn)項(xiàng)目 實(shí)訓(xùn)四 搶答器
本章習(xí)題
第5章 時(shí)序邏輯電路
要求、知識(shí)點(diǎn)、重點(diǎn)和難點(diǎn)
5.1時(shí)序邏輯電路的分析
5.1.1時(shí)序邏輯電路的特點(diǎn)
5.1.2時(shí)序邏輯電路的分析方法
5.2寄存器
5.2.1寄存器功能及使用方法
5.2.2寄存器應(yīng)用舉例
5.3計(jì)數(shù)器
5.3.1計(jì)數(shù)器的功能、分類和基本原理
5.3.2二進(jìn)制計(jì)數(shù)器
5.3.3十進(jìn)制計(jì)數(shù)器
5.3.4Ⅳ進(jìn)制計(jì)數(shù)器
5.3.5計(jì)數(shù)器應(yīng)用舉例
5.3.6計(jì)數(shù)器的故障診斷
本章小結(jié)
實(shí)訓(xùn)項(xiàng)目 實(shí)訓(xùn)五 計(jì)數(shù)顯示器
本章習(xí)題
第6章 D/A與A/D轉(zhuǎn)換
要求、知識(shí)點(diǎn)、重點(diǎn)和難點(diǎn)
6.1概述
6.2D/A轉(zhuǎn)換器
6.2.1概述
6.2.2倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器
6.2.3集成D/A轉(zhuǎn)換器舉例
6.2.4D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo)
6.3A/D轉(zhuǎn)換器
6.3.1A/D轉(zhuǎn)換的基本原理
6.3.2A/D轉(zhuǎn)換器的類型
6.3.3集成A/D轉(zhuǎn)換器舉例
6.3.4A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo)
本章小結(jié)
實(shí)訓(xùn)項(xiàng)目 實(shí)訓(xùn)六 D/A轉(zhuǎn)換器及其應(yīng)用
本章習(xí)題
第7章 大規(guī)模數(shù)字集成電路
要求、知識(shí)點(diǎn)、重點(diǎn)和難點(diǎn)
7.1概述
7.2只讀存儲(chǔ)器ROM
7.2.1固定ROM
7.2.2可編程PROM
7.2.3可擦除可編程EPROM、E2PROM
7.3隨機(jī)存取存儲(chǔ)器RAM
7.3.1RAM的電路結(jié)構(gòu)
7.3.2RAM存儲(chǔ)單元
7.3.3RAM存儲(chǔ)容量的擴(kuò)展
7.4可編程邏輯器件PLD簡(jiǎn)介
7.4.1可編程邏輯陣列PLA
7.4.2可編程陣列邏輯PAL
7.4.3通用陣列邏輯GAL
本章小結(jié)
實(shí)訓(xùn)項(xiàng)目 實(shí)訓(xùn)七 EPROM的固化與擦除
本章習(xí)題
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)