注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)教育/教材/教輔教輔大學(xué)教輔計(jì)算機(jī)電路基礎(chǔ)

計(jì)算機(jī)電路基礎(chǔ)

計(jì)算機(jī)電路基礎(chǔ)

定 價(jià):¥24.50

作 者: 魏淑桃
出版社: 高等教育出版社
叢編項(xiàng): 21世紀(jì)高等學(xué)校應(yīng)用型教材
標(biāo) 簽: 電路設(shè)計(jì)

ISBN: 9787040175585 出版時(shí)間: 2001-01-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 283 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《計(jì)算機(jī)電路基礎(chǔ)》內(nèi)容以計(jì)算機(jī)專(zhuān)業(yè)為主,適當(dāng)兼顧相近的電子類(lèi)、電商類(lèi)等電類(lèi)相關(guān)專(zhuān)業(yè)的教學(xué)要求,主要介紹了電路分析、模擬電子技術(shù)基礎(chǔ)和數(shù)字電子技術(shù)基礎(chǔ)課程的基本內(nèi)容。內(nèi)容包括:電路分析基礎(chǔ)、半導(dǎo)體器件基礎(chǔ)、基本放大電路、集成運(yùn)算放大器及信號(hào)處理電路、數(shù)字邏輯基礎(chǔ)、邏輯門(mén)電路、組合邏輯電路、集成觸發(fā)器、時(shí)序邏輯電路、存儲(chǔ)器和可編程邏輯器件。在介紹基礎(chǔ)知識(shí)和理論的同時(shí),兼顧了基本技能訓(xùn)練和新器件、新知識(shí)?!队?jì)算機(jī)電路基礎(chǔ)》以夠用為度,重點(diǎn)放在應(yīng)用上,適合作為計(jì)算機(jī)專(zhuān)業(yè)和電子信息類(lèi)相業(yè)的教材,也可作為非電類(lèi)專(zhuān)業(yè)的相關(guān)課程教材或參考書(shū)。對(duì)于專(zhuān)業(yè)技術(shù)人員,也是一本很好的參考書(shū)。

作者簡(jiǎn)介

暫缺《計(jì)算機(jī)電路基礎(chǔ)》作者簡(jiǎn)介

圖書(shū)目錄

第1章 電路分析基礎(chǔ)/1
1.1 電路、電流、電壓、電功率/1
1.1.1 電路和電路模型/1
1.1.2 電流和電流的參考方向/3
1.1.3 電壓和電位/3
1.1.4 電壓和電流的關(guān)聯(lián)參考方向/4
1.1.5 功率與電能/4
1.1.6 常用元件介紹/5
1.2 電壓源、電流源及其等效變換/9
1.2.1 電壓源/9
1.2.2 電流源/10
1.2.3 電壓源與電流源的等效變換/11
1.3 電路基本分析方法/14
1.3.1 基爾霍夫定律/14
1.3.2 電阻的串聯(lián)及并聯(lián)/16
1.3.3 支路電流法/18
1.3.4 結(jié)點(diǎn)電壓法/20
1.3.5 疊加定理/21
1.3.6 等效電源定理/22
本章小結(jié)/25
習(xí)題一/25

第2章 半導(dǎo)體器件基礎(chǔ)/29
2.1 半導(dǎo)體基礎(chǔ)知識(shí)/29
2.1.1 半導(dǎo)體及其特點(diǎn)/29
2.1.2 本征半導(dǎo)體/29
2.1.3 N型半導(dǎo)體/31
2.1.4 P型半導(dǎo)體/32
2.2 PN結(jié)與半導(dǎo)體二極管/32
2.2.1 PN結(jié)的形成/32
2.2.2 PN結(jié)的單向?qū)щ娦?33
2.2.3 PN結(jié)電容/34
2.2.4 半導(dǎo)體二極管的基本結(jié)構(gòu)/35
2.2.5 二極管的伏安特性/35
2.2.6 二極管的主要參數(shù)/36
2.2.7 二極管的等效電路及應(yīng)用/37
2.2.8 特種二極管/37
2.3 半導(dǎo)體三極管/38
2.3.1 半導(dǎo)體三極管的基本結(jié)構(gòu)/38
2.3.2 三極管的電流放大原理/39
2.3.3 三極管的伏安特性曲線/40
2.3.4 三極管的主要參數(shù)/42
2.3.5 三極管的等效電路及應(yīng)用/45
2.3.6 特種三極管/46
2.4 場(chǎng)效應(yīng)管/46
2.4.1 N溝道增強(qiáng)型絕緣柵場(chǎng)效應(yīng)管的結(jié)構(gòu)和工作原理/47
2.4.2 N溝道增強(qiáng)型絕緣柵場(chǎng)效應(yīng)管的伏安特性和主要參數(shù)/47
2.4.3 MOS管的四種基本類(lèi)型及其特點(diǎn)/49
2.4.4 結(jié)型場(chǎng)效應(yīng)管的結(jié)構(gòu)和工作原理/49
2.4.5 結(jié)型場(chǎng)效應(yīng)管的特性曲線/51
本章小結(jié)/52
習(xí)題二/53

第3章 基本放大電路/55
3.1 三極管放大電路基礎(chǔ)/55
3.1.1 放大電路的基本概念和指標(biāo)/55
3.1.2 共發(fā)射極放大電路的組成/56
3.1.3 共發(fā)射極放大電路的分析方法/57
3.2 工作點(diǎn)穩(wěn)定的放大電路/58
3.2.1 溫度對(duì)放大電路的影響/58
3.2.2 工作點(diǎn)穩(wěn)定的放大電路/59
3.3 射極輸出器/61
3.3.1 射極輸出器的組成/61
3.3.2 射極輸出器的分析/61
3.4 場(chǎng)效應(yīng)管放大電路/63
3.4.1 場(chǎng)效應(yīng)管的微變等效電路/64
3.4.2 場(chǎng)效應(yīng)管共源極放大電路/64
3.5 多級(jí)放大電路/66
3.5.1 阻容耦合/66
3.5.2 直接耦合/67
3.5.3 放大電路的頻率特性/67
3.6 差分放大電路/68
3.6.1 基本差分放大電路/68
3.6.2 具有射極公共電阻的差分放大電路(雙電源長(zhǎng)尾式差放)/70
3.6.3 恒流源式差放電路/71
3.7 功率放大電路/72
3.7.1 功率放大電路概述/72
3.7.2 功率放大電路的特殊問(wèn)題/72
3.7.3 典型功率放大電路的分析/73
3.8 負(fù)反饋放大電路/75
3.8.1 負(fù)反饋放大的一般概念/75
3.8.2 負(fù)反饋放大電路的分析方法77
3.8.3 負(fù)反饋對(duì)放大電路的影響/80
本章小結(jié)/81
習(xí)題三/81

第4章 集成運(yùn)算放大器及信號(hào)處理電路/84
4.1 集成運(yùn)算放大器的基本概念/84
4.1.1 集成運(yùn)算放大器的指標(biāo)/84
4.1.2 集成運(yùn)算放大器在線性狀態(tài)下工作/85
4.1.3 集成運(yùn)算放大器在非線性狀態(tài)下工作/86
4.2 集成運(yùn)算放大器的線性應(yīng)用/87
4.2.1 反相比例運(yùn)算電路/87
4.2.2 同相比例運(yùn)算電路/88
4.2.3 差動(dòng)比例運(yùn)算電路/89
4.2.4 反相輸入求和電路/89
4.2.5 同相輸入求和電路/90
4.2.6 數(shù)據(jù)運(yùn)算放大電路/92
4.2.7 積分和微分電路/94
4.3 濾波的概念和基本濾波電路/96
4.3.1 濾波電路的作用和分類(lèi)/96
4.3.2 低通濾波器(LPF)/96
4.3.3 高通濾波器(HPF)/98
4.3.4 帶通濾波器(BPF)/98
4.3.5 帶阻濾波器(BEF)/99
4.4 電壓比較電路/100
4.4.1 過(guò)零比較電路/101
4.4.2 單限比較電路/102
4.4.3 滯回比較電路/103
4.4.4 雙限比較電路/104
4.4.5 集成電壓比較器/105
本章小結(jié)/106
習(xí)題四/107

第5章 數(shù)字邏輯基礎(chǔ)/110
5.1 數(shù)制與碼制/110
5.1.1 進(jìn)位計(jì)數(shù)制/110
5.1.2 進(jìn)位計(jì)數(shù)制的相互轉(zhuǎn)換/111
5.1.3 二進(jìn)制編碼/114
5.2 邏輯函數(shù)/115
5.2.1 邏輯函數(shù)的基本概念/115
5.2.2 正、負(fù)邏輯的概念/118
5.3 布爾代數(shù)/118
5.3.1 布爾代數(shù)的基本公式/119
5.3.2 布爾代數(shù)的基本定理/119
5.3.3 利用布爾代數(shù)化簡(jiǎn)邏輯函數(shù)/120
5.4 卡諾圖/122
5.4.1 邏輯函數(shù)的最小項(xiàng)表達(dá)式/122
5.4.2 卡諾圖的結(jié)構(gòu)與特點(diǎn)/124
5.4.3 利用卡諾圖化簡(jiǎn)邏輯函數(shù)/128
5.5 具有約束的邏輯函數(shù)/130
5.5.1 約束的概念/130
5.5.2 具有約束的邏輯函數(shù)的化簡(jiǎn)/132
5.6 邏輯函數(shù)的表示方法及相互轉(zhuǎn)換135
5.6.1 表示方法/135
5.6.2 轉(zhuǎn)換方法/137
本章小結(jié)/139
習(xí)題五/139

第6章 邏輯門(mén)電路/144
6.1 概述/144
6.2 分立元件邏輯門(mén)電路/145
6.2.1 二極管與門(mén)和或門(mén)/145
6.2.2 三極管非門(mén)/147
6.3 CMOS集成邏輯門(mén)電路/149
6.3.1 CMOS反相器/149
6.3.2 CMOS與非門(mén)和或非門(mén)/155
6.3.3 CMOS與或非門(mén)/158
6.3.4 CMOS異或門(mén)/158
6.3.5 CMOS傳輸門(mén)/159
6.3.6 CMOS三態(tài)門(mén)/160
6.3.7 CMOS漏極開(kāi)路門(mén)(OD門(mén))/161
6.3.8 CMOS門(mén)電路輸入特性/162
6.4 TTL集成邏輯門(mén)電路/162
6.4.1 TTL反相器/162
6.4.2 TTL與非門(mén)/163
6.4.3 TTL或非門(mén)/164
6.4.4 TTL與門(mén)、或門(mén)及與或非門(mén)/165
6.4.5 TTL異或門(mén)/165
6.4.6 TTL集電極開(kāi)路門(mén)(OC門(mén))/165
6.4.7 輸出三態(tài)門(mén)/166
6.4.8 TTL集成邏輯門(mén)電路輸入負(fù)載特性/167
本章小結(jié)/167
習(xí)題六/168

第7章 組合邏輯電路/171
7.1 概述/171
7.2 組合邏輯電路的基本分析方法和設(shè)計(jì)方法/172
7.2.1 組合邏輯電路的基本分析方法/172
7.2.2 組合邏輯電路的基本設(shè)計(jì)方法/174
7.3 加法器和奇偶校驗(yàn)器/177
7.3.1 加法器/177
7.3.2 奇偶校驗(yàn)器/182
7.4 編碼器和譯碼器/184
7.4.1 編碼器/184
7.4.2 譯碼器/197
7.4.3 顯示譯碼器/205
7.5 數(shù)據(jù)選擇器和數(shù)據(jù)分配器/209
7.5.1 數(shù)據(jù)選擇器/209
7.5.2 數(shù)據(jù)分配器/213
7.6 用中、大規(guī)模集成電路實(shí)現(xiàn)組合邏輯電路/215
7.6.1 用數(shù)據(jù)選擇器實(shí)現(xiàn)組合邏輯電路/215
7.6.2 用譯碼器實(shí)現(xiàn)組合邏輯電路/221
本章小結(jié)/225
習(xí)題七/226

第8章 集成觸發(fā)器/230
8.1 觸發(fā)器的基本電路/230
8.1.1 基本RS觸發(fā)器/230
8.1.2 同步RS觸發(fā)器/232
8.2 主從RS觸發(fā)器/235
8.2.1 主從RS觸發(fā)器的工作原理/235
8.2.2 集成主從RS觸發(fā)器/236
8.3 主從JK觸發(fā)器和邊沿JK觸發(fā)器/237
8.3.1 主從JK觸發(fā)器/237
8.3.2 邊沿JK觸發(fā)器/239
8.4 邊沿D觸發(fā)器/241
8.4.1 內(nèi)部結(jié)構(gòu)/241
8.4.2 工作原理和邏輯功能/241
8.5 觸發(fā)器的功能分類(lèi)及相互轉(zhuǎn)換/242
8.5.1 觸發(fā)器的功能分類(lèi)/242
8.5.2 不同類(lèi)型觸發(fā)器的相互轉(zhuǎn)換/247
8.6 觸發(fā)器的主要參數(shù)/252
8.6.1 靜態(tài)參數(shù)/252
8.6.2 動(dòng)態(tài)參數(shù)/252
本章小結(jié)/253
習(xí)題八/254

第9章 時(shí)序邏輯電路/257
9.1 時(shí)序邏輯電路的基本概念/257
9.1.1 時(shí)序邏輯電路/257
9.1.2 時(shí)序邏輯電路的描述方法/257
9.1.3 時(shí)序邏輯電路的種類(lèi)/258
9.2 時(shí)序邏輯電路的分析方法/258
9.2.1 同步時(shí)序邏輯電路的分析方法/258
9.2.2 異步時(shí)序邏輯電路的分析方法/263
9.3 時(shí)序邏輯電路的設(shè)計(jì)方法/265
9.3.1 時(shí)序邏輯電路的基本設(shè)計(jì)方法及一般步驟/265
9.3.2 設(shè)計(jì)舉例/267
9.4 寄存器、鎖存器和移位寄存器/271
9.4.1 寄存器/271
9.4.2 鎖存器/271
9.4.3 移位寄存器/272
9.4.4 常用集成電路介紹/275
9.5 計(jì)數(shù)器/279
9.5.1 同步計(jì)數(shù)器/280
9.5.2 異步計(jì)數(shù)器/285
本章小結(jié)/287
習(xí)題九/287

第10章 存儲(chǔ)器和可編程邏輯器件/290
10.1 概述/290
10.2 隨機(jī)存取存儲(chǔ)器/291
10.2.1 RAM的結(jié)構(gòu)及工作原理/291
10.2.2 存儲(chǔ)容量的擴(kuò)展/292
10.3 只讀存儲(chǔ)器/294
10.3.1 ROM的結(jié)構(gòu)及工作原理/294
10.3.2 EPROM和E2PROM/295
10.4 可編程邏輯器件PLD/296
10.4.1 PLD的基本結(jié)構(gòu)和分類(lèi)/296
10.4.2 可編程邏輯陣列PLA/297
10.4.3 可編程陣列邏輯PAL/297
10.4.4 通用陣列邏輯GAL/298
本章小結(jié)/299
習(xí)題十/300
參考文獻(xiàn)/301

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)