注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書教育/教材/教輔考試計(jì)算機(jī)考試CMOS集成電路圖版:概念、方法與工具

CMOS集成電路圖版:概念、方法與工具

CMOS集成電路圖版:概念、方法與工具

定 價(jià):¥29.00

作 者: (加)格雷(Clein, D.)著;鄧紅輝譯
出版社: 電子工業(yè)出版社
叢編項(xiàng): 國(guó)外電子與通信教材系列
標(biāo) 簽: 集成電路 設(shè)計(jì) 教材

ISBN: 9787121023033 出版時(shí)間: 2006-03-01 包裝: 平裝
開本: 16開 頁(yè)數(shù): 239 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

目前,隨著新的工具、平臺(tái)、方法和設(shè)計(jì)方式不斷涌現(xiàn)出來,設(shè)計(jì)工程師需要一本涉及尖端技術(shù)的完整的參考手冊(cè)和培訓(xùn)指南。大部分關(guān)于VLSI的教科書涵蓋了電路設(shè)計(jì)技術(shù)或者CAD工具的算法,但是沒有一本書廣泛地解釋了IC版圖設(shè)計(jì)所面臨的挑戰(zhàn)。本書不僅闡述了IC版圖設(shè)計(jì)的基礎(chǔ)知識(shí)和理論,也提供了一個(gè)有用的循序漸進(jìn)的過程,使得每個(gè)設(shè)計(jì)工程師的工作變得更輕松、更有效。本書以循序漸進(jìn)、深入淺出的方式,系統(tǒng)地介紹了CMOS集成電路版圖設(shè)計(jì)的基本概念、設(shè)計(jì)理念和各種方法技巧。全書共分10章,闡述了版圖設(shè)計(jì)技術(shù)的基本概念和設(shè)計(jì)理念,當(dāng)今流行的幾種基本設(shè)計(jì)流程,專用模塊的版圖設(shè)計(jì)技巧,版圖設(shè)計(jì)的高級(jí)技術(shù)和深層次概念,版圖設(shè)計(jì)的基本工具類型,工具的特性和典型用法。與其他IC設(shè)計(jì)教程相比,本書注重理論與工程實(shí)踐的結(jié)合,書中提供了大量實(shí)例來幫助讀者正確理解版圖設(shè)計(jì)的基本概念和關(guān)鍵設(shè)計(jì)理念,生動(dòng)形象,簡(jiǎn)明易懂,可讀性強(qiáng)。無論對(duì)版圖設(shè)計(jì)工程師,還是對(duì)電路設(shè)計(jì)工程師、CAD人員、學(xué)習(xí)IC設(shè)計(jì)的學(xué)生,本書都是一本非常不錯(cuò)的參考指南和培訓(xùn)教程。

作者簡(jiǎn)介

  DanClein是MOSAID技術(shù)公司半導(dǎo)體分部OC版圖設(shè)計(jì)經(jīng)理,他為設(shè)計(jì)人員做的內(nèi)部培訓(xùn)是加拿大這類教程中僅有的。

圖書目錄

第1章    緒論
    1.1    專業(yè)歷史
    1.2    什么是版圖設(shè)計(jì)
    1.3    IC設(shè)計(jì)流程
    第2章    電路圖基礎(chǔ)
    2.1    MOS晶體管:基本電路結(jié)構(gòu)
    2.2    邏輯門
    2.2.1    反相器
    2.2.2    兩輸入與非門(NAND)
    2.2.3    兩輸入或非門(NOR)
    2.2.4    復(fù)雜邏輯門
    2.3    傳輸門
    2.4    理解電路圖連接關(guān)系
    2.5    回顧基本電學(xué)定律
    2.5.1    歐姆定律
    2.5.2    基爾霍夫電流定律
    2.5.3    電阻
    2.5.4    電容
    2.5.5    延時(shí)計(jì)算
    第3章    版圖設(shè)計(jì)
    3.1    CMOS VLSI制造工藝簡(jiǎn)介
    3.2    分層和連接
    3.2.1    多邊形
    3.2.2    線形
    3.3    晶體管版圖簡(jiǎn)介
    3.3.1    基底連接
    3.3.2    導(dǎo)體和接觸孔
    3.3.3    反相器版圖
    3.4    工藝設(shè)計(jì)規(guī)則
    3.4.1    寬度規(guī)則
    3.4.2    間距規(guī)則
    3.4.3    交疊規(guī)則
    3.5    縱向連接圖
    3.6    通用設(shè)計(jì)步驟
    3.7    準(zhǔn)備開始
    3.7.1    制定版圖規(guī)劃
    3.7.2    棒形圖
    3.7.3    層次化設(shè)計(jì)
    3.8    通用準(zhǔn)則
    3.8.1    電源線版圖設(shè)計(jì)準(zhǔn)則
    3.8.2    信號(hào)線版圖設(shè)計(jì)準(zhǔn)則
    3.8.3    晶體管版圖設(shè)計(jì)準(zhǔn)則
    3.8.4    層次化版圖設(shè)計(jì)準(zhǔn)則
    3.8.5    質(zhì)量度量標(biāo)準(zhǔn)
    3.9    設(shè)計(jì)的實(shí)現(xiàn)
    3.9.1    單元版圖設(shè)計(jì)
    3.9.2    模塊版圖設(shè)計(jì)
    3.9.3    芯片版圖設(shè)計(jì)
    3.10  驗(yàn)證
    3.10.1    設(shè)計(jì)規(guī)則檢查
    3.10.2    版圖電路圖對(duì)比檢查
    3.10.3    電學(xué)規(guī)則檢查
    3.11  最終步驟
    3.11.1    驗(yàn)證
    3.11.2    核查
    3.11.3    交付步驟
    第4章    版圖設(shè)計(jì)流程
    4.1    什么是流程
    4.2    微處理器設(shè)計(jì)流程
    4.3    專用標(biāo)準(zhǔn)產(chǎn)品
    4.3.1    DSP
    4.3.2    ASIC
    4.3.3    ASM
    4.4    存儲(chǔ)器
    4.5    片上系統(tǒng)
    4.6    CAD工具作為流程的一部分
    4.6.1    模擬IC設(shè)計(jì)流程
    4.6.2    ASIC設(shè)計(jì)流程
    4.6.3    存儲(chǔ)器IC設(shè)計(jì)流程
    4.6.4    微處理器和SOC設(shè)計(jì)流程
    第5章    用于專用構(gòu)建模塊的版圖設(shè)計(jì)高級(jí)技術(shù)
    5.1    標(biāo)準(zhǔn)單元庫(kù)
    5.1.1    標(biāo)準(zhǔn)單元簡(jiǎn)史
    5.1.2    標(biāo)準(zhǔn)單元特性
    5.1.3    標(biāo)準(zhǔn)單元結(jié)構(gòu)
    5.1.4    標(biāo)準(zhǔn)單元的其他相關(guān)概念
    5.1.5    門陣列
    5.2    專用邏輯單元
    5.2.1    數(shù)據(jù)通道庫(kù)單元
    5.2.2    時(shí)鐘產(chǎn)生單元
    5.2.3    總線接口單元或滾桶移位器
    5.3    PAD單元
    5.3.1    輸出緩沖器
    5.3.2    輸入緩沖器
    5.4    存儲(chǔ)器設(shè)計(jì)葉單元
    5.4.1    字線條單元
    5.4.2    字線驅(qū)動(dòng)器
    5.5    激光熔絲單元
    5.6    芯片結(jié)尾單元
    5.6.1    對(duì)準(zhǔn)圖形
    5.6.2    劃片槽和保護(hù)環(huán)
    第6章    模塊互連的版圖設(shè)計(jì)高級(jí)技術(shù)
    6.1    電源網(wǎng)格
    6.1.1    功耗估計(jì)
    6.1.2    電源布線
    6.1.3    條和錐化
    6.2    時(shí)鐘信號(hào)
    6.2.1    單一時(shí)鐘信號(hào)
    6.2.2    時(shí)鐘樹
    6.3    互連布線
    6.3.1    布線規(guī)劃
    6.3.2    通道順序和布線方向
    6.3.3    使用直通
    第7章    考慮電氣特性的版圖設(shè)計(jì)技術(shù)
    7.1    電阻
    7.1.1    在晶體管設(shè)計(jì)中使電阻最小化
    7.1.2    設(shè)計(jì)電阻
    7.2    電容
    7.2.1    設(shè)計(jì)電容器
    7.2.2    最小化晶體管寄生電容
    7.2.3    互連電容
    7.3    對(duì)稱
    7.3.1    對(duì)稱的版圖設(shè)計(jì)
    7.3.2    平衡的版圖設(shè)計(jì)
    7.3.3    物理補(bǔ)償
    7.4    特殊的電氣要求
    7.4.1    版圖中的45*
    7.4.2    電遷移
    7.4.3    多電源系統(tǒng)
    第8章    考慮工藝約束的版圖設(shè)計(jì)
    8.1    寬金屬開槽
    8.2    大尺寸金屬通孔的實(shí)現(xiàn)
    8.3    臺(tái)階覆蓋規(guī)則
    8.4    多重規(guī)則集合
    8.5    天線規(guī)則
    8.6    特殊設(shè)計(jì)規(guī)則    
    8.6.1    最小面積規(guī)則
    8.6.2    末端交疊規(guī)則
    8.6.3    雙接觸孔
    8.7    閂鎖效應(yīng)
    第9章    不確定環(huán)境下的版圖設(shè)計(jì)技術(shù)
    9.1    便于修改的電路版圖設(shè)計(jì)
    9.1.1    可編程的金屬層配置
    9.1.2    通孔的可編程性
    9.1.3    測(cè)試Pad和探測(cè)Pad
    9.2    面向未知修改的規(guī)劃
    9.2.1    接觸孔和通孔例化單元
    9.2.2    最小設(shè)計(jì)規(guī)則
    9.2.3    備用邏輯和備用線
    9.3    ECO
    9.4    適當(dāng)?shù)陌鎴D設(shè)計(jì)準(zhǔn)則
    9.4.1    芯片版圖規(guī)劃
    9.4.2    模塊
    9.4.3    單元
    第10章    版圖設(shè)計(jì)的計(jì)算機(jī)輔助設(shè)計(jì)工具
    10.1    概述
    10.2    版圖規(guī)劃工具
    10.2.1    芯片版圖規(guī)劃工具
    10.2.2    模塊版圖規(guī)劃工具
    10.3    版圖生成工具
    10.3.1    單元級(jí)版圖生成工具
    10.3.2    模塊級(jí)版圖生成工具
    10.3.3    芯片集成工具
    10.4    支持工具
    10.4.1    版圖驗(yàn)證工具
    10.4.2    移植工具
    10.4.3    數(shù)據(jù)格式
    附錄A    核查清單
    附錄 B     數(shù)據(jù)庫(kù)管理
    附錄C    進(jìn)度安排
    索引

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)