注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)組織與體系結(jié)構(gòu)微型計(jì)算機(jī)原理與結(jié)構(gòu)(21世紀(jì)高職高專規(guī)劃教材)

微型計(jì)算機(jī)原理與結(jié)構(gòu)(21世紀(jì)高職高專規(guī)劃教材)

微型計(jì)算機(jī)原理與結(jié)構(gòu)(21世紀(jì)高職高專規(guī)劃教材)

定 價(jià):¥26.00

作 者: 張慶平
出版社: 清華大學(xué)出版社
叢編項(xiàng): 計(jì)算機(jī)專業(yè)基礎(chǔ)系列
標(biāo) 簽: 計(jì)算機(jī)原理

ISBN: 9787302102243 出版時(shí)間: 2005-05-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 342 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)共分13章,前8章為“原理篇”,后5章為“結(jié)構(gòu)篇”。在“原理篇”中,通過(guò)一個(gè)充分簡(jiǎn)化但功能完整的“模型計(jì)算機(jī)”,深入淺出地介紹了計(jì)算機(jī)的基本組成和工作原理。為了避免理論知識(shí)與實(shí)際內(nèi)容的脫節(jié),在“結(jié)構(gòu)篇”中,本書(shū)以個(gè)人計(jì)算機(jī)為例,以“原理篇”的內(nèi)容為基礎(chǔ),介紹了現(xiàn)代個(gè)人計(jì)算機(jī)的體系結(jié)構(gòu)和入要設(shè)備的工作原理,使讀者既能深入地理解計(jì)算機(jī)硬件的工作原理,又有較全面地了解和掌握現(xiàn)代微型計(jì)算機(jī)的基本結(jié)構(gòu)和技術(shù)。 本書(shū)可作為高職高專院校計(jì)算機(jī)專業(yè)基礎(chǔ)課程教材,也可作為計(jì)算機(jī)愛(ài)好者的自學(xué)教材。本書(shū)的起點(diǎn)較低,只要具備中學(xué)物理知識(shí)和一定的程序設(shè)計(jì)基礎(chǔ),就可以學(xué)習(xí)并掌握收中的內(nèi)容。

作者簡(jiǎn)介

暫缺《微型計(jì)算機(jī)原理與結(jié)構(gòu)(21世紀(jì)高職高專規(guī)劃教材)》作者簡(jiǎn)介

圖書(shū)目錄

原理篇
 第1章 計(jì)算機(jī)概論
  1.1 序言
  1.2 二進(jìn)制數(shù)
    1.2.1 表示法
    1.2.2 計(jì)算規(guī)則
    1.2.3 二進(jìn)制數(shù)與十進(jìn)制數(shù)的轉(zhuǎn)換
    1.2.4 八進(jìn)制數(shù)和十六進(jìn)制數(shù)
  1.3 計(jì)算機(jī)組成
    1.3.1 概述
    1.3.2 存儲(chǔ)器
    1.3.3 運(yùn)算器
    1.3.4 控制器
    1.3.5 輸入/輸出設(shè)備
  習(xí)題1
 第2章 數(shù)字電路基礎(chǔ)
  2.1 邏輯量的基本運(yùn)算
  2.2 邏輯電路的實(shí)現(xiàn)
    2.2.1 晶體管
    2.2.2 基本邏輯門電路
  2.3 邏輯代數(shù)
    2.3.1 概述
    2.3.2 基本公式
    2.3.3 邏輯表達(dá)式化簡(jiǎn)
  2.4 常用數(shù)字電路
    2.4.1 傳送門
    2.4.2 加法器
    2.4.3 多路選擇器
    2.4.4 譯碼器
    2.4.5 優(yōu)先權(quán)編碼器
    2.4.6 觸發(fā)器與寄存器
  習(xí)題2
 第3章 機(jī)器數(shù)與編碼
  3.1 機(jī)器數(shù)
    3.1.1 字和字長(zhǎng)
    3.1.2 有符號(hào)機(jī)器數(shù)的表示法
    3.1.3 負(fù)數(shù)補(bǔ)碼與真值之間的轉(zhuǎn)換
    3.1.4 補(bǔ)碼加減運(yùn)算
    3.1.5 機(jī)器數(shù)的大小比較與移碼
  3.2 計(jì)算機(jī)中常用數(shù)據(jù)類型
    3.2.1 整數(shù)
    3.2.2 實(shí)數(shù)
  3.3 二進(jìn)制編碼
    3.3.1 十進(jìn)制數(shù)字的二進(jìn)制編碼
    3.3.2 ASCII碼
  習(xí)題3
 第4章 模型計(jì)算機(jī)
  4.1 基本結(jié)構(gòu)
  4.2 存儲(chǔ)空間與堆棧
  4.3 CPU組成
    4.3.1 算術(shù)邏輯運(yùn)算單元
    4.3.2 標(biāo)志寄存器
    4.3.3 寄存器組
    4.3.4 其他專用寄存器
  4.4 指令系統(tǒng)
    4.4.1 尋方式
    4.4.2 傳送類指令
    4.4.3 操作類指令
    4.4.4 程序控制類指令
  習(xí)題4
 第5章 半導(dǎo)體存儲(chǔ)器
  5.1 概述
  5.2 存儲(chǔ)器工作原理
    5.2.1 只讀存儲(chǔ)器ROM
    5.2.2 靜態(tài)隨機(jī)存儲(chǔ)器SRAM
    5.2.3 動(dòng)態(tài)隨機(jī)存儲(chǔ)器DRAM
  5.3 內(nèi)存儲(chǔ)器構(gòu)成
    5.3.1 存儲(chǔ)芯片的連接
    5.3.2 內(nèi)存構(gòu)成舉例
  習(xí)題5
 第6章 中央處理器
  6.1 組成
  6.2 功能電路
    6.2.1 傳送門
    6.2.2 寄存器
    6.2.3 算術(shù)邏輯運(yùn)算單元
    6.2.4 移位器
    6.2.5 標(biāo)志寄存器
    6.2.6 增量器
  6.3 機(jī)器指令格式
  6.4 控制器
    6.4.1 時(shí)鐘與微操作
    6.4.2 控制器組成及工作過(guò)程
    6.4.3 微指令與微操作信號(hào)
    6.4.4 微程序控制器
  6.5 指令流程
  習(xí)題6
 第7章 輸入/輸出技術(shù)
  7.1 輸入/輸出概論
    7.1.1 I/O接口
    7.1.2 I/O端口編址
  7.2 I/O傳送方式
    7.2.1 直接傳送
    7.2.2 查詢傳送
    7.2.3 中斷傳送
    7.2.4 DMA傳送
  7.3 程序中斷技術(shù)
    7.3.1 概述
    7.3.2 中斷源
    7.3.3 中斷響應(yīng)
    7.3.4 確定中斷泊
    7.3.5 多級(jí)中斷
  7.4 模型計(jì)算機(jī)中斷系統(tǒng)
    7.4.1 中斷響應(yīng)與控制
    7.4.2 中斷服務(wù)程序
    7.4.3 中斷技術(shù)實(shí)現(xiàn)
  7.5 模型計(jì)算機(jī)DMA技術(shù)
    7.5.1 總線共享控制
    7.5.2 DMA控制器
    7.5.3 DMAC功能電路與控制邏輯
  7.6 數(shù)據(jù)通信基本概念
    7.6.1 數(shù)據(jù)通信系統(tǒng)
    7.6.2 數(shù)據(jù)傳送方式
    7.6.3 串行傳送的核心電路
    7.6.4 傳輸同步技術(shù)
    7.6.5 通信模式
    7.6.6 數(shù)據(jù)傳輸速率
  習(xí)題7
 第8章 匯編語(yǔ)言程序設(shè)計(jì)基礎(chǔ)
  8.1 概述
  8.2 模型計(jì)算機(jī)匯編語(yǔ)言
    8.2.1 常數(shù)
    8.2.2 符號(hào)名
    8.2.3 匯編語(yǔ)言語(yǔ)句
    8.2.4 表達(dá)式
    8.2.5 偽指令
    8.2.6 匯編語(yǔ)言程序基本組成
  8.3 程序設(shè)計(jì)基本方法
    8.3.1 順序程序設(shè)計(jì)
    8.3.2 分支程序設(shè)計(jì)
    8.3.3 循環(huán)程序設(shè)計(jì)
    8.3.4 子程序設(shè)計(jì)
  習(xí)題8
結(jié)構(gòu)篇
 第9章 個(gè)人計(jì)算機(jī)體系結(jié)構(gòu)
  9.1 概述
  9.2 PC設(shè)備管理技術(shù)
    9.2.1 即插即用
    9.2.2 電源管理
  9.3 總線
    9.3.1 總線控制
    9.3.2 標(biāo)準(zhǔn)系統(tǒng)擴(kuò)展總線簡(jiǎn)介
    9.3.3 性能指標(biāo)
  9.4 常用標(biāo)準(zhǔn)接口
    9.4.1 并行接口
    9.4.2 串行接口
    9.4.3 USB
  9.5 總線連接控制電路
    9.5.1 雙橋結(jié)構(gòu)
    9.5.2 控制中心結(jié)構(gòu)
  習(xí)題9
 第10章 內(nèi)存儲(chǔ)器系統(tǒng)
  10.1 動(dòng)態(tài)存儲(chǔ)器
    10.1.1 讀寫(xiě)周期
    10.1.2 刷新周期
    10.1.3 DRAM控制器
  10.2 突發(fā)存取
    10.2.1 概述
    10.2.2 DRAM突發(fā)存取操作
  10.3 高速緩沖存儲(chǔ)器Cache
  習(xí)題10
 第11章 處理器系統(tǒng)
  11.1 Intel8086處理器
    11.1.1 存儲(chǔ)空間
    11.1.2 處理器結(jié)構(gòu)
    11.1.3 指令系統(tǒng)
    11.1.4 I/O空間與中斷系統(tǒng)
  11.2 Intel80486處理器
    11.2.1 存儲(chǔ)空間
    11.2.2 處理器結(jié)構(gòu)
    11.2.3 浮點(diǎn)運(yùn)算單元簡(jiǎn)介
    11.2.4 指令系統(tǒng)
    11.2.5 I/O空間與中斷系統(tǒng)
    11.2.6 多任務(wù)管理控制
    11.2.7 保護(hù)機(jī)制
  11.3 現(xiàn)代處理器結(jié)構(gòu)
    11.3.1 指令流水線
    11.3.2 先行控制原理
    11.3.3 超標(biāo)量與超流水線技術(shù)
    11.3.4 CISC和RISC
    11.3.5 Pentium處理器簡(jiǎn)介
  11.4 CPU性能指標(biāo)
  11.5 新一代64位處理器簡(jiǎn)介
  習(xí)題11
 第12章 外部設(shè)備
  12.1 硬盤(pán)
    12.1.1 磁盤(pán)信息組織
    12.1.2 分區(qū)與格式化
    12.1.3 硬盤(pán)驅(qū)動(dòng)器結(jié)構(gòu)
    12.1.4 硬盤(pán)技術(shù)指標(biāo)與接口
  12.2 顯示系統(tǒng)
    12.2.1 顯示器工作原理
    12.2.2 彩色顯示器
    12.2.3 顯示控制電路
    12.2.4 技術(shù)指標(biāo)與接口標(biāo)準(zhǔn)
  12.3 鍵盤(pán)
    12.3.1 工作原理
    12.3.2 接口標(biāo)準(zhǔn)
  12.4 鼠標(biāo)器
    12.4.1 工作原理
    12.4.2 接口標(biāo)準(zhǔn)
  習(xí)題12
 第13章 基本輸入輸出系統(tǒng)BIOS
  13.1 概述
  13.2 實(shí)時(shí)時(shí)鐘電路
  13.3 系統(tǒng)參數(shù)的建立
    13.3.1 標(biāo)準(zhǔn)CMOS設(shè)置
    13.3.2 芯片組及BIOS選項(xiàng)設(shè)置
    13.3.3 電源管理設(shè)置
    13.3.4 PnP與PCI設(shè)置
附錄A 邏輯符號(hào)標(biāo)準(zhǔn)對(duì)照表
附錄B ASCII碼
附錄C 模型計(jì)算機(jī)指令系統(tǒng)表
附錄D 模型計(jì)算機(jī)指令周期表
附錄E Intel8086指令系統(tǒng)簡(jiǎn)表
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)