注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)工業(yè)技術(shù)自動(dòng)化技術(shù)、計(jì)算技術(shù)專用集成電路設(shè)計(jì)與電子設(shè)計(jì)自動(dòng)化

專用集成電路設(shè)計(jì)與電子設(shè)計(jì)自動(dòng)化

專用集成電路設(shè)計(jì)與電子設(shè)計(jì)自動(dòng)化

定 價(jià):¥35.00

作 者: 路而紅編
出版社: 清華大學(xué)出版社
叢編項(xiàng): 高等院校信息與通信工程系列教材
標(biāo) 簽: 集成電路

ISBN: 9787302086055 出版時(shí)間: 2004-07-01 包裝: 平裝
開本: 16開 頁(yè)數(shù): 397 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《專用集成電路設(shè)計(jì)與電子設(shè)計(jì)自動(dòng)化》由器件篇、工具篇、語(yǔ)言篇和應(yīng)用篇組成。器件篇重點(diǎn)介紹常用和最新的可編程邏輯器件結(jié)構(gòu)及其性能指標(biāo);工具篇重點(diǎn)介紹了PC環(huán)境下的電子設(shè)計(jì)自動(dòng)化工具,如MAX+plusII、QuartusIITISE;語(yǔ)言篇介紹兩種國(guó)際標(biāo)準(zhǔn)化硬件描述語(yǔ)言VHDL和VerilogHDL及應(yīng)用實(shí)例;應(yīng)用篇重點(diǎn)介紹數(shù)字系統(tǒng)設(shè)計(jì)中的新技術(shù),如IP核重用技術(shù)、SoC設(shè)計(jì)技術(shù)等,另個(gè)還介紹了數(shù)學(xué)系統(tǒng)設(shè)計(jì)應(yīng)用實(shí)例。全書從硬件到軟件、從基礎(chǔ)到應(yīng)用對(duì)專用集成電路和電子設(shè)計(jì)自動(dòng)化的相關(guān)技術(shù)做了較為全面的介紹?!秾S眉呻娐吩O(shè)計(jì)與電子設(shè)計(jì)自動(dòng)化》2003年被列為北京市高等教育精品教材立項(xiàng)項(xiàng)目,可作為高等學(xué)校電子信息類、計(jì)算機(jī)類專業(yè)的本科生教材,也可供從事電子設(shè)計(jì)的工程技術(shù)人員參考。

作者簡(jiǎn)介

暫缺《專用集成電路設(shè)計(jì)與電子設(shè)計(jì)自動(dòng)化》作者簡(jiǎn)介

圖書目錄

第1章  可編程邏輯器件
  1.1  引言
  1.2  PLD分類
  1.2.1  按集成度分類
  1.2.2  按編程工藝分類
  1.2.3  按與或陣列可編程性分類
  1.3  PLD的基本結(jié)構(gòu)
  1.3.1  低密度PLD的基本結(jié)構(gòu)
  1.3.2  高密度PLD的基本結(jié)構(gòu)
  1.4  PLD的早期產(chǎn)品
  1.4.1  PAL器件
  1.4.2  PAL器件輸出與反饋結(jié)構(gòu)
  1.4.3  GAL器件
  1.4.4  普通型GAL器件
  1.5  PLD的發(fā)展趨勢(shì)
  習(xí)題
第2章  復(fù)雜可編程邏輯器件
  2.1  MAX系列
  2.1.I  MAX7000系列
  2.1.2  其他MAX系列
  2.2  ACEXIK系列
  2.2.1  器件性能
  2.2.2  結(jié)構(gòu)原理
  2.3  Cyclone系列
  2.4  Stratix系列
  2.4.1  器件性能
  2.4.2  結(jié)構(gòu)原理
  2.4.3  邏輯陣列塊
  2.4.4  存儲(chǔ)器塊
  2.4.5  數(shù)字信號(hào)處理塊
  習(xí)題
第3章  現(xiàn)場(chǎng)可編程門陣列
  3.1  FPGA概述
  3.2  XC4000系列
  3.2.1  器件性能
  3.2.2  結(jié)構(gòu)原理
  3.3  Spartan系列
  3.3.1  器件性能
  3.3.2  結(jié)構(gòu)原理
  3.3.3  分布式RAM
  3.3.4  配置
  3.4  Virtex系列
  3.4.1  器件性能
  3.4.2  結(jié)構(gòu)原理
  習(xí)題
第4章  專用集成電路
  4.1  引言
  4.2  ASIC分類
  4.3  ASIC設(shè)計(jì)流程
  4.4  ASIC設(shè)計(jì)實(shí)現(xiàn)
  4.4.1  全定制設(shè)計(jì)實(shí)現(xiàn)
  4.4.2  半定制設(shè)計(jì)實(shí)現(xiàn)
  4.5  ASIC故障分析與測(cè)試
  4.5.1  ASIC測(cè)試概述
  4.5.2  ASIC故障分析
  4.5.3  ASIC的可測(cè)性設(shè)計(jì)
  4.5.4  邊界掃描測(cè)試
  習(xí)題
第5章  AIteraCPLD開發(fā)工具
  5.1  MAX+plusII操作指南
  5.1.1  MAX+plusⅡ的安裝
  5.1.2  設(shè)計(jì)輸入
  5.1.3  設(shè)計(jì)處理
  5.1.4  設(shè)計(jì)檢驗(yàn)
  5.1.5  器件編程
  5.2  QuartusⅡ3.0
  5.2.1  QuartusH 3.0的安裝
  5.2.2  設(shè)計(jì)輸入
  5.2.3  設(shè)計(jì)處理
  5.2.4  設(shè)計(jì)仿真
  5.2.5  器件編程
  5.2.6  模塊編輯器的使用
  5.2.7  LPM宏單元庫(kù)的使用
  習(xí)題
第6章  Xilinx  FPGA開發(fā)工具
  6.1  1SE系統(tǒng)簡(jiǎn)介
  6.2  1SE的設(shè)計(jì)輸入
  6.2.1  工程管理器
  6.2.2  設(shè)計(jì)輸入
  6.3  1SE的功能仿真
  6.3.1  測(cè)試激勵(lì)的生成
  6.3.2  啟動(dòng)ModelSim
  6.3.3  ModelSim的仿真
  6.4  1SE的設(shè)計(jì)綜合
  6.4.1  XST綜合屬性
  6.4.2  XST綜合流程
  6.5  1SE的設(shè)計(jì)約束
  6.5.1  約束編輯器
  6.5.2  引腳與區(qū)域約束編輯器
  6.6  1SE的設(shè)計(jì)實(shí)現(xiàn)
  6.6.1  翻譯
  6.6.2  映射
  6.6.3  布局布線
  6.6.4.器件配置
  6.6.5  功耗分析
  習(xí)題
第7章  硬件描述語(yǔ)言VItDL
  7.1  VHDL語(yǔ)言要素
  7.1.1  標(biāo)識(shí)符
  7.1.2  數(shù)據(jù)對(duì)象
  7.1.3  數(shù)據(jù)類型
  7.1.4  屬性
  7.2  VHDL運(yùn)算符
  7.3  VHDL模型構(gòu)成
  7.3.1  VHDL模型構(gòu)成
  ?。3.2  實(shí)體說明
  7.3.3  結(jié)構(gòu)體
  7.3.4  配置
  7.3.5  子程序
  7.3.6  程序包和庫(kù)
  7.4  并行語(yǔ)句
  7.4.1  進(jìn)程語(yǔ)句
  7.4.2  信號(hào)賦值語(yǔ)句
  7.4.3  塊語(yǔ)句
  7.4.4  元件例化語(yǔ)句
  7.4.5  生成語(yǔ)句
  7.5  順序語(yǔ)句
  7.5.1  變量賦值語(yǔ)句
  7.5.2  if語(yǔ)句
  7.5.3  case語(yǔ)句
  7。5.4  loop語(yǔ)句
  7.5.5  next語(yǔ)句
  7.5.6  exit語(yǔ)句
  7.5.7  return語(yǔ)句
  7.5.8  null語(yǔ)句
  7.5.9  wait語(yǔ)句
  7.6  常用數(shù)字電路的VHDL描述
  7.6.1  常用組合邏輯電路
  7.6.2  常用時(shí)序邏輯電路
  7.6.3  有限狀態(tài)機(jī)
  7.6.4  存儲(chǔ)器
  習(xí)題
第8章  硬件描述語(yǔ)言VerilogHDL
  8.1  Verilog HDL引言
  8.2  Verilog HDL程序結(jié)構(gòu)
  8.3  Verilog HDL數(shù)據(jù)類型
  8.3.1  常量
  8.3.2  變量
  8.4  運(yùn)算符
  8.4.1  算術(shù)運(yùn)算符
  8.4.2  關(guān)系運(yùn)算符
  8.4.3  等式運(yùn)算符
  8.4.4  邏輯運(yùn)算符
  8.4.5  位運(yùn)算符
  8.4.6  縮減運(yùn)算符
  8.4.7  移位運(yùn)算符
  8.4.8  條件運(yùn)算符
  8.4.9  位拼接運(yùn)算符
  8.4.10  優(yōu)先級(jí)別
  8.5  賦值語(yǔ)句
  8.5.1  連續(xù)賦值語(yǔ)句
  8.5.2  過程賦值語(yǔ)句
  8.6  條件語(yǔ)句
  8.6.1  if-else語(yǔ)句
  8.6.2  case語(yǔ)句
  8.7  循環(huán)語(yǔ)句
  8.7.1  for語(yǔ)句
  8.7.2  while語(yǔ)句
  8.8  結(jié)構(gòu)說明語(yǔ)句
  8.8.1  initial語(yǔ)句
  8.8.2  always塊語(yǔ)句
  8.8.3  task語(yǔ)句
  8.8.4  function語(yǔ)句
  8.9  語(yǔ)句的順序執(zhí)行與并行執(zhí)行
  8.10  不同抽象級(jí)別的Verilog模型
  8.11  常用數(shù)字電路的Verilog HDL描述
  8.11.1  常用組合邏輯電路
  8.11.2  常用時(shí)序邏輯電路
  8.11.3  存儲(chǔ)器
  8.11.4  有限狀態(tài)機(jī)
  習(xí)題
第9章  數(shù)字系統(tǒng)設(shè)計(jì)
  9.1  概述
  9.2  EDA技術(shù)
  9.2.1  EDA技術(shù)發(fā)展
  9.2.2  EDA系統(tǒng)構(gòu)成
  9.2.3  EDA技術(shù)特點(diǎn)
  9.3  SoC技術(shù)
  9.3.1  SoC的硬件結(jié)構(gòu)
  9.3.2  SoC的軟件特征
  9.3.3  SoC的層次結(jié)構(gòu)設(shè)計(jì)
  9.3.4  SoC的軟硬件協(xié)同設(shè)計(jì)
  9.3.5  SoC的仿真和測(cè)試
  9.4  1P核重用技術(shù)
  9.4.1  Atlera公司的IP核及其使用
  9.4.2  Xilinx公司的IP核及其使用
  9.4.3  具有自主知識(shí)產(chǎn)權(quán)IP核的開發(fā)
  9.5  嵌入式NiosCPU設(shè)計(jì)流程
  9.5.1  NiosCPU簡(jiǎn)介
  9.5.2  NiosCPU硬件開發(fā)流程
  9.5.3  NiosCPU系統(tǒng)模塊的創(chuàng)建
  9.5.4  NiosCPU的配置與調(diào)試
  9.6  網(wǎng)上相關(guān)技術(shù)資源
  習(xí)題
第10章  數(shù)字系統(tǒng)設(shè)計(jì)舉例
  10.1  RC6算法的硬件設(shè)計(jì)
  10.1.1  RC6算法基本原理
  10.1.2  RC6算法硬件設(shè)計(jì)
  10.1.3  RC6算法的綜合與仿真
  10.2  信號(hào)發(fā)生器設(shè)計(jì)
  10.2.1  信號(hào)發(fā)生器設(shè)計(jì)要求
  10.2.2  信號(hào)發(fā)生器設(shè)計(jì)實(shí)現(xiàn)
  10.2.3  信號(hào)發(fā)生器的仿真
  10.3  ADC采樣控制電路設(shè)計(jì)
  10.3.1  ADC采樣控制電路設(shè)計(jì)要求
  10.3.2  ADC采樣控制電路設(shè)計(jì)實(shí)現(xiàn)
  10.3.3  ADC采樣控制電路的仿真
  10.4  電梯控制系統(tǒng)設(shè)計(jì)
  10.4.1  電梯控制系統(tǒng)設(shè)計(jì)要求
  10.4.2  電梯控制系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)
  10.4.3  電梯控制系統(tǒng)仿真
  10.5  VGA圖像顯示控制電路設(shè)計(jì)
  10.5.1  VGA圖像顯示控制電路設(shè)計(jì)原理
  10.5.2  VGA圖像顯示控制電路設(shè)計(jì)實(shí)現(xiàn)
  習(xí)題
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)