注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡軟件與程序設計匯編語言/編譯原理微機原理與匯編語言

微機原理與匯編語言

微機原理與匯編語言

定 價:¥29.00

作 者: 楊旭東編
出版社: 科學出版社
叢編項: 21世紀高職高專信息技術教材
標 簽: 計算機原理

ISBN: 9787030134592 出版時間: 2004-09-01 包裝: 平裝
開本: 頁數(shù): 339 字數(shù):  

內容簡介

  本書共分九章,內容分別是:微型計算機概述、數(shù)制與編碼、微處理器、8088/8086指令系統(tǒng)、半導體存儲器、微型計算機與外設的數(shù)據(jù)傳輸、I/0接口技術、中斷系統(tǒng)、A/D和D/A轉換。在附錄中給出了IBMPCASCII碼字符表以及8088/8086指令系統(tǒng),以便讀者查閱。本書內容詳實、講解細致、由淺入深、圖文并茂。本書可作為工科計算機專業(yè)專科生及五年制高職計算機專業(yè)教材,也可供工程技術人員參考。需要本書或需要得到技術支持的讀者,請與北京中關村083信箱(郵編100080)發(fā)行部聯(lián)系,電話:010-82702660,82702658,62978181轉103或238,62978181(總機)傳真:010-82702698,E-mail:yanmc~bhp.com.cn。

作者簡介

暫缺《微機原理與匯編語言》作者簡介

圖書目錄

第1章 微型計算機概述
1.1 微機的基本組成
1.1.1 硬件系統(tǒng)
1.1.2 軟件系統(tǒng)
1.1.3 微機系統(tǒng)的層次結構
1.2 微機的基本原理
1.2.1 存儲程序工作方式
1.2.2 信息的數(shù)字化表示
1.3 微機的性能指標
1.4 計算機的發(fā)展、分類與應用
1.4.1 計算機的發(fā)展歷程
1.4.2 計算機的分類
1.4.3 計算機應用舉例
1.5 練習題
第2章 數(shù)制與編碼
2.1 進位計數(shù)制
2.1.1 進位計數(shù)制的相關概念
2.1.2 計算機中常用的進位制
2.1.3 不同進位計數(shù)制之間的轉換
2.1.4 BCD碼
2.2 數(shù)值在計算機內的表示
2.2.1 無符號定點數(shù)的表示
2.2.2 帶符號定點數(shù)的表示
2.2.3 浮點數(shù)表示
2.3 運算方法
2.3.1 補碼定點加減法
2.3.2 定點數(shù)的乘除運算
2.4 字符表示
2.4.1 ASCII碼
2.4.2 漢字編碼簡介
2.5 練習題
第3章 8088/8086 CPU
3.1 CPU的邏輯結構
3.1.1 總線接口部件
3.1.2 執(zhí)行部件
3.1.3 總線接口部件與執(zhí)行部件的協(xié)同工作管理
3.2 8086的工作模式和引腳定義
3.2.1 總線分時復用
3.2.2 8088和8086 CPU的工作模式
3.2.3 8086的引腳定義
3.3 時鐘發(fā)生器8284A
3.4 最小工作模式的典型結構
3.5 8086的最大模式的典型結構
3.6 總線操作時序分析
3.6.1 最小工作模式下的總線周期時序分析
3.6.2 最大工作模式下的總線周期時序分析
3.6.3 可屏蔽中斷響應周期
3.6.4 總線的空操作
3.7 系統(tǒng)的啟動和復位操作
3.7.1 系統(tǒng)的啟動及復位操作
3.7.2 總線的請求與保持操作
3.8 練習題
第4章 8088/8086指令系統(tǒng)
4.1 指令和指令系統(tǒng)概述
4.1.1 指令系統(tǒng)的發(fā)展
4.1.2 指令系統(tǒng)的含義
4.1.3 指令系統(tǒng)的格式
4.2 指令系統(tǒng)的尋址方式
4.2.1 立即數(shù)尋址
4.2.2 寄存器尋址
4.2.3 直接尋址
4.2.4 寄存器間接尋址
4.2.5 基址或變址尋址
4.2.6 基址加變址尋址
4.2.7 有效地址與物理地址
4.3 8088/8086指令系統(tǒng)
4.3.1 數(shù)據(jù)傳送指令
4.3.2 算術運算指令
4.3.3 邏輯運算和移位指令
4.3.4 串操作指令
4.3.5 控制轉移指令
4.4 練習題
第5章 半導體存儲器
5.1 存儲器的基本概念
5.1.1 存儲器的分類
5.1.2 存儲器的性能指標
5.1.3 存儲系統(tǒng)的層次結構
5.2 半導體存儲器芯片
5.2.1 半導體存儲器的組成
5.2.2 半導體靜態(tài)存儲器舉例
5.2.3 半導體動態(tài)存儲器舉例
5.2.4 半導體只讀存儲器舉例
5.3 主存儲器組織
5.3.1 主存儲器的邏輯設計
5.3.2 主存儲器與CPU的連接
5.4 提高存儲系統(tǒng)性能的一些方法
5.4.1 高速緩存技術
5.4.2 虛擬存儲器
5.5 練習題
第6章 微型計算機和外設的數(shù)據(jù)傳輸
6.1 為什么要用接口電路
6.1.1 微型計算機中的總線
6.1.2 為什么要用接口電路
6.2 CPU和I/O設備之間的信號
6.2.1 數(shù)據(jù)信息
6.2.2 狀態(tài)信息
6.2.3 控制信息
6.3 接口部件的I/O端口
6.3.1 I/O接口的典型結構
6.3.2 I/O接口的編址方法
6.4 CPU和外設之間的數(shù)據(jù)傳送方式
6.4.1 程序方式
6.4.2 中斷方式
6.4.3 DMA方式
6.4.4 輸入/輸出過程中的幾個問題
6.5 練習題
第7章 I/O接口技術
7.1 接口的功能以及在系統(tǒng)中的連接
7.1.1 接口的主要功能
7.1.2 接口與系統(tǒng)的連接
7.2 串行接口及串行通信
7.2.1 串行接口
7.2.2 串行通信涉及的幾個問題
7.3 可編程串行通信接口芯片8251A
7.3.1 8251A的基本工作原理
7.3.2 8251A芯片的控制字及其工作方式
7.3.3 8251A的編程
7.3.4 8251A編程舉例
7.3.5 應用8251A編程實例
7.4 并行通信和并行接口
7.4.1 并行通信
7.4.2 并行接口
7.5 可編程并行通信接口芯片8255A
7.5.1 8255A芯片內部結構及其功能
7.5.2 8255A芯片的引腳信號
7.5.3 8255A的控制字
7.5.4 8255A的工作方式
7.5.5 8255A并行接口應用舉例
7.6 DMA控制器8237A
7.6.1 8237A芯片內部結構
7.6.2 8237A的原理
7.6.3 8237A編程及其應用舉例
7.7 可編程計數(shù)器/定時器8253
7.7.1 可編程計數(shù)器/定時器的工作原理
7.7.2 8253的結構和工作原理
7.7.3 8253的編程命令
7.7.4 8253芯片的工作方式
7.7.5 8253應用舉例
7.8 練習題
第8章 中斷系統(tǒng)
8.1 中斷的基本概念
8.1.1 中斷的定義
8.1.2 中斷源
8.1.3 中斷矢量表
8.1.4 中斷類型
8.1.5 中斷的作用
8.2 中斷的基本原理
8.2.1 中斷過程
8.2.2 中斷優(yōu)先權
8.2.3 中斷的嵌套
8.2.4 8086/8088中斷響應過程
8.2.5 中斷處理子程序的結構模式
8.3 8259A中斷控制器
8.3.1 8259A的結構及邏輯功能
8.3.2 8259A的引腳
8.3.3 8259A的編程結構和工作原理
8.3.4 中斷控制器8259A的工作方式
8.3.5 8259A芯片的級聯(lián)使用
8.3.6 8259A的編程
8.3.7 IBM PC對8259A的編程
8.4 練習題
第9章 A/D和D/A轉換
9.1 基礎知識
9.2 A/D轉換器(模數(shù)轉換器)
9.2.1 A/D轉換器的工作原理及技術參數(shù)
9.2.2 ADC0809模數(shù)轉換器
9.2.3 ADC0809模數(shù)轉換器與系統(tǒng)的連接
9.3 D/A轉換器(數(shù)模轉換器)
9.3.1 D/A轉換器的基本工作原理
9.3.2 D/A轉換器的相關技術參數(shù)
9.3.3 DAC0832數(shù)模轉換器
9.3.4 DAC0832與系統(tǒng)的連接
9.4 練習題
附錄一
附錄二

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號