注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術(shù)工業(yè)技術(shù)自動化技術(shù)、計算技術(shù)數(shù)字邏輯

數(shù)字邏輯

數(shù)字邏輯

定 價:¥23.00

作 者: 胡家寶 編著
出版社: 機械工業(yè)出版社
叢編項: 高等院校計算機教材系列
標 簽: 數(shù)字邏輯

ISBN: 9787111178057 出版時間: 2006-02-01 包裝: 膠版紙
開本: 小16開 頁數(shù): 222 字數(shù):  

內(nèi)容簡介

  本書系統(tǒng)介紹了數(shù)字邏輯電路分析和設(shè)計的基本理論與基本方法,包括數(shù)制系統(tǒng)及其編碼、布爾代數(shù)基礎(chǔ)、組合邏輯電路和時序邏輯電路的基本概念、組合邏輯電路和時序邏輯電路的分析與設(shè)計方法、可編程邏輯器件和數(shù)字系統(tǒng)設(shè)計方法。本書還介紹了VHDL硬件描述語言和MAX+PLUSⅡ軟件的內(nèi)容,便于應(yīng)用計算機軟件設(shè)計數(shù)字邏輯電路。.本書可以作為計算機科學與技術(shù)、自動控制、電子信息等專業(yè)的本科生教材,也可以作為數(shù)字系統(tǒng)設(shè)計相關(guān)科研人員的參考書。本書根據(jù)《中國計算機科學與技術(shù)學科教程2002》(簡稱CCC2002教程)的“數(shù)字邏輯”課程大綱編寫,系統(tǒng)介紹了數(shù)字邏輯電路分析與設(shè)計的基本理論和基本方法,包括數(shù)制與編碼、布爾代數(shù)基礎(chǔ)、組合邏輯電路和時序邏輯電路的基本概念以及分析和設(shè)計方法、可編程邏輯器件和數(shù)字系統(tǒng)設(shè)計方法。本書還介紹TVHDL硬件描述語言和MAX+PLUSⅡ軟件的內(nèi)容,以幫助讀者應(yīng)用計算機進行數(shù)字邏輯電路的輔助設(shè)計并應(yīng)用仿真功能。..本書注重數(shù)字邏輯電路分析與設(shè)計的基本概念與設(shè)計方法,思路清晰,同時結(jié)合教學改革實踐,精選內(nèi)容和習題。為了配合教學,使用Web技術(shù)制作了本書的多媒體教學課件,以滿足“數(shù)字邏輯”課程的網(wǎng)絡(luò)教學需要。該課件可在華章網(wǎng)站下載。...

作者簡介

暫缺《數(shù)字邏輯》作者簡介

圖書目錄

前言
第1章數(shù)制系統(tǒng)及其編碼
1.1數(shù)制系統(tǒng).
1.1.1位置數(shù)制系統(tǒng)
1.1.2數(shù)制轉(zhuǎn)換
1.2有符號二進制數(shù)的編碼表示
1.2.1原碼
1.2.2反碼
1.2.3補碼
1.3數(shù)字系統(tǒng)中的編碼
1.3.1十進制數(shù)的二進制編碼
1.3.2可靠性編碼
1.3.3字符編碼
1.4本章小結(jié)
1.5習題
第2章布爾代數(shù)基礎(chǔ)
2.1邏輯代數(shù)基礎(chǔ)
2.1.1邏輯代數(shù)的基本概念
2.1.2邏輯函數(shù)
2.1.3邏輯代數(shù)的公理.定理和規(guī)則
2.1.4邏輯函數(shù)表達式的基本形式
2.1.5邏輯函數(shù)的標準形式
2.1.6邏輯函數(shù)表達式的轉(zhuǎn)換
2.2邏輯函數(shù)的化簡
2.2.1代數(shù)化簡法
2.2.2卡諾圖化簡法
2.3本章小結(jié)
2.4習題
第3章組合邏輯電路
3.1組合邏輯電路的基本概念
3.2組合邏輯電路的分析
3.2.1組合邏輯電路的分析方法
3.2.2組合邏輯電路的分析舉例
3.3組合邏輯電路的設(shè)計
3.3.1組合邏輯電路的設(shè)計方法
3.3.2組合邏輯電路設(shè)計舉例
3.3.3含有無關(guān)小項的組合邏輯電路的設(shè)計
3.3.4邏輯函數(shù)中反變量的處理
3.3.5組合邏輯電路的險象
3.4常用組合邏輯集成電路
3.4.1譯碼器
3.4.2編碼器
3.4.3數(shù)據(jù)選擇器
3.4.4加法器
3.5本章小結(jié)
3.6習題
第4章同步時序邏輯電路
4.1時序邏輯電路的結(jié)構(gòu)模型與分類
4.1.1結(jié)構(gòu)模型
4.1.2時序邏輯電路的分類
4.1.3同步時序邏輯電路的結(jié)構(gòu)模型
4.1.4同步時序邏輯電路的描述方法
4.2觸發(fā)器
4.2.1R-S觸發(fā)器
4.2.2D觸發(fā)器
4.2.3J-K觸發(fā)器
4.2.4T觸發(fā)器
4.3同步時序邏輯電路的分析
4.3.1同步時序邏輯電路的分析方法
4.3.2同步時序邏輯電路的分析舉例
4.4同步時序邏輯電路的設(shè)計
4.4.1建立原始狀態(tài)圖和狀態(tài)表
4.4.2狀態(tài)化簡
4.4.3狀態(tài)編碼
4.4.4確定激勵函數(shù)和輸出函數(shù)
4.4.5同步時序邏輯電路設(shè)計舉例
4.5常用中大規(guī)模時序邏輯功能電路
4.5.1集成計數(shù)器
4.5.2集成寄存器
4.6本章小結(jié)..
4.7習題
第5章異步時序邏輯電路
5.1異步時序邏輯電路的結(jié)構(gòu)模型
5.2脈沖異步時序邏輯電路分析和設(shè)計
5.2.1脈沖異步時序邏輯電路的分析
5.2.2脈沖異步時序邏輯電路的設(shè)計
5.3電子異步時序邏輯電路
5.3.1電平異步時序邏輯電路的分析
5.3.2電平異步時序邏輯電路的競爭現(xiàn)象
5.3.3電子異步時序邏輯電路的設(shè)計
5.3.4電平異步時序邏輯電路設(shè)計舉例
5.4本章小結(jié)
5.5習題
第6章可編程邏輯器件
6.1可編程只讀存儲器
6.1.1半導體存儲器的概念
6.1.2采用ROM陣列圖設(shè)計組合邏輯電路
6.2可編程邏輯陣列PLA
6.3可編程陣列邏輯PAL
6.4通用陣列邏輯GAL
6.4.1輸出邏輯宏單元OLMC
6.4.2結(jié)構(gòu)控制字
6.4.3行地址布局
6.5在系統(tǒng)可編程技術(shù)ISP
6.5.1可編程邏輯器件的設(shè)計方法
6.5.2MAX7000S/E可編程邏輯器件
6.6本章小結(jié)
6.7習題
第7章數(shù)字系統(tǒng)設(shè)計基礎(chǔ)
7.1數(shù)字系統(tǒng)概述
7.1.1數(shù)字系統(tǒng)基本概念
7.1.2數(shù)字系統(tǒng)設(shè)計的一般過程
7.1.3數(shù)字系統(tǒng)設(shè)計工具
7.1.4數(shù)字系統(tǒng)的實現(xiàn)方法
7.2數(shù)據(jù)子系統(tǒng)設(shè)計
7.2.1數(shù)據(jù)子系統(tǒng)功能
7.2.2數(shù)據(jù)子系統(tǒng)的實現(xiàn)方法
7.3控制子系統(tǒng)設(shè)計
7.3.1控制子系統(tǒng)基本概念
7.3.2算法狀態(tài)機
7.3.3小型控制器的設(shè)計
7.3.4微程序控制器的設(shè)計
7.4本章小結(jié)
7.5習題
附錄A美國信息交換標準碼(ASCII)
附錄BVHDL硬件描述語言
附錄C可編程邏輯器件軟件MAX+PLUSⅡ
參考文獻...

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號