注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡網(wǎng)絡與數(shù)據(jù)通信網(wǎng)絡組建與管理網(wǎng)絡處理器原理與技術

網(wǎng)絡處理器原理與技術

網(wǎng)絡處理器原理與技術

定 價:¥29.80

作 者: 張宏科等編著
出版社: 北京郵電大學出版社
叢編項: 新一代信息通信技術書系 互聯(lián)網(wǎng)專輯
標 簽: 暫缺

ISBN: 9787563509539 出版時間: 2004-11-01 包裝: 膠版紙
開本: 23cm 頁數(shù): 311 字數(shù):  

內容簡介

  本書首先從基本原理和具體技術的角度對網(wǎng)絡處理器進行了概要介紹,然后主要以Intel公司的第二代網(wǎng)絡處理器IXP2XXX為例,分硬件結構、軟件流程、編程指令、應用實例、軟件開發(fā)工具的使用等方面對網(wǎng)絡處理器進行了詳細的分析。本書取材新穎,內容豐富,實用性強,可作為初學者了解網(wǎng)絡處理器基本知識的入門指南,也可作為利用網(wǎng)絡處理器進行項目研發(fā)的工程人員的參考手冊,還可作為通信專業(yè)的研究生和高年級本科生學習網(wǎng)絡處理器知識的教材。

作者簡介

暫缺《網(wǎng)絡處理器原理與技術》作者簡介

圖書目錄

第1章  緒論
 1. 1  網(wǎng)絡處理器的基本概念
 1. 1. 1  網(wǎng)絡處理器的產(chǎn)生背景
 1. 1. 2  網(wǎng)絡處理器的定義
 1. 1. 3  網(wǎng)絡處理器的基本組成
 1. 2  網(wǎng)絡處理器的發(fā)展狀況
 1. 3  Intel網(wǎng)絡處理器
 第2章  IntelIXA簡介
 2. 1  IntellXA概述
 2. 2  為什么要使用IXP2XXX網(wǎng)絡處理器
 2. 3  IntelIXP2XXX簡介
 2. 4  IntelIXA可移植性框架
 2. 5  基于IXP2XXX的典型系統(tǒng)結構
 2. 6  典型的數(shù)據(jù)包處理流程
 第3章  IXP2400硬件體系結構
 3. 1  IXP2400硬件結構概述
 3. 1. 1  IXP2400硬件結構組成
 3. 1. 2  IXP2400硬件結構特征
 3. 2  微引擎
 3. 2. 1  概述
 3. 2. 2  微引擎的組成部分
 3. 2. 3  線程
 3. 2. 4  事件信號
 3. 2. 5  數(shù)據(jù)通道寄存器的尋址模式
 3. 3  DRAM控制器
 3. 3. 1  概述
 3. 3. 2  DRAM控制器的特征
 3. 3. 3  DRAM的讀/寫操作
 3. 4  SRAM控制器
 3. 4. 1  概述
 3. 4. 2  SRAM控制器支持的操作
 3. 5  SHaC單元
 3. 5. 1  概述
 3. 5. 2  Scratchpad操作
 3. 5. 3  CAP操作
 3. 5. 4  哈希運算
 3. 6  MSF的硬件結構
 3. 6. 1  概述
 3. 6. 2  介質總線接口
 3. 6. 3  UTOPIA協(xié)議模式
 3. 6. 4  POS-PHY協(xié)議模式
 3. 6. 5  CSIX協(xié)議模式
 3. 6. 6  MSF接收
 3. 6. 7  MSF發(fā)送
 3. 7  IntelXscaleCore
 3. 8  PCI控制器
 3. 9  Chassis單元
 3. 9. 1  IXP2400中的并行處理機制
 3. 9. 2  Chassis的結構
 3. 10  IXP2400的外圍設備
 3. 11  基于IXP2400的系統(tǒng)構架方案
 3. 11. 1  Duallngress/Egress構架方案
 3. 11. 2  Singlelngress/Egress構架方案
 3. 11. 3  Chaining構架方案
 3. 11. 4  一個基于IXP2400的系統(tǒng)構架實例
 第4章  基于IXP2XXX的網(wǎng)絡處理
 4. 1  基于IXP2XXX的網(wǎng)絡處理的基本知識
 4. 1. 1  典型的硬件平臺
 4. 1. 2  典型的軟件結構
 4. 1. 3  基本的數(shù)據(jù)包處理流程
 4. 1. 4  數(shù)據(jù)包緩存
 4. 2  基于IXP2XXX的并行處理
 4. 2. 1  通用處理器的網(wǎng)絡處理缺陷
 4. 2. 2  多處理和多線程
 4. 2. 3  串行數(shù)據(jù)流處理的問題
 4. 2. 4  分布式緩存
 4. 2. 5  小結
 4. 3  IXP2XXX中數(shù)據(jù)結構的管理和操作
 4. 3. 1  存儲器的使用
 4. 3. 2  對于LinkedList的管理
 4. 3. 3  SRAM Q-Array
 4. 3. 4  RingBuffer數(shù)據(jù)結構
 4. 3. 5  小結
 4. 4  微引擎編程模型
 4. 4. 1  Mutual Exclusion. Packet Ordering問題
 4. 4. 2  HyperTask Chaining模型
 4. 4. 3  Pool of Threads模型
 4. 4. 4  HTC與POTs的比較
 4. 5  數(shù)據(jù)包處理流程的性能分析
 4. 5. 1  性能分析中的重要參數(shù)
 4. 5. 2  IXP2XXX系統(tǒng)的硬件資源
 4. 5. 3  任務/資源利用率的分析
 4. 5. 4  性能分析舉例
 4. 5. 5  性能分析小結
 第5章  IXP2XXX編程參考
 5. 1  數(shù)據(jù)包處理軟件概述
 5. 2  源文件
 5. 2. 1  指令
 5. 2. 2  偽指令
 5. 2. 3  注釋
 5. 3  模塊化結構
 5. 4  匯編過程
 5. 5  匯編預處理
 5. 6  常量表達式
 5. 7  運算符
 5. 8  函數(shù)
 5. 9  參數(shù). 標記列表
 5. 10  寄存器和信號
 5. 10. 1  寄存器
 5. 10. 2  信號
 5. 10. 3  地址運算符
 5. 11  IXP2XXX的偽指令
 5. 12  IXP2XXX的指令集
 5. 12. 1  指令概述
 5. 12. 2  IXF2XXX中的I/O指令
 5. 12. 3  IXP2XXX的指令詳解
 第6章  IXP2XXX的應用
 6. 1  基于IXP2400的IPv6路由器設計
 6. 1. 1  硬件概述
 6. 1. 2  軟件概述
 6. 1. 3  數(shù)據(jù)處理流程
 6. 1. 4  Dispatch Loop
 6. 1. 5  系統(tǒng)性能分析
 6. 1. 6  系統(tǒng)資源分配
 6. 1. 7  軟件模塊詳細設計
 6. 2  基于IXP2400的DiffServ系統(tǒng)的設計
 6. 2. 1  硬件概述
 6. 2. 2  軟件概述
 附錄  開發(fā)工具Workbench的使用
 參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號