注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡計算機組織與體系結構數(shù)字設計:英文版

數(shù)字設計:英文版

數(shù)字設計:英文版

定 價:¥45.00

作 者: 美M.Morris Mano著
出版社: 高等教育出版社
叢編項: 國外優(yōu)秀信息科學與技術系列教學用書
標 簽: 暫缺

ISBN: 9787040114171 出版時間: 2002-11-01 包裝: 平裝
開本: 23cm+光盤1片 頁數(shù): 516 字數(shù):  

內容簡介

  進入21世紀,尤其隨著我國加入WTO,信息產(chǎn)業(yè)的國際競爭將更加激烈。我國信息產(chǎn)業(yè)雖然在20世紀末取得了迅猛發(fā)展,但與發(fā)達國家相比,甚至與印度、愛爾蘭等國家相比,還有很大差距。國家信息化的發(fā)展速度和信息產(chǎn)業(yè)的國際競爭能力,最終都將取決于信息科學技術人才的質量和數(shù)量。引進國外信息科學和技術優(yōu)秀教材,在有條件的學校推動開展英語授課或雙語教學,是教育部為加快培養(yǎng)大批高質量的信息技術人才采取的一項重要舉措。為此,教育部要求由高等教育出版社首先開展信息科學和技術教材的引進試點工作。同時提出了兩點要求,一是要高水平,二是要低價格。在高等教育出版社和信息科學技術引進教材專家組的努力下,經(jīng)過比較短的時間,第一批引進的20多種教材已經(jīng)陸續(xù)出版。這套教材出版后受到了廣泛的好評,其中有不少是世界信息科學技術領域著名專家、教授的經(jīng)典之作和反映信息科學技術最新進展的優(yōu)秀作品,代表了目前世界信息科學技術教育的一流水平,而且價格也是最優(yōu)惠的,與國內同類自編教材相當。這項教材引進工作是在教育部高等教育司和高教社的共同組織下,由國內信息科學技術領域的專家、教授廣泛參與,在對大量國外教材進行多次遴選的基礎上,參考了國內和國外著名大學相關專業(yè)的課程設置進行系統(tǒng)引進的。其中,John Wiley公司出版的貝爾實驗室信息科學研究中心副總裁Silberchatz教授的經(jīng)典著作《操作系統(tǒng)概念》,是我們經(jīng)過反復談判,做了很多努力才得以引進的。William Stallings先生曾編寫了在美國深受歡迎的信息科學技術系列教材,其中有多種教材獲得過美國教材和學術著作者協(xié)會頒發(fā)的計算機科學與工程教材獎,這批引進教材中就有他的兩本著作。留美中國學者Jiawei Han先生的《數(shù)據(jù)挖掘》是該領域中具有里程碑意義的著作。由達特茅斯學院刀Thomas Cormen和麻省理工學院、哥倫比亞大學的幾位學者共同編著的經(jīng)典著作《算法導論》,在經(jīng)歷了11年的錘煉之后于2001年出版了第二版。目前任教于美國Massachusetts大學的James Kurose教授,曾在美國三所高校先后10次獲得杰出教師或杰出教學獎,由他主編的《計算機網(wǎng)絡》出版后,以其體系新穎、內容先進而倍受歡迎。在努力降低引進教材售價方面,高等教育出版社做了大量和細致的工作。這套引進的教材體現(xiàn)了權威性、系統(tǒng)性、先進性和經(jīng)濟性等特點。教育部也希望國內和國外的出版商積極參與此項工作,共同促進中國信息技術教育和信息產(chǎn)業(yè)的發(fā)展。我們在與外商的談判工作中,不僅要堅定不移地引進國外最優(yōu)秀的教材,而且還要千方百計地將版權轉讓費降下來,要讓引進教材的價格與國內自編教材相當,讓廣大教師和學生負擔得起。中國的教育市場巨大,外國出版公司和國內出版社要通過擴大發(fā)行數(shù)量取得效益。在引進教材的同時,我們還應做好消化吸收,注意學習國外先進的教學思想和教學方法,提高自編教材的水平,使我們的教學和教材在內容體系上,在理論與實踐的結合上,在培養(yǎng)學生的動手能力上能有較大的突破和創(chuàng)新。

作者簡介

暫缺《數(shù)字設計:英文版》作者簡介

圖書目錄

PREFACE                  
 1  BINARY SYSTEMS                  
 1-1 Digital Systems                  
 1-2 Binary Numbers                  
 1-3 Number Base Conversions                  
 1-4 Octal and Hexadecimal Numbers                  
 1-5 Complements                  
 1-6 Signed Binary Numbers                  
 1-7 Binary Codes                  
 1-8 Binary Storage and Registers                  
 1-9 Binary Logic                  
 2   BOOLEAN ALCEBRA AND LOCIC CATES                  
 2-1 Basic Definitions                  
 2-2 Axiomatic Definition of Boolean Algebra                  
 2-3 Basic Theorems and Properties                  
 of Boolean Algebra                  
 2-4 Boolean Functions                  
 2-5 Canonical and Standard Forms                  
 2-6 Other Logic Operations                  
 2-7 Digital Logic Cates                  
 2-8 integrated Circuits                  
 3 CATE-LEVEL MINIMIZATION                  
 3-1  The Map Method                  
 3-2  Four-Variable Map                  
 3-3  Five-Variable Map                  
 3-4 Product of Sums Simplification                  
 3-5  Don't-Care Conditions                  
 3-6  NAND and NOR Implementation                  
 3-7  Other Two-Level Implementations                  
 3-8  Exclusive-OR Function                  
 3-9  Hardware Description Language (HDL)                  
 4 COMBINATIONAL LOCIC                  
 4-1  Combinational Circuits                  
 4-2  Analysis Procedure                  
 4-3  Design Procedure                  
 4-4  Binary Adder-Subtractor                  
 4-5  Decimal Adder                  
 4-6  Binary Multiplier                  
 4-7  Magnitude Comparator                  
 4-8  Decoders                  
 4-9  Encoders                  
 4-10 Multiplexers                  
 4-11 HDL For Combinational Circuits                  
 5 SYNCHRONOUS SEQUENTIAL LOCIC                  
 5-1  Sequential Circuits                  
 5-2  Latches                  
 5-3  Flip-Flops                  
 5-4  Analysis of Clocked Sequential Circuits                  
 5-5  HDL For Sequential Circuits                  
 5-6  State Reduction and Assignment                  
 5-7  Design Procedure                  
 6 RECISTERS AND COUNTERS                  
 6-1  Registers                  
 6-2  Shift Registers                  
 6-3  Ripple Counters                  
 6-4  Synchronous Counters                  
 6-5  Other Counters                  
 6-6  HDL for Registers and Counters                  
 7 MEMORY AND PROCRAMMABLE LOGIC                  
 7-1  Introduction                  
 7-2  Random-Access Memory                  
 7-3  Memory Decoding                  
 7-4  Error Detection and Correction                  
 7-5  Read-Only Memory                  
 7-6  Programmable Logic Array                  
 7-7  Programmable Array Logic                  
 7-8  Sequential Programmable Devices                  
 8 RECISTER TRANSFER LEVEL                  
 8-1  Register Transfer Level (RTL) Notation                  
 8-2  Register Transfer Level in HDL                  
 8-3  Algorithmic State Machines (ASM)                  
 8-4  Design Example                  
 8-5  HDL Description of Design Example                  
 8-6  Binary Multiplier                  
 8-7  Control Logic                  
 8-8  HDL Description of Binary Multiplier                  
 8-9  Design With Muitiplexers                  
 9 ASYNCHRONOUS SEQUENTlAL LOCIC                  
 9-1  Introduction                  
 9-2  Anaiysis Procedure                  
 9-3  Circuits With Latches                  
 9-4  Design Procedure                  
 9-5  Reduction of State and Flow Tables                  
 9-6  Race-Free State Assignment                  
 9-7  Hazards                  
 9-8  Design Exampie                  
 10 DICITAL INTECRATED CIRCUITS                  
 10-1  Introduction                  
 10-2  Special Characteristics                  
 10-3  Bipolar-Transistor Characteristics                  
 10-4  RTL and DTL Circuits                  
 10-5  Transistor-Transistor Logic (TTL)                  
 10-6  Emitter-Coupled Logic (ECL)                  
 10-7  Metal-Oxide Semiconductor (MOS)                  
 10-8  Complementary MOS (CMOS)                  
 10-9  CMOS Transmission Cate Circuits                  
 10-10 Switch-Lever Modeling With HDL                  
 11  LABORATORY EXPERIMENTS                  
 11-0 Introduction to Experiments                  
 11-1 Binary and Decimal Numbers                  
 11-2 Digital Logic Gates                  
 11-3 Simplification of Boolean Functions                  
 11-4 Combinational Circuits                  
 11-5 Code Conveners                  
 11-6 Design with Multiplexers                  
 11-7 Adders and Subtractors                  
 11-8 Flip-flops                  
 11-9 Sequential Circuits                  
 11-10 Counters                  
 11-11 Shift Registers                  
 11-12 Serial Addition                  
 11-13 Memory Unit                  
 11-14 Lamp Handball                  
 11-15 Clock-Pulse Cenerator                  
 11-16 Parallel Adder and Accumulator                  
 11-17 Binary Multiplier                  
 11-18 Asynchronous Sequential Circuits                  
 11-19 Verilog HDL Simulation Experiments                  
 12 STANDARD CRAPHIC SYMBOLS                  
 12-1 Rectangular-Shape Symbols                  
 12-2 Qualifying Symbols                  
 12-3 Dependency Notation                  
 12-4 Symbols For Combinational Elements                  
 12-5 Symbols For Flip-Flops                  
 12-6 Symbols For Registers                  
 12-7 Symbols For Counters                  
 12-8 Symbol For RAM                  
 ANSWERS TO SELECTED PROBLEMS                  
 INDEX                  
                   

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號