注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)科學(xué)理論與基礎(chǔ)知識(shí)PLD與數(shù)字系統(tǒng)設(shè)計(jì)

PLD與數(shù)字系統(tǒng)設(shè)計(jì)

PLD與數(shù)字系統(tǒng)設(shè)計(jì)

定 價(jià):¥25.00

作 者: 李輝編著
出版社: 西安電子科技大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 數(shù)字系統(tǒng)設(shè)計(jì)

ISBN: 9787560615028 出版時(shí)間: 2005-05-01 包裝: 膠版紙
開(kāi)本: 26cm 頁(yè)數(shù): 248 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《PLD與數(shù)字系統(tǒng)設(shè)計(jì)》介紹了可編程邏輯器件的內(nèi)部結(jié)構(gòu)和工作原理、用于數(shù)字邏輯電路設(shè)計(jì)的硬件描述語(yǔ)言VHDL和Verilog-HDL、可編程邏輯器件的開(kāi)發(fā)系統(tǒng)ISE 5.1i的使用方法。最后通過(guò)幾個(gè)具有一定應(yīng)用價(jià)值的電子系統(tǒng)設(shè)計(jì)實(shí)例,介紹了實(shí)現(xiàn)數(shù)字邏輯系統(tǒng)的設(shè)計(jì)方法。《PLD與數(shù)字系統(tǒng)設(shè)計(jì)》可作為從事電子產(chǎn)品開(kāi)發(fā)及生產(chǎn)的工程技術(shù)人員學(xué)習(xí)和開(kāi)發(fā)在系統(tǒng)可編程集成電路原理與應(yīng)用技術(shù)的參考書,也可作為大專院校電子工程、計(jì)算機(jī)和自動(dòng)化等相關(guān)專業(yè)開(kāi)設(shè)實(shí)驗(yàn)與數(shù)字系統(tǒng)設(shè)計(jì)課程的教學(xué)參考書。

作者簡(jiǎn)介

暫缺《PLD與數(shù)字系統(tǒng)設(shè)計(jì)》作者簡(jiǎn)介

圖書目錄

第1章可編程邏輯器件1
1.1可編程邏輯器件概述1
1.2低密度PLD4
1.3高密度PLD11
1.3.1XC9500在系統(tǒng)可編程邏輯器件系列12
1.3.2Spartan可編程邏輯器件系列15
1.3.3Spartan-II可編程邏輯器件系列結(jié)構(gòu)21
1.4CPLD和FPGA24
1.5基于可編程邏輯器件的數(shù)字系統(tǒng)的設(shè)計(jì)流程26
1.6可編程邏輯器件的發(fā)展趨勢(shì)28
第2章VHDL語(yǔ)言32
2.1VHDL的基本結(jié)構(gòu)34
2.2VHDL結(jié)構(gòu)體的子結(jié)構(gòu)38
2.2.1塊(BLOCK)語(yǔ)句38
2.2.2進(jìn)程(PROCESS)語(yǔ)句39
2.2.3子程序(SUBPROGRAMS)語(yǔ)句43
2.2.4庫(kù).程序包和配置44
2.3標(biāo)示符.數(shù)據(jù)對(duì)象.數(shù)據(jù)類型.屬性和保留關(guān)鍵字47
2.3.1標(biāo)示符(Identifiers)47
2.3.2數(shù)據(jù)對(duì)象(DataObjects)47
2.3.3數(shù)據(jù)類型(DataTypes)和屬性52
2.3.4保留關(guān)鍵字58
2.4VHDL的運(yùn)算操作符59
2.5VHDL的順序描述語(yǔ)句60
2.6VHDL的并發(fā)描述語(yǔ)句68
2.7基本邏輯單元描述實(shí)例74
2.8測(cè)試程序的設(shè)計(jì)95
第3章Verilog-HDL語(yǔ)言104
3.1模塊的結(jié)構(gòu)104
3.2數(shù)據(jù)類型107
3.2.1常量的數(shù)據(jù)類型107
3.2.2變量的常用數(shù)據(jù)類型108
3.3運(yùn)算符和表達(dá)式109
3.4語(yǔ)句112
3.4.1賦值語(yǔ)句112
3.4.2條件語(yǔ)句114
3.4.3循環(huán)語(yǔ)句116
3.4.4結(jié)構(gòu)說(shuō)明語(yǔ)句117
3.4.5塊語(yǔ)句119
3.4.6語(yǔ)句的順序執(zhí)行和并行執(zhí)行120
3.4.7編譯預(yù)處理122
3.5基本邏輯單元描述實(shí)例124
3.6測(cè)試程序的設(shè)計(jì)142
第4章ISE5.1i開(kāi)發(fā)系統(tǒng)144
4.1設(shè)計(jì)流程144
4.2工程管理用戶界面146
4.3VHDL的輸入方法146
4.3.1創(chuàng)建一個(gè)新的工程項(xiàng)目147
4.3.2輸入VHDL程序149
4.3.3利用語(yǔ)言參考模板編寫程序150
4.3.4語(yǔ)法檢查151
4.3.5邏輯功能仿真151
4.3.6綜合157
4.3.7添加芯片管腳約束文件158
4.3.8設(shè)計(jì)的實(shí)現(xiàn)162
4.3.9配置FPGA164
4.4基于電路原理圖輸入的設(shè)計(jì)方法167
4.4.1創(chuàng)建一個(gè)新的工程項(xiàng)目167
4.4.2輸入電路原理圖168
4.5狀態(tài)轉(zhuǎn)換圖描述狀態(tài)機(jī)172
4.6硬件描述語(yǔ)言和電路原理圖混合輸入方式177
4.6.1輸入模塊count4的VHDL程序和生成的電路符號(hào)178
4.6.2使用ECS工具設(shè)計(jì)頂層電路的原理圖179
4.6.3設(shè)計(jì)的實(shí)現(xiàn)182
第5章設(shè)計(jì)實(shí)例183
5.1實(shí)驗(yàn)開(kāi)發(fā)板原理183
5.1.1實(shí)驗(yàn)開(kāi)發(fā)板原理183
5.1.2XC2S15-5VQ100C的管腳連接184
5.1.3編程接口186
5.2設(shè)計(jì)實(shí)例187
5.2.1漢字顯示187
5.2.2數(shù)字頻率計(jì)190
5.2.3交通信號(hào)燈控制器195
5.2.4電子數(shù)字鐘200
5.2.5計(jì)時(shí)器206
5.2.6電子密碼鎖212
5.2.7數(shù)字電壓表219
附錄A實(shí)驗(yàn)開(kāi)發(fā)板電路原理圖226
A.1實(shí)驗(yàn)開(kāi)發(fā)板電路原理圖之一226
A.2實(shí)驗(yàn)開(kāi)發(fā)板電路原理圖之二227
A.3實(shí)驗(yàn)開(kāi)發(fā)板電路原理圖之三228
A.4實(shí)驗(yàn)開(kāi)發(fā)板電路原理圖之四229
附錄BVHDL標(biāo)準(zhǔn)程序包230
B.1STD_LOGIC_1164230
B.2STD_LOGIC_ARITH234
B.3STD_LOGIC_UNSIGNED240
B.4STD_LOGIC_SIGNED242
附錄C縮寫詞匯244
附錄D參考網(wǎng)址247
參考文獻(xiàn)248

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)