注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)輔助設(shè)計(jì)與工程計(jì)算其他相關(guān)軟件FPGA/VHDL快速工程實(shí)踐入門與提高

FPGA/VHDL快速工程實(shí)踐入門與提高

FPGA/VHDL快速工程實(shí)踐入門與提高

定 價(jià):¥20.00

作 者: 楊恒,盧飛成編著
出版社: 北京航空航天大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: VHDL

ISBN: 9787810772952 出版時(shí)間: 2003-04-01 包裝: 簡(jiǎn)裝本
開(kāi)本: 19cm 頁(yè)數(shù): 206 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  FPGA/VHDL技術(shù)是近年來(lái)計(jì)算機(jī)與電子技術(shù)領(lǐng)域的又一場(chǎng)革命。本書以Altera公司的FPGA/CPLD為主詳細(xì)介紹了FPGA的相關(guān)知識(shí)、MAX+PLUSⅡ開(kāi)發(fā)環(huán)境和VHDL語(yǔ)言基礎(chǔ),并以交通燈邏輯控制、電子鐘與LED顯示、LCD液晶顯示及計(jì)算機(jī)ISA接口和PCI接口的設(shè)計(jì)等為例,由淺入深地詳述了如何應(yīng)用FPGA/VHDL進(jìn)行電子設(shè)計(jì)。書中的大多數(shù)電路圖和源程序已經(jīng)過(guò)實(shí)例驗(yàn)證,讀者可以直接應(yīng)用于自己的設(shè)計(jì)。本書的特點(diǎn)是強(qiáng)調(diào)實(shí)用性和先進(jìn)性,力求通俗易懂。<br>本書適合于計(jì)算機(jī)、電子、控制及信息等相關(guān)專業(yè)的在校大學(xué)生學(xué)習(xí),對(duì)廣大工程技術(shù)人員也具有實(shí)用價(jià)值。

作者簡(jiǎn)介

暫缺《FPGA/VHDL快速工程實(shí)踐入門與提高》作者簡(jiǎn)介

圖書目錄

第1章 緒論
1.1 FPGA/CPLD概述1
1.2 FPGA/CPLD 的開(kāi)發(fā)軟件2
1.3 FPGA/CPLD 的分類和使用3
第2章 VHDL編程基礎(chǔ)
2.1 VHDL語(yǔ)言程序的基本結(jié)構(gòu)5
2.1.1 設(shè)計(jì)實(shí)體5
2.1.2 實(shí)體說(shuō)明5
2.1.3 結(jié)構(gòu)體7
2.2 VHDL語(yǔ)言的數(shù)據(jù)類型及運(yùn)算操作符10
2.2.1 標(biāo)識(shí)符10
2.2.2 對(duì)象及其分類11
2.2.3 數(shù)據(jù)類型12
2.2.4 類型轉(zhuǎn)換16
2.2.5 詞法單元16
2.2.6 運(yùn)算操作符17
2.2.7 運(yùn)算操作符的優(yōu)先級(jí)19
2.3 VHDL語(yǔ)法基礎(chǔ)21
2.3.1 并行語(yǔ)句21
2.3.2 順序語(yǔ)句32
2.3.3 延時(shí)語(yǔ)句39
2.4 屬性的描述和定義39
2.4.1 數(shù)值類屬性函數(shù)40
2.4.2 函數(shù)類屬性函數(shù)41
2.4.3 信號(hào)類屬性函數(shù)42
2.4.4 數(shù)據(jù)類型類屬性函數(shù)43
2.4.5 數(shù)據(jù)區(qū)間類屬性函數(shù)44
2.5 VHDL程序設(shè)計(jì)基礎(chǔ)44
2.5.1 庫(kù)44
2.5.2 程序包47
2.5.3 配置48
2.6 基本邏輯電路設(shè)計(jì)實(shí)例50
2.6.1 組合邏輯電路設(shè)計(jì)50
2.6.2 時(shí)序電路設(shè)計(jì)57
第3章 MAX+PLUS Ⅱ使用指南
3.1 MAX+PLUS Ⅱ的特點(diǎn)64
3.2 MAX+PLUS Ⅱ的組成65
3.3 MAX+PLUS Ⅱ的使用65
3.3.1 圖形文件的建立66
3.3.2 文本文件的建立70
3.3.3 建立頂層設(shè)計(jì)文件71
3.3.4 工程文件的編譯73
3.3.5 模擬仿真74
3.3.6 定時(shí)分析77
3.3.7 器件編程
第4章 FLEX 6000系列器件簡(jiǎn)介及應(yīng)用實(shí)例
4.1 FLEX 6000系列器件簡(jiǎn)介83
4.1.1 特點(diǎn)83
4.1.2 概述85
4.1.3 功能描述86
4.1.4 輸出配置98
4.1.5 JTAG邊界掃描99
4.2 交通信號(hào)燈控制邏輯設(shè)計(jì)99
4.2.1 系統(tǒng)要求分析99
4.2.2 控制邏輯描述100
4.3 電子鐘的設(shè)計(jì)實(shí)例102
4.3.1 功能要求和結(jié)構(gòu)102
4.3.2 控制芯片的設(shè)計(jì)103
4.4 字符型LCD(KS 0066)接口的設(shè)計(jì)116
4.4.1 原理介紹116
4.4.2 接口的VHDL描述125
第5章 應(yīng)用FPGA設(shè)計(jì)PC機(jī)ISA和PCI總線接口
5.1 應(yīng)用FPGA設(shè)計(jì)PC機(jī)的ISA總線接口134
5.1.1 ISA總線概述134
5.1.2 基于Altera FLEX 6000的ISA接口設(shè)計(jì)138
5.2 應(yīng)用FPGA設(shè)計(jì)PC機(jī)的PCI總線接口148
5.2.1 PCI總線概述148
5.2.2 PCI總線命令153
5.2.3 PCI總線訪問(wèn)地址解碼154
5.2.4 PCI配置空間操作154
5.2.5 基于Altera FLEX 10K的PCI接口設(shè)計(jì)158
附錄AAltera公司FPGA/CPLD系列器件縱覽
附錄BMAX+PLUS Ⅱ Windows 2000驅(qū)動(dòng)配置指南
附錄CFPGA/VHDL快速學(xué)習(xí)開(kāi)發(fā)工具系統(tǒng)CHICAGO 1.0
附錄DFPGA/VHDL快速學(xué)習(xí)開(kāi)發(fā)工具系統(tǒng)CHICAGO 2.0
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)