注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)組織與體系結(jié)構(gòu)微型計(jì)算機(jī)原理與組成

微型計(jì)算機(jī)原理與組成

微型計(jì)算機(jī)原理與組成

定 價(jià):¥24.00

作 者: 眭碧霞等編著
出版社: 人民郵電出版社
叢編項(xiàng): 高職高專(zhuān)現(xiàn)代信息技術(shù)系列教材
標(biāo) 簽: 微型計(jì)算機(jī) 高等教育 教材

ISBN: 9787115093936 出版時(shí)間: 2003-01-01 包裝: 簡(jiǎn)裝本
開(kāi)本: 26cm 頁(yè)數(shù): 292 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)結(jié)合當(dāng)前微型計(jì)算機(jī)的實(shí)際應(yīng)用,系統(tǒng)地介紹了微型計(jì)算機(jī)的基本概念、基本組成、工作原理以及典型接口芯片和接口技術(shù)。全書(shū)共9章,主要內(nèi)容包括緒論、計(jì)算機(jī)數(shù)據(jù)及其表示、典型微處理器、指令系統(tǒng)與程序設(shè)計(jì)、存儲(chǔ)系統(tǒng)、中斷系統(tǒng)與定時(shí)技術(shù)、總線技術(shù)、輸入/輸出接口和微型計(jì)算機(jī)系統(tǒng)。本書(shū)是高職高專(zhuān)計(jì)算機(jī)及相關(guān)專(zhuān)業(yè)的教材,也可供初中級(jí)計(jì)算機(jī)技術(shù)人員和自學(xué)者閱讀參考。

作者簡(jiǎn)介

暫缺《微型計(jì)算機(jī)原理與組成》作者簡(jiǎn)介

圖書(shū)目錄

第1章 緒論 1
1.1 微型計(jì)算機(jī)的發(fā)展 1
1.1.1 微型計(jì)算機(jī)概述 1
1.1.2 微處理器的發(fā)展 1
1.1.3 微型計(jì)算機(jī)的特點(diǎn)與應(yīng)用 2
1.2 微型計(jì)算機(jī)系統(tǒng)的基本組成 4
1.2.1 微型計(jì)算機(jī)的硬件系統(tǒng) 4
1.2.2 微型計(jì)算機(jī)的軟件系統(tǒng) 9
1.2.3 微型計(jì)算機(jī)的性能指標(biāo) 10
1.3 微型計(jì)算機(jī)的基本工作過(guò)程 11
本章小結(jié) 15
習(xí)題?胨伎肌?15
第2章 計(jì)算機(jī)數(shù)據(jù)及其表示 17
2.1 數(shù)制及其轉(zhuǎn)換 17
2.1.1 進(jìn)位計(jì)數(shù)制 17
2.1.2 數(shù)制之間的轉(zhuǎn)換 19
2.2 計(jì)算機(jī)數(shù)據(jù)的常用編碼 21
2.2.1 BCD碼 21
2.2.2 ASCII碼 21
2.3 計(jì)算機(jī)數(shù)據(jù)的校驗(yàn) 22
2.4 定點(diǎn)數(shù) 23
2.4.1 原碼 24
2.4.2 反碼 24
2.4.3 補(bǔ)碼 24
2.4.4 定點(diǎn)數(shù)的運(yùn)算 25
2.5 浮點(diǎn)數(shù) 29
2.5.1 浮點(diǎn)數(shù)的格式 29
2.5.2 移碼 31
2.5.3 浮點(diǎn)數(shù)的運(yùn)算 31
本章小結(jié) 34
習(xí)題與思考 34
第3章 典型微處理器 35
3.1 微處理器的基本結(jié)構(gòu) 35
3.1.1 微處理器的典型結(jié)構(gòu) 35
3.1.2 8088微處理器的內(nèi)部結(jié)構(gòu) 37
3.1.3 總線接口單元 38
3.1.4 執(zhí)行單元 40
3.1.5 8088引腳及其功能 42
3.1.6 8088的典型時(shí)序 47
3.1.7 8086微處理器 48
3.2 80×86/Pentium微處理器 50
3.2.1 80286微處理器 50
3.2.2 80386微處理器 56
3.2.3 80486微處理器 62
3.2.4 Pentium微處理器 66
本章小結(jié) 71
習(xí)題與思考 71
第4章 指令系統(tǒng)與程序設(shè)計(jì) 72
4.1 尋址方式 72
4.1.1 指令格式 72
4.1.2 尋址方式 73
4.1.3 存儲(chǔ)器尋址時(shí)的段約定 79
4.2 指令系統(tǒng) 79
4.2.1 概述 79
4.2.2 數(shù)據(jù)傳送指令 80
4.2.3 算術(shù)運(yùn)算指令 83
4.2.4 邏輯運(yùn)算指令 90
4.2.5 移位操作指令 91
4.2.6 串操作指令 92
4.2.7 控制轉(zhuǎn)移指令 95
4.2.8 處理器控制指令 102
4.2.9 保護(hù)方式控制指令 103
4.3 匯編語(yǔ)言程序設(shè)計(jì)基礎(chǔ) 103
4.3.1 匯編語(yǔ)言與匯編程序 103
4.3.2 偽指令 104
4.3.3 匯編語(yǔ)言程序格式 109
4.3.4 宏指令和條件匯編指令 110
4.4 匯編語(yǔ)言程序設(shè)計(jì) 114
4.4.1 程序設(shè)計(jì)方法 114
4.4.2 順序程序設(shè)計(jì) 115
4.4.3 分支程序設(shè)計(jì) 117
4.4.4 循環(huán)程序設(shè)計(jì) 121
4.4.5 子程序設(shè)計(jì) 125
本章小結(jié) 129
習(xí)題與思考 129
第5章 存儲(chǔ)系統(tǒng) 132
5.1 存儲(chǔ)器與存儲(chǔ)體系概述 132
5.1.1 存儲(chǔ)器的分類(lèi) 132
5.1.2 存儲(chǔ)體系與層次結(jié)構(gòu) 133
5.1.3 存儲(chǔ)器主要性能指標(biāo) 136
5.2 主存儲(chǔ)器 138
5.2.1 主存儲(chǔ)器芯片的基本組成 138
5.2.2 只讀存儲(chǔ)器(ROM) 140
5.2.3 隨機(jī)存儲(chǔ)器(RAM) 143
5.2.4 大容量存儲(chǔ)器的組織 145
5.3 高速緩沖存儲(chǔ)器 150
5.3.1 Cache工作原理 150
5.3.2 Cache工作過(guò)程 151
5.3.3 地址映像 153
5.3.4 替換策略 155
5.4 虛擬存儲(chǔ)器 156
5.4.1 主存-輔存存儲(chǔ)層次 156
5.4.2 虛擬存儲(chǔ)器的基本概念 156
5.4.3 實(shí)地址和虛地址 157
5.4.4 段式虛擬存儲(chǔ)器 157
5.4.5 頁(yè)式虛擬存儲(chǔ)器 158
5.4.6 段頁(yè)式虛擬存儲(chǔ)器 160
5.5 PC系列機(jī)中的主存儲(chǔ)器 160
5.5.1 PC系列機(jī)中主存基本情況 160
5.5.2 實(shí)址方式下內(nèi)存擴(kuò)展 160
5.5.3 內(nèi)存條、存儲(chǔ)器擴(kuò)展板基本結(jié)構(gòu) 161
5.5.4 特殊存儲(chǔ)器 162
本章小結(jié) 163
習(xí)題與思考 164
第6章 中斷系統(tǒng)與定時(shí)技術(shù) 165
6.1 中斷概述 165
6.1.1 中斷問(wèn)題的引出 165
6.1.2 中斷源 166
6.1.3 中斷系統(tǒng)需解決的問(wèn)題 166
6.2 8088/8086的中斷結(jié)構(gòu) 167
6.2.1 8088/8086中斷類(lèi)型 167
6.2.2 8088/8086中斷管理 168
6.3 8088/8086的中斷處理過(guò)程 169
6.3.1 中斷響應(yīng)條件 169
6.3.2 中斷響應(yīng)過(guò)程 170
6.4 中斷控制器 171
6.4.1 8259A內(nèi)部結(jié)構(gòu) 172
6.4.2 8259A引腳 173
6.4.3 8259A中斷控制過(guò)程 174
6.4.4 8259A應(yīng)用 174
6.5 定時(shí)/計(jì)數(shù)器8253 178
6.5.1 8253內(nèi)部結(jié)構(gòu) 179
6.5.2 8253的引腳功能 180
6.5.3 8253的控制字 181
6.5.4 工作方式 182
6.5.5 8253/8254在PC機(jī)上的應(yīng)用 182
本章小結(jié) 185
習(xí)題與思考 185
第7章 總線技術(shù) 186
7.1 總線的基本知識(shí) 186
7.1.1 概述 186
7.1.2 總線的分類(lèi) 187
7.1.3 總線的主要參數(shù) 189
7.1.4 總線標(biāo)準(zhǔn)化 189
7.2 常用總線標(biāo)準(zhǔn) 189
7.2.1 ISA總線 190
7.2.2 EISA總線 190
7.2.3 PCI局部總線 191
7.2.4 AGP總線 193
7.2.5 IEEE 1394總線 194
7.2.6 USB總線 196
7.2.7 RS-232C串行接口標(biāo)準(zhǔn) 197
7.3 總線基礎(chǔ)上的系統(tǒng)硬件擴(kuò)展 198
7.3.1 I/O接口擴(kuò)展 198
7.3.2 存儲(chǔ)器擴(kuò)展 199
本章小結(jié) 199
習(xí)題與思考 201
第8章 輸入/輸出接口 202
8.1 輸入/輸出及其接口 202
8.1.1 I/O信息的組成 202
8.1.2 外設(shè)接口的作用 203
8.1.3 I/O端口尋址方式 203
8.2 數(shù)據(jù)傳送方式 205
8.2.1 程序控制傳送方式 205
8.2.2 DMA傳送方式 208
8.3 DMA控制器 209
8.3.1 DMA控制器的基本概念 209
8.3.2 DMA傳送過(guò)程 209
8.3.3 8237A控制器 210
8.3.4 8237A的應(yīng)用 217
8.4 并行輸入/輸出接口 220
8.4.1 概述 220
8.4.2 并行通信接口芯片 221
8.5 串行輸入/輸出接口 231
8.5.1 串行通信概述 231
8.5.2 串行通信接口芯片 231
8.5.3 串行口的應(yīng)用 238
本章小結(jié) 239
習(xí)題與思考 239
第9章 微型計(jì)算機(jī)系統(tǒng) 241
9.1 微型計(jì)算機(jī)的基本配置 241
9.2 微機(jī)的組裝 244
9.2.1 組裝 244
9.2.2 微機(jī)的檢查和初步調(diào)試 246
9.3 系統(tǒng)設(shè)置與優(yōu)化 247
9.3.1 CMOS設(shè)置 247
9.3.2 微機(jī)系統(tǒng)優(yōu)化 248
9.4 微型計(jì)算機(jī)新技術(shù) 250
9.4.1 多媒體技術(shù) 250
9.4.2 RISC計(jì)算機(jī)技術(shù) 250
9.4.3 流水線技術(shù) 251
9.4.4 高速緩沖存儲(chǔ)器 251
9.4.5 虛擬存儲(chǔ)技術(shù) 252
9.4.6 先進(jìn)動(dòng)態(tài)執(zhí)行和執(zhí)行追蹤緩存 252
9.4.7 快速執(zhí)行引擎 252
9.4.8 微程序控制 253
9.4.9 多處理器系統(tǒng) 253
本章小結(jié) 253
實(shí)訓(xùn) 254
實(shí)訓(xùn)一 匯編語(yǔ)言程序的建立和調(diào)試過(guò)程 254
實(shí)訓(xùn)二 DOS系統(tǒng)功能調(diào)用 260
實(shí)訓(xùn)三 分支程序設(shè)計(jì) 264
實(shí)訓(xùn)四 循環(huán)程序設(shè)計(jì) 264
實(shí)訓(xùn)五 子程序程序設(shè)計(jì) 265
實(shí)訓(xùn)六 RAM存儲(chǔ)器實(shí)驗(yàn) 266
實(shí)訓(xùn)七 8253計(jì)數(shù)器/定時(shí)器實(shí)驗(yàn) 268
實(shí)訓(xùn)八 8259A中斷控制器實(shí)驗(yàn) 269
實(shí)訓(xùn)九 8255A并行口的實(shí)驗(yàn)(一) 273
實(shí)訓(xùn)十 8255A并行口的實(shí)驗(yàn)(二) 275

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)