注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)軟件工程及軟件方法學(xué)ADSP SHARC系列DSP應(yīng)用系統(tǒng)設(shè)計(jì)

ADSP SHARC系列DSP應(yīng)用系統(tǒng)設(shè)計(jì)

ADSP SHARC系列DSP應(yīng)用系統(tǒng)設(shè)計(jì)

定 價(jià):¥36.00

作 者: 劉書明,羅軍輝編著
出版社: 電子工業(yè)出版社
叢編項(xiàng): DSP應(yīng)用叢書
標(biāo) 簽: 數(shù)字信號(hào) DSP

ISBN: 9787505384668 出版時(shí)間: 2003-01-01 包裝: 膠版紙
開本: 26cm 頁(yè)數(shù): 385 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  數(shù)字信號(hào)處理技術(shù)的迅猛發(fā)展,使DSP產(chǎn)品廣泛地應(yīng)用于通信、圖像處理、生物醫(yī)學(xué)、自動(dòng)控制等領(lǐng)域。本書選定ADI公司最新的高性能DSP器件,簡(jiǎn)要介紹了ADSP SHARC系列芯片的基本工作原理及性能指標(biāo),并著重闡述了應(yīng)用ADSP SHARC系列芯片組成數(shù)字信號(hào)處理系統(tǒng)時(shí),在外圍硬件接口、軟件設(shè)計(jì)、系統(tǒng)設(shè)計(jì)等方面必須解決的問題。書中還提供了大量的設(shè)計(jì)實(shí)例,介紹了很多設(shè)計(jì)經(jīng)驗(yàn),同時(shí)也提供了系統(tǒng)設(shè)計(jì)范例,可供相關(guān)技術(shù)人員參考。本書面向廣大電子工程設(shè)計(jì)人員,可供大專院校通信工程、電子工程、計(jì)算機(jī)應(yīng)用、工業(yè)自動(dòng)化、自動(dòng)控制等專業(yè)的教師、研究生和高年級(jí)本科學(xué)生作為教材使用,也可供通信和電子領(lǐng)域從事DSP芯片開發(fā)應(yīng)用的廣大科技人員閱讀參考。

作者簡(jiǎn)介

暫缺《ADSP SHARC系列DSP應(yīng)用系統(tǒng)設(shè)計(jì)》作者簡(jiǎn)介

圖書目錄

第1章
概論 1.1
數(shù)字信號(hào)處理器技術(shù) 1.1.1
DSP的發(fā)展歷程 1.1.2
DSP的特點(diǎn) 1.1.3
DSP結(jié)構(gòu) 1.1.4
高速、高性能信號(hào)處理 1.1.5
DSP發(fā)展趨勢(shì) 1.2
數(shù)字信號(hào)處理器應(yīng)用設(shè)計(jì) 1.2.1
DSP應(yīng)用領(lǐng)域 1.2.2
典型DSP系統(tǒng)的構(gòu)成 1.2.3
DSP系統(tǒng)設(shè)計(jì)與應(yīng)用設(shè)計(jì)問題 第2章
ADSP SHARC系列處理器原理 2.1
ADSP SHARC系列處理器概述 2.1.1
ADSP SHARC系列處理器發(fā)展歷程 2.1.2
ADSP SHARC系列處理器與TMS320處理器性能比較 2.1.3
ADSP SHARC系列處理器功能結(jié)構(gòu)圖 2.2
ADSP SHARC系列處理器核 2.2.1
處理單元構(gòu)成 2.2.2
程序控制器 2.2.3
地址產(chǎn)生器與PM和DM總線 2.2.4
寄存器 2.2.5
中斷邏輯與定時(shí)器 2.3
ADSP SHARC系列處理器存儲(chǔ)器 2.3.1
存儲(chǔ)器空間 2.3.2
內(nèi)部存儲(chǔ)器、多處理器存儲(chǔ)器與外部存儲(chǔ)器 2.3.3
存儲(chǔ)器組織與字長(zhǎng) 2.3.4
存儲(chǔ)器訪問 2.4
DMA 2.4.1
DMA資源 2.4.2
DMA通道建立與控制寄存器 2.4.3
鏈?zhǔn)紻MA與二維DMA傳輸 2.5
ADSP SHARC系列處理器鏈路口 2.5.1
鏈路口資源 2.5.2
鏈路口控制寄存器 2.5.3
鏈路握手信號(hào) 2.6
ADSP SHARC系列處理器串行口 2.6.1
串行口資源 2.6.2
串行口控制寄存器 2.6.3
串行口操作模式 2.7
主機(jī)接口 2.7.1
主機(jī)對(duì)ADSP SHARC系列處理器的控制 2.7.2
主機(jī)對(duì)處理器的訪問 第3章
ADSP SHARC系列處理器接口設(shè)計(jì) 3.1
存儲(chǔ)器接口設(shè)計(jì) 3.1.1
EPROM接口設(shè)計(jì) 3.1.2
DRAM的接口設(shè)計(jì) 3.1.3
ADSP-21065L與SDRAM的接口設(shè)計(jì) 3.1.4
FLASH接口設(shè)計(jì) 3.1.5
雙口RAM接口設(shè)計(jì) 3.2
主機(jī)接口與總線接口設(shè)計(jì) 3.2.1
主機(jī)接口設(shè)計(jì) 3.2.2
與計(jì)算機(jī)總線接口 3.3
高速A/D應(yīng)用系統(tǒng)的接口設(shè)計(jì) 3.4
高速D/A接口設(shè)計(jì) 3.5
ADSP SHARC系列處理器鏈路口的應(yīng)用 3.5.1
鏈路口的連接方式 3.5.2
DSP間鏈路口的單向通信 3.5.3
利用令牌標(biāo)志的鏈路口進(jìn)行雙向通信 3.5.4
將鏈路口擴(kuò)展為并行口 3.5.5
鏈路口的兼容性 3.5.6
關(guān)于鏈路口傳輸出錯(cuò)的討論 3.6
ADSP SHARC系列處理器串行口的應(yīng)用 3.6.1
串行口與AD1819A的連接 3.6.2
通過(guò)串行口實(shí)現(xiàn)DSP之間的多通道通信 3.6.3
串行口構(gòu)成定時(shí)器 3.6.4
同步串行口實(shí)現(xiàn)異步操作 3.6.5
串行口設(shè)計(jì)中的常見問題 3.7
ADSP SHARC系列處理器FLAG標(biāo)志的應(yīng)用 3.7.1
FLAG標(biāo)志做中斷請(qǐng)求 3.7.2
FLAG標(biāo)志的應(yīng)用 3.7.3
ADSP-21065L FLAG標(biāo)志 3.7.4
利用FLAG標(biāo)志實(shí)現(xiàn)異步通信 3.8
ADSP SHARC系列處理器DMA應(yīng)用 3.8.1
外部口DMA操作模式 3.8.2
短字DMA訪問 3.8.3
DMA實(shí)現(xiàn)DSP與FLASH的數(shù)據(jù)傳輸 3.9
中斷 3.9.1
中斷資源及中斷向量表 3.9.2
DSP系統(tǒng)中斷電路設(shè)計(jì) 3.9.3
復(fù)位中斷和復(fù)位電路設(shè)計(jì) 3.9.4
中斷服務(wù)程序設(shè)計(jì)示例 第4章
ADSP SHARC系列處理器應(yīng)用系統(tǒng)設(shè)計(jì) 4.1
數(shù)字信號(hào)處理系統(tǒng)的實(shí)現(xiàn) 4.1.1
DSP芯片選擇考慮 4.1.2
多處理器系統(tǒng)構(gòu)成 4.2
共享總線的緊耦合系統(tǒng) 4.2.1
ADSP-21160緊耦合總線多處理器系統(tǒng)的實(shí)現(xiàn)方法 4.2.2
多片ADSP-21065L的多處理器共享總線連接 4.3
鏈路口構(gòu)成松耦合系統(tǒng) 4.4
ADSP SHARC系列處理器應(yīng)用系統(tǒng)的程序加載 4.4.1
JTAG加載 4.4.2
EPROM 對(duì)單片DSP的加載 4.4.3
FLASH加載 4.4.4
鏈路口加載 4.4.5
單片EPROM對(duì)多片DSP的加載 4.5
系統(tǒng)設(shè)計(jì)的有關(guān)問題 4.5.1
ADSP SHARC系列處理器的電源配置 4.5.2
時(shí)鐘電路設(shè)計(jì) 4.5.3
片間連接的阻抗匹配問題 4.5.4
PCB 設(shè)計(jì)問題 4.5.5
干擾與抗干擾的考慮 4.5.6
熱設(shè)計(jì) 4.5.7
ADSP SHARC系列處理器不用引腳的處理 4.6
程序設(shè)計(jì)優(yōu)化 4.6.1
程序設(shè)計(jì)優(yōu)化的目的 4.6.2
軟件優(yōu)化途徑 4.6.3
ADSP SHARC程序優(yōu)化的基礎(chǔ) 4.6.4
程序優(yōu)化舉例 第5章
ADSP SHARC系列處理器開發(fā)工具與軟件設(shè)計(jì) 5.1
VisualDSP++概述與程序設(shè)計(jì)流程 5.1.1
VisualDSP++概述 5.1.2
VisualDSP++應(yīng)用程序開發(fā)流程 5.2
DSP匯編語(yǔ)言程序設(shè)計(jì) 5.2.1
匯編程序內(nèi)容與結(jié)構(gòu) 5.2.2
匯編表達(dá)式、操作符與數(shù)據(jù)格式 5.2.3
匯編關(guān)鍵字與符號(hào) 5.2.4
匯編命令與預(yù)處理命令 5.3
DSP高級(jí)語(yǔ)言程序設(shè)計(jì) 5.3.1
C/C++運(yùn)行時(shí)模式 5.3.2
C/C++實(shí)時(shí)運(yùn)行庫(kù) 5.4
匯編語(yǔ)言與高級(jí)語(yǔ)言的接口 5.4.1
C/C++程序調(diào)用匯編函數(shù) 5.4.2
匯編程序調(diào)用C/C++函數(shù) 5.4.3
C++調(diào)用匯編類成員函數(shù) 5.5
鏈接描述文件LDF 5.6
集成開發(fā)調(diào)試環(huán)境IDDE 5.6.1
程序開發(fā)步驟 5.6.2
Debugger調(diào)試工具 第6章
應(yīng)用系統(tǒng)設(shè)計(jì)實(shí)例 6.1
DSP與LCD 點(diǎn)陣的設(shè)計(jì) 6.1.1
硬件設(shè)計(jì) 6.1.2
軟件設(shè)計(jì) 6.1.3
程序設(shè)計(jì)參考 6.2
ADSP SHARC處理器在雷達(dá)信號(hào)處理中的應(yīng)用 6.2.1
原理 6.2.2
信號(hào)處理機(jī)實(shí)現(xiàn) 6.2.3
數(shù)字信號(hào)處理算法與流程 6.3
音頻信號(hào)處理 6.4
濾波器設(shè)計(jì) 附錄
SHARC元器件引腳說(shuō)明 參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)