注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機(jī)/網(wǎng)絡(luò)操作系統(tǒng)其他操作系統(tǒng)在系統(tǒng)編程技術(shù)及其應(yīng)用

在系統(tǒng)編程技術(shù)及其應(yīng)用

在系統(tǒng)編程技術(shù)及其應(yīng)用

定 價:¥19.00

作 者: 黃正瑾編著
出版社: 東南大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 可編程序控制器

ISBN: 9787810504850 出版時間: 1999-05-01 包裝: 平裝
開本: 26cm 頁數(shù): 233頁 字?jǐn)?shù):  

內(nèi)容簡介

  本書介紹現(xiàn)代數(shù)字電子系統(tǒng)設(shè)計中使用的在系統(tǒng)編程技術(shù),全書共分三篇。第一篇介紹PLD的工作原理、分類,著重介紹現(xiàn)場可編程CPLD的原理、特點(diǎn)、發(fā)展趨勢,及其與現(xiàn)場可編程門陣列(FPGA)的比較和選用。在ispLSI器件的開發(fā)與編程一章中除介紹ISP器件的設(shè)計流程外,還對邏輯電路的語言(ABEL)描述方法、Synario的源文件格式以及如何編寫測試向量文件和調(diào)用宏器件作了介紹;在VHDL語言一章中介紹了VHDL語言的基本知識及其應(yīng)用實(shí)例。第二篇為在系統(tǒng)編程實(shí)習(xí),主要介紹ISP Synario System開發(fā)工具的使用,分別提供了組合電路和時序電路設(shè)計實(shí)例和若干設(shè)計課題。第三篇在介紹適合PLD的邏輯設(shè)計技巧的基礎(chǔ)上重點(diǎn)介紹數(shù)字系統(tǒng)自頂向下的模塊化設(shè)計方法,并提供了設(shè)計實(shí)例和課題。附錄則對Lattice系統(tǒng)庫中宏器件的名稱、格式和功能作了必要的說明。本書是從事電子產(chǎn)品開發(fā)和生產(chǎn)的工程技術(shù)人員以及其他應(yīng)用電子技術(shù)的科研人員學(xué)習(xí)、掌握在系統(tǒng)編程技術(shù)的必備參考書。也可作為大專院校電子類專業(yè)開設(shè)有關(guān)選修課、實(shí)驗(yàn)課、數(shù)字系統(tǒng)課程設(shè)計等課程以及進(jìn)行企業(yè)培訓(xùn)的合適教材。

作者簡介

暫缺《在系統(tǒng)編程技術(shù)及其應(yīng)用》作者簡介

圖書目錄

0 緒論
0.1 數(shù)字系統(tǒng)的概念
0.2 現(xiàn)代數(shù)字系統(tǒng)的實(shí)現(xiàn)手段
0.3 現(xiàn)代數(shù)字系統(tǒng)的設(shè)計方法
0.4 現(xiàn)代數(shù)字系統(tǒng)的設(shè)計過程
第一篇 在系統(tǒng)編程技術(shù)
1 PLD概述
1.1 PLD的基本結(jié)構(gòu)
1.2 PLD的分類
2 PAL和GAL的原理與使用
2.1 PAL的原理與使用
2.2 GAL的原理與特點(diǎn)
3 HDPLD的原理與使用
3.1 陣列型HDPLD
3.2 Lattice pLSI/isLSI1016簡介
3.3 FPGA的原理與特點(diǎn)
3.4 FPGA與HDPLD的比較和選用
4 PLD的開發(fā)與在系統(tǒng)編程技術(shù)
4.1 PLD的開發(fā)過程
4.2 在系統(tǒng)編程技術(shù)
4.3 互連的在系統(tǒng)編程
4.4 在系統(tǒng)編程技術(shù)對數(shù)字系統(tǒng)的貢獻(xiàn)
4.5 在系統(tǒng)編程的未來
5 isPSI的開發(fā)與編程
5.1 ispLIS的開發(fā)工具
5.2 ISP器件的設(shè)計流程
5.3 邏輯電路的語言描述
5.4 源文件的編寫格式
5.5 測試向量及其序列的編排
5.6 宏器件及其調(diào)用
6 VHDL語言
6.1 引言
6.2 VHDL的基本結(jié)構(gòu)
6.3 VHDL的數(shù)據(jù)類型和常用語句
6.4 常用電路的VHDL描述
6.5 VHDL設(shè)計舉例
第二篇 在系統(tǒng)編程實(shí)習(xí)
7 實(shí)習(xí)的環(huán)境
7.1 必備環(huán)境
7.2 SE-1型數(shù)字系統(tǒng)實(shí)驗(yàn)板
8 isp Synario System的操作
8.1 設(shè)計開始
8.2 原理圖輸入方式
8.3 ABEL-HDL語言輸入方式
8.4 ABEL-HDL語言與原理圖混合輸入方式
8.5 邏輯仿真(模擬)
8.6 引腳鎖定、JED文件生成與下載編程
8.7 用IDCD軟件下載編程
8.8 實(shí)驗(yàn)
9 組合電路與時序電路的設(shè)計實(shí)習(xí)
9.1 組合電路設(shè)計實(shí)例——GRAY/BIN變換電路
9.2 組合邏輯電路設(shè)計實(shí)習(xí)課程
9.3 時序邏輯電路設(shè)計實(shí)例——可變模計數(shù)器
9.4 時序邏輯電路設(shè)計實(shí)習(xí)課程
第三篇 現(xiàn)代數(shù)字系統(tǒng)設(shè)計
10 適合PLD的邏輯設(shè)計
10.1 門、觸發(fā)器級設(shè)計
10.2 模塊級設(shè)計
11 數(shù)字系統(tǒng)設(shè)計
11.1 確定初步方案
11.2 確定詳細(xì)方案
11.3 具體電路設(shè)計
11.4 系統(tǒng)設(shè)計實(shí)例
12 數(shù)字系統(tǒng)設(shè)計實(shí)習(xí)
12.1 數(shù)字系統(tǒng)設(shè)計實(shí)習(xí)實(shí)例
12.2 數(shù)字系統(tǒng)設(shè)計課程
附錄A Lattice系統(tǒng)宏
附錄B 縮略語詞匯表
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號