注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書教育/教材/教輔教輔大學(xué)教輔超大規(guī)模集成電路設(shè)計方法學(xué)導(dǎo)論:第二版

超大規(guī)模集成電路設(shè)計方法學(xué)導(dǎo)論:第二版

超大規(guī)模集成電路設(shè)計方法學(xué)導(dǎo)論:第二版

定 價:¥25.00

作 者: 楊之廉,申明編著
出版社: 清華大學(xué)出版社
叢編項: 清華大學(xué)電子與信息技術(shù)系列教材
標 簽: 超大規(guī)模集成電路

購買這本書可以去


ISBN: 9787302032755 出版時間: 1999-03-01 包裝: 平裝
開本: 26cm 頁數(shù): 314 字數(shù):  

內(nèi)容簡介

  《清華大學(xué)電子與信息技術(shù)系列教材·高等學(xué)校電子信息類規(guī)劃教材:超大規(guī)模集成電路設(shè)計方法學(xué)導(dǎo)論(第2版)》在概述集成電路設(shè)計過程和步驟的基礎(chǔ)上,系統(tǒng)地論述了各種設(shè)計集成電路的方法,討論了全定制法、定制法、半定制法以及可編程邏輯器件和邏輯單元陣列設(shè)計方法的特點和適用范圍。還討論了高層次設(shè)計中的VHDL硬件描述語言和邏輯綜合。對各種計算機模擬工具及其算法做了細致分析,其中包括邏輯模擬、電路模擬、器件模擬和工藝模擬。此外,對SPICE電路模擬程序中的半導(dǎo)體器件模型做了詳細介紹。最后討論了集成電路的版圖編輯與版圖驗證?!肚迦A大學(xué)電子與信息技術(shù)系列教材·高等學(xué)校電子信息類規(guī)劃教材:超大規(guī)模集成電路設(shè)計方法學(xué)導(dǎo)論(第2版)》可作為大專院校微電子學(xué)和半導(dǎo)體專業(yè)、電子類專業(yè)本科生和研究生的教材,也可作為集成電路芯片設(shè)計人員、微電子工程技術(shù)人員的參考書。

作者簡介

暫缺《超大規(guī)模集成電路設(shè)計方法學(xué)導(dǎo)論:第二版》作者簡介

圖書目錄

     目錄
   第1章 設(shè)計過程概述
    1.1集成電路設(shè)計方法和工具的變革
    1.2設(shè)計系統(tǒng)的結(jié)構(gòu)框架
    1.3“自頂向下”與“由底向上”設(shè)計步驟
    1.4典型的設(shè)計流程
    1.5深亞微米電路設(shè)計對設(shè)計流程的影響
    1.6ASIC及其分類
    1.7不同設(shè)計方法的特點
   第2章 各種設(shè)計方法
    2.1全定制設(shè)計方法
    2.2半定制設(shè)計方法
    2.2.1有通道門陣列法
    2.2.2門海法
    2.3定制設(shè)計方法
    2.3.1標準單元法
    2.3.2通用單元法
    2.4可編程邏輯器件設(shè)計方法
    2.4.1PLD的結(jié)構(gòu)與分類
    2.4.2PLD的符號
    2.4.3PAL
    2.4.4GAL
    2.4.5高密度PLD
    2.4.6在系統(tǒng)內(nèi)編程的PLD
    2.4.7設(shè)計流程
    2.5邏輯單元陣列設(shè)計方法
    2.5.1LCA的結(jié)構(gòu)與特點
    2.5.2可配置邏輯功能塊
    2.5.3輸入/輸出功能塊
    2.5.4可編程的內(nèi)部連線資源
    2.5.5配置用存儲器
    2.5.6設(shè)計流程
    2.5.7編程
   第3章 硬件描述語言VHDL
    3.1硬件描述語言的特點
    3.2VHDL中的設(shè)計實體
    3.2.1實體說明
    3.2.2實體構(gòu)造
    3.3VHDL中的對象和數(shù)據(jù)類型
    3.3.1數(shù)的類型和它的字面值
    3.3.2數(shù)據(jù)類型
    3.3.3對象的說明
    3.3.4VHDL中數(shù)的運算
    3.4行為描述
    3.4.1對象的賦值
    3.4.2并發(fā)進程
    3.4.3并行信號賦值語句
    3.4.4進程語句
    3.4.5順序賦值語句
    3.4.6順序控制
    3.4.7斷言語句
    3.4.8子程序
    3.5結(jié)構(gòu)描述
    3.5.1元件和例元
    3.5.2規(guī)則結(jié)構(gòu)
    3.5.3參數(shù)化設(shè)計
    3.5.4結(jié)構(gòu)與行為混合描述
    3.6設(shè)計共享
    3.6.1程序包
    3.6.2庫
    3.6.3元件配置
   第4章 邏輯綜合
    4.1邏輯綜合的作用
    4.2邏輯函數(shù)與多維體表示
    4.2.1邏輯函數(shù)的真值表表示
    4.2.2三種輸入集合
    4.2.3邏輯多維空間
    4.2.4多維體與布爾表達式
    4.2.5邏輯函數(shù)的覆蓋
    4.3邏輯多維空間的基本運算
    4.3.1包含與吸收
    4.3.2相交與交積
    4.3.3相容與星積
    4.3.4求補和銳積
    4.4組合邏輯的綜合
    4.4.1邏輯綜合的基本思路
    4.4.2質(zhì)蘊涵體集合的獲得
    4.4.3覆蓋的最小化
   第5章 邏輯模擬
    5.1邏輯模擬的作用
    5.2邏輯模型
    5.2.1邏輯信號值
    5.2.2邏輯求值
    5.2.3基本邏輯元件
    5.2.4信號延遲
    5.2.5邏輯信號強度
    5.3邏輯模擬算法
    5.3.1編排級數(shù)法
    5.3.2事件驅(qū)動法
    5.3.3邏輯模擬器內(nèi)部數(shù)據(jù)表格
   第6章 電路模擬
    6.1電路分析的作用
    6.2SPICE2的功能
    6.3SPICE2使用舉例
    6.4SPICE2的結(jié)構(gòu)
    6.5SPICE2的流程
    6.6動態(tài)存儲與存放格式
    6.7建立電路方程
    6.8求解方法
    6.8.1線性電路的直流分析
    6.8.2非線性電路的直流分析
    6.8.3交流分析
    6.8.4瞬態(tài)分析
    6.8.5收斂問題
   第7章 SPICE中的器件模型
    7.1對器件模型的要求
    7.2二極管模型
    7.3雙極型晶體管模型
    7.4結(jié)型場效應(yīng)晶體管模型
    7.5MOS場效應(yīng)晶體管模型
    7.5.1MOS1模型
    7.5.2MOS2模型
    7.5.3MOS3模型
    7.5.4電容模型
    7.5.5小信號模型
    7.5.6串聯(lián)電阻的影響
    7.6BSIM短溝道MOS管模型
    7.6.1BSIM1模型
    7.6.2BSIM2模型
    7.6.3BSIM3模型
    7.7器件模型參數(shù)的提取
   第8章 器件模擬
    8.1器件模擬的作用
    8.2一維器件模擬
    8.3二維器件模擬
    8.4器件模擬程序應(yīng)用舉例
   第9章 工藝模擬
    9.1工藝模擬的作用
    9.2工藝模擬的求解方法
    9.3工藝模擬程序中的工藝模型
    9.4工藝模擬程序的應(yīng)用舉例
   第10章 計算機輔助版圖設(shè)計與驗證
    10.1版圖的基本概念
    10.1.1版圖中的圖素與分層
    10.1.2版圖單元與版圖的層次化結(jié)構(gòu)
    10.1.3版圖上的注釋
    10.1.4版圖的工藝
    10.1.5版圖單元庫
    10.1.6版圖數(shù)據(jù)交換文件
    10.2版圖的交互編輯
    10.2.1基本的圖形操作
    10.2.2層次化的圖形操作
    10.2.3圖形編輯的環(huán)境設(shè)置
    10.3版圖驗證
    10.3.1版圖的電學(xué)結(jié)構(gòu)
    10.3.2設(shè)計規(guī)則檢查
    10.3.3版圖的電學(xué)驗證
    10.4掩膜生成
    參考文獻
   附錄Ⅰ 算法基礎(chǔ)
   附錄Ⅱ CIF格式
   

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號